TW202135465A - 參考訊號產生器以及使用參考訊號產生器而在輸出節點提供電壓參考訊號之方法 - Google Patents
參考訊號產生器以及使用參考訊號產生器而在輸出節點提供電壓參考訊號之方法 Download PDFInfo
- Publication number
- TW202135465A TW202135465A TW109137221A TW109137221A TW202135465A TW 202135465 A TW202135465 A TW 202135465A TW 109137221 A TW109137221 A TW 109137221A TW 109137221 A TW109137221 A TW 109137221A TW 202135465 A TW202135465 A TW 202135465A
- Authority
- TW
- Taiwan
- Prior art keywords
- reference signal
- transistor
- coupled
- node
- gate
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
- G05F3/262—Current mirrors using field-effect transistors only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Control Of Electrical Variables (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一種參考訊號產生器電路可在一輸出節點提供經溫度補償之一電壓參考訊號。該參考訊號產生器可包括耦接於一供應節點與該輸出節點間之一二極體相連型第一FET元件,及耦接於該輸出節點與一參考節點間之一反型閘極電晶體。該參考訊號產生器可包括一偏壓電流源,該偏壓電流源將一偏壓電流提供至該輸出節點,藉此對照該第一電晶體內之電流密度而調整該反型閘極電晶體內之電流密度。
Description
參考電路可提供用於各種電路之參考電流訊號或參考電壓訊號。在一範例中,所述參考訊號可用於提供穩定且準確之偏壓訊號,以供諸如放大器、比較器、類比數位轉換器、數位類比轉換器、震盪器、或相鎖迴路等等各種組件或系統使用。
參考訊號產生器電路分為多種類型,例如帶隙參考訊號產生器、MOS臨界電壓(MOS-Vth)差型參考訊號產生器、及功函數差型參考訊號產生器。
帶隙型參考訊號產生器可利用雙極接面電晶體(BJT)元件製作。帶隙類型產生器可包括各具正及負溫度係數之電壓源,因此,當該等電壓源加總時,可消除元件之溫度相依性。但帶隙型參考訊號產生器有其限制,例如對基板雜訊之感受度。
功函數差型參考訊號產生器所耗用功率通常低於其他類型之參考訊號產生器,且較不易受到製程變異所影響。但功函數差型參考訊號產生器易受溫度影響之特性可能致使其在不同使用條件下無法維持同等的準確度。
本發明所欲解決之問題之一乃是如何在預期之製程相關製造變異下,提供實質穩定且不受溫度影響之參考電壓或參考電流訊號。在一範例中,對此問題之解決方案包括或使用一功函數差型參考訊號產生器。所述訊號產生器可包括至少一標準金屬氧化物半導體(MOS)元件及至少一具修改後功函數或反型閘極nMOS元件。解決方案可包括對該標準及反型閘極元件進行不同之偏壓,使該等元件各具不同電流密度。當該等元件據此偏壓時,產生之輸出訊號即是上述二元件之閾值電壓差及閘極源極過驅動電壓差值之函數。此輸出訊號可用為電壓參考,且可在溫度及製程相關變異下實質保持穩定。
在一範例中,該解決方案可包括一參考訊號產生器電路配置為在一輸出節點提供一經溫度補償之電壓參考訊號。所述參考訊號產生器電路可包括耦接於一供應節點與該輸出節點間之一第一電晶體、耦接於該輸出節點與一參考節點間之一反型閘極電晶體及一偏壓電流源,該偏壓電流源可在該輸出節點對該反型閘極電晶體提供一偏壓電流,藉此對照該第一電晶體內之電流密度而調整該反型閘極電晶體內之電流密度。在一範例中,該第一電晶體之有效閘寬對該反型閘極電晶體之有效閘寬之比率可為至少10:1。
在一範例中,該解決方案可包括一種用以在一參考訊號產生器電路之輸出節點提供一經溫度補償之電壓參考訊號之方法。所述方法可包括在一二極體相連型第一電晶體之一汲極端子接收一第一電流偏壓訊號,其中該第一電晶體係耦接於一供應節點與該輸出節點之間。所述方法可包括在一反型閘極電晶體之一汲極端子接收該第一電流偏壓訊號之至少一部分,該反型閘極電晶體係耦接於該輸出節點與一參考節點之間。所述方法可進一步包括在該輸出節點對該反型閘極電晶體提供一第二偏壓訊號,藉此使該反型閘極電晶體內之電流密度高於該第一電晶體內之電流密度。所述方法可進一步包括當該等電晶體受該第一及第二偏壓訊號偏壓時,提供來自該輸出節點之電壓參考訊號 。
本段發明內容旨在提供本發明主體之概述,而非對於本發明之詳盡解說。以下實施方式一段將就本發明主體提供進一步之資訊。
以下描述係就一使用具有不同閘極功函數之MOS電晶體元件之電壓參考電路說明其系統、方法、裝置及元件之範例。本文詳細說明包括對於附圖之參照,附圖亦屬於詳細說明之一部分。圖中以範例方式顯示可用於實施本發明之具體實施例。此等實施例在此亦稱為「範例」。此等範例可包括圖中所示及文中所述以外之元件。然而,本發明亦應包含僅具有所示及所繪元件之範例。此外,本發明亦包含使用所示及所繪元件任何組合或置換之範例(或其一或多種態樣),不論是關於在此所描繪敘述之一特定範例(或其一或多種態樣),或關於其他範例(或其一或多種態樣)。
電壓或電流參考電路為積體電路中普遍使用之常見基礎元件。在一範例中,電壓參考之產生可為雙極電晶體來操作,而這些雙極電晶體經配置為基於矽帶隙電壓形成一電壓參考。但雙極電晶體之體積較大,且亦受雜訊影響。此外,於簡單CMOS製程中,僅有一PNP型基板可供使用,因此限制可運用之電路拓樸。某些基於MOSFET之電壓參考拓樸可提供較某些雙極電壓參考方案佔用面積小之低功率解決方案。但在某些情況下,基於MOSFET之電壓參考之操作溫度範圍有限(例如以80 ⁰C為限)。於其他範例中,具有非典型元件特性之特殊MOSFET元件之製造可能需要額外處理程序。
圖1概要描繪不同nMOS元件之範例。於圖1中,標準nMOS元件102可包括一P型井及一N+型閘極。圖1之範例反型閘極(flipped-gate)nMOS元件104可包括一P型井及一選擇性以N+材料摻雜之P+型閘極。亦即,該反型閘極nMOS元件104可包括一特殊nMOS元件,其閘極功函數藉由選擇性摻雜該閘極而修改。反型閘極nMOS元件,亦稱為「反型摻雜」元件,其閾值電壓大於標準nMOS元件。標準及反型閘極元件具有負溫度斜率特性,例如具有不同之梯度。據此,標準與反型閘極元件間之閾值電壓差可具有一負溫度斜率。在一範例中,標準及反型閘極元件之電流密度可經調整以補償該負溫度斜率。因此,結合使用標準元件與反型閘極元件,即可提供在變化溫度下維持實質恆定之電壓參考。
「功函數」一詞可用於描述在真空中自材料提取電子所需之電壓。對許多金屬而言,此電壓可介於三至五伏特之間。在一範例中,參考產生器可包括各具不同功函數且因此各具不同閾值特性之FET元件。當同時使用此等FET元件時,該電路可提供一參考產生器電路,其消耗之功率量低,可操作之供電範圍大,且因具有可調整性,故而在處於各種製程變異、操作電壓變異及溫度變異下仍能夠達成高準確度。在一範例中,相較於習知帶隙或其他參考產生器拓樸,本文所述之參考產生器可具有更小之體積及佔用面積。
物理上,功函數修改型元件之複晶矽閘極之摻雜可按照標準元件之閘極來進行調整,而其他元件特性維持相同。產生之元件因此能夠具備實質類似或關聯之操作特性。這些元件之閾值電壓之差異可展現負溫度係數,且在0K時可接近矽帶隙電壓。
在一範例中,可就功函數修改後元件及標準元件可之偏壓條件或電流密度進行調整,使得各自閘極過驅動電壓(VOV_device
)之差異具有正溫度係數。例如,若第一及第二元件之各自元件溫度係數大小相等但正負相反,則功函數修改後元件及標準nMOS元件之閘極源極電壓(VGS_device
)差異可在不同溫度下實質維持恆定,如下所示:
VGS1
= VTH1
+ VOV1
VGS2
= VTH2
+ VOV2
VGS1
- VGS2
= (VTH1
- VTH2
) + (VOV1
-VOV2
)
∂(VGS1
- VGS2
)/∂T = ∂(VTH1
- VTH2
)/∂T + ∂(VOV1
- VOV2
)/∂T
其中,∂(VTH1
- VTH2
)/∂T 具有一負溫度係數,且∂(VOV1
- VOV2
)/∂T具有一正溫度係數。
圖2概要描繪一第一電壓參考電路200,其所包括之元件各具不同功函數特性。第一電壓參考電路200包括一第一FET元件PMOS 202,其耦接至一可提供供應電壓Vdd之電源供應節點208。第一FET元件PMOS 202可包括一p通道金屬氧化物半導體電晶體,其源極端子耦接至該電源供應。第一電壓參考電路200包括與第一FET元件PMOS 202串聯耦接之一第二FET元件NG_NMOS 204,及與第二FET元件NG_NMOS 204串聯耦接之一第三FET元件FG_NMOS 206。在此配置中,上述三個FET元件202、204及206為串聯耦接,且每一元件在其各自源極端子及汲極端子之間可乘載實質相同之恆定電流Ids。
在第一電壓參考電路200中,該第二FET元件NG_NMOS 204包括一習知n通道金屬氧化物半導體(nMOS)電晶體,其具有以磷(P)摻雜之n+
型閘極電極,且其閾值電壓為約0.9 V。第三FET元件FG_NMOS 206可包括一p+
型閘極電極,其例如可以硼(B)摻雜。p+
型閘極電極之功函數不同於n+型閘極電極,例如,兩者相差約1.0 V,且因此該第三FET元件FG_NMOS 206之閾值電壓為約1.9 V。在第一電壓參考電路200中,該第二FET元件NG_NMOS 204及第三FET元件FG_NMOS 206可具有實質相同之閘極寬度W及閘極長度特性,但亦可使用其他大小之元件。
在第一電壓參考電路200中,第一FET元件PMOS 202可對串聯耦接之第二FET元件NG_NMOS 204與第三FET元件FG_NMOS 206提供一恆定電流。第一FET元件PMOS 202可在其閘極端子接收一閘極電壓Vg_p1。在其他範例中,可使用電阻器取代該第一FET元件PMOS 202。
該第二FET元件NG_NMOS 204及第三FET元件FG_NMOS 206之閘極端子可耦接至該第一FET元件PMOS 202之汲極。該些閘極之電位可具有一電壓Vg_n1。在一範例中,第二FET元件NG_NMOS 204可設於一深n型井之淺P型井內。在此範例中,由於P型井係耦接至該第二FET元件NG_NMOS 204之源極,因此,P型井之電壓電位並非固定於接地端(GND),且可用於提供一參考電壓。亦即,當第一FET元件PMOS 202、第二FET元件NG_NMOS 204與第三FET元件FG_NMOS 206三者如圖2所示而串聯耦接,且操作以傳導電流 Ids通過時,p+型閘極電極與n+型閘極電極間之功函數差等於該第二FET元件NG_NMOS 204之源極電壓。此源極電壓可提供一輸出訊號Vout,其可用為參考電壓訊號。
圖3概要描繪第一參考訊號產生器300之方塊圖。第一參考訊號產生器300可包括一電源供應302、一偏壓控制器304及一放大器電路310,且在一範例中,更包含圖2範例之第一電壓參考電路200。所述第一電壓參考電路200可在中間輸出節點306提供一中間輸出訊號Vout至放大器電路310。該放大器電路310可因應此訊號而在一參考輸出節點308提供一經緩衝之參考電壓輸出訊號Vref。
在一範例中,該第一電壓參考電路200係配置為接收來自電源供應302之電源訊號。例如,該電源供應302可提供圖2範例之供應電壓Vdd,例如以充足之電流運作第一電壓參考電路200中之元件。
在一範例中,該偏壓控制器304包括一可調電流源,其可提供一偏壓電流訊號至第一電壓參考電路200中之一或多個元件。偏壓控制器304可提供具有固定或預設大小之電流訊號,此大小例如可在製造時設定。在一範例中,所述偏壓控制器304可提供具有可調訊號大小之一電流訊號,例如可由使用者定義。在一範例中,提供至第一電壓參考電路200之偏壓電流訊號可配置為補償在包含該第一電壓參考電路200之元件中的製程變動,如下文詳述者。
圖4概要描繪一示意範例400,其係對應於圖3之第一參考訊號產生器300。具體而言,示意範例400說明各種元件應如何安排配置以實施第一參考訊號產生器300。圖4概要描繪電路中反型閘極及標準元件之範例,其可管理起動及偏壓電流產生,以於變動之供電範圍內操作並提供參考訊號。
在示意範例400中,電源供應302可包括或可耦接至一電源通道Vsupply。來自該電源通道之訊號可經第一功率電阻器R1而耦接至一起動網路。在一範例中,該電源通道可提供各種數值之訊號,例如具有電壓大小為至少約3.5V的訊號。於初始起動期間,共用源極節點(S)經由R1隨著供應訊號Vsupply而升高至Vdd。在節點S上升之同時,P1可將節點X拉高,且串接之起動FET元件PS及NS可將節點Y拉高。當節點X之電壓升高至足以啟動N2時,節點Z開始拉高。當節點Z之電壓上升時,PMOS元件P1、P2、P3及P4可開始傳導電流。
在一範例中,串接之元件N3與N4將節點S調整至一電壓Vdd,此電壓可為元件N1、N2及P1閘極源極電壓之函數(例如Vdd = VGS,N1
+VGS,N2
+VGS,P1
)。因此元件N3及N4可藉由將額外電流從R1轉導至接地端而調制節點S,從而可承受高電壓供應。待電路內之電流建立後,可將元件PS及NS禁能,例如無來自電路其他部分之顯見回授(explicit feedback)。在穩態運作時,例如,若FET元件P1及P2大小相仿,則元件所乘載之電流等於VGS,N1
/R2。
在一範例中,節點Y與參考節點或接地端之間可使用小型電容器以提升電路穩定性。在一範例中,可使用示意範例400中之一或多個FET元件之寄生電容取代上述電容器。
在示意範例400中,第一電壓參考電路200可包括一FET元件P3、一第一標準元件402及一第一改良元件404。FET元件P3可對應於圖2範例之PMOS元件,該第一標準元件402可對應於圖2範例之第二FET元件NG_NMOS 204或對應於圖1範例之標準nMOS元件102,且該第一改良元件404可對應於圖2範例之第三FET元件FG_NMOS 206或對應於圖1範例之反型閘極nMOS元件104。FET元件P3可配置為在節點S接收一電源訊號,並因應此接收而對串聯耦接之第一標準元件402與第一改良元件404提供一電流訊號。在一範例中,第一標準元件402可包括一標準Vt (~0.9V)元件,且該第一改良元件404可包括一特殊 Vt (~1.9V)元件。
在圖4之範例中,該第一標準元件402與第一改良元件404係藉由該等閘極連接至第一標準元件402之汲極而串聯連接。第一標準元件402之源極(例如耦接第一改良元件404之汲極)可配置為在中間輸出節點306提供一輸出訊號Vout。在圖4之範例中,VOUT
為第一標準元件402與第一改良元件404之閘極源極電壓之函數,亦即,VOUT
= VGS,404
– VGS,402
。因此,圖4之範例說明反型閘極元件及標準元件如何配置方可使其閘極源極電壓減除而提供一可用為電壓參考之訊號。換言之,第一標準元件402與第一改良元件404之閘極源極電壓差異可經測量後用為一參考訊號。
在一範例中,該第一標準元件402與該第一改良元件404可具有不同長寬比(aspect ratio),可為不同尺寸之元件,或可包括不同之並聯元件組合。在一範例中,該第一標準元件402對該第一改良元件404之長寬比可至少為10:1,或可為20:1或更多。因此,當受來自PMOS元件P3或P4之電流訊號偏壓後,該第一標準元件402與該第一改良元件404之有效電流密度可實質不同。亦即,第一改良元件404操作時之電流密度實質高於第一標準元件402操作時之電流密度。
在圖4之範例中,偏壓控制器304可包括一或多個用於提供可調電流訊號之元件。所述偏壓控制器304可包括耦接於一供應(例如電源供應302之節點S)與中間輸出節點306間之一第一元件。在一範例中,該偏壓控制器304包括一PMOS元件P4,其可包括一固定或可調電流源,用以在中間輸出節點306提供電流源,藉此調整第一改良元件404內之電流密度。藉由調整第一改良元件404之電流密度,可使中間輸出節點306處之訊號Vout的溫度相依性降至最低。
在一範例中,該PMOS元件P4可包含多個並聯之元件,其可選擇性致能或禁能。亦即,所述元件可選擇性地被示意範例400之電路系統納入或排除。在一範例中,用於判斷使用多少元件及何等元件P4之程序可包括於第一溫度(例如室溫)測量訊號Vout,而後對包括元件P4(及該參考產生器電路之其他電路系統)之晶粒進行加熱,繼而於升高之溫度下再次測量該訊號Vout。用為PMOS元件P4之元件數量應使Vout數值在升高溫度及在第一溫度時實質相同 。
於一範例中,該偏壓控制器304可包括耦接於參考節點或接地端與中間輸出節點306間之一第二元件。所述第二元件可包括一NMOS元件N5,其可包含一固定或可調電流源,用以調整第一標準元件402內之電流密度。NMOS元件N5可依據一平均預期值而調整該電流密度以容納誤差,例如,因製程變異而引起的錯誤,如此有助於在中間輸出節點306維持穩定且不受溫度影響之輸出。
於一範例中,在中間輸出節點306之訊號Vout可為一高阻抗訊號,且可能因製程變異或其他效應而變化。為修正此一變化並調整阻抗而使參考訊號可用於驅動各種負載,示意範例400包括放大器電路310。所述放大器電路 310之增益特性係可調整,或可使用一回授網路(例如包含電阻器R3及R4者)以產生一恆定電壓輸出訊號。例如,當節點S處為或約3.5V,在該放大器電路310之參考輸出節點308之參考訊號Vref可為約2.05V。
包括標準nMOS元件102及反型閘極nMOS元件104在其中之電路可用於提供具有不同訊號大小或極性特徵之各種參考訊號。圖5至圖10顯示此等電路之若干範例。圖5至圖10之範例可配合圖4範例中之起動、偏壓及訊號調節電路系統使用,或不使用上述電路系統而單獨使用。
圖5概要描繪負向參考訊號產生器電路500之第一範例。所述負向參考訊號產生器電路500可包括或使用標準及反型閘極元件(例如標準nMOS元件102及反型閘極nMOS元件104)之串聯耦接配置,以提供可具有負極性之參考輸出訊號Vref_neg。
在一範例中,該負向參考訊號產生器電路500可包括耦接至一正向電源通道Vpos之一第一電流源502,以及耦接至一負向電源通道Vneg之一第二電流源504。標準nMOS元件102及反型閘極nMOS元件104可串聯耦接,且其個別閘極端子可相互耦接並耦接至該標準nMOS元件102之汲極端子。參考節點或接地端可耦接至標準nMOS元件102之源極節點及反型閘極nMOS元件104之汲極節點。輸出訊號Vref_neg可提供於反型閘極nMOS元件104之源極節點。在圖5之範例中,輸出訊號相較於接地端之訊號大小或數值為-1.2V。在一範例中,電流源502及504可分別調整以改變輸出訊號Vref_neg,使輸出訊號實質上不受溫度影響。在一範例中,輸出訊Vref_neg可為具雙極供應之電路提供參考,例如雙極類比數位轉換器電路。在另一範例中,該輸出訊號Vref_neg可經放大而產生任意負向電壓,供其他各種用途或目的之用。
圖6A概要描繪第一調降(step-down)參考訊號產生器電路600A之第一範例。該第一調降參考訊號產生器電路600A可在經調降之輸出訊號節點606產生一參考輸出訊號。所述輸出訊號之提供係與在正向供應訊號輸入節點604之正向供應訊號Vpos關聯。
第一調降參考訊號產生器電路600A可包括彼此串聯耦接之該標準nMOS元件102及該反型閘極nMOS元件104。上述元件之個別閘極端子可相互耦接並耦接至標準nMOS元件102之汲極端子。亦即,標準nMOS元件102可為二極體耦接型,且標準nMOS元件102之閘極端子可耦接至該反型閘極nMOS元件104。正向供應訊號輸入節點604可耦接至該標準nMOS元件102之源極端子及該反型閘極nMOS元件104之汲極端子。充電泵電路602可耦接至一電流源603,該電流源603再耦接至標準nMOS元件102之汲極節點。於操作時,充電泵電路602提供之電壓訊號可略大於在正向供應訊號輸入節點604之Vpos。
圖6A中第一調降參考訊號產生器電路600A之範例可將其所耗用之操作功率降至最低,例如為約200 nA之譜,且可減少由充電泵電路602導入之雜訊。因此,第一調降參考訊號產生器電路600A可在經調降之輸出訊號節點606提供一經調降之參考訊號,其大小約較正向供應訊號Vpos小1.2V。電流源605可耦接於輸出訊號節點606與參考節點或接地端之間,以提供一電流路徑。電流源603及605可分別調整以改變輸出訊號,使其實質上不受溫度影響。
在一範例中,該調降參考訊號產生器電路600A可用於轉換一感應器訊號,例如自高電壓或高電流訊號轉換為數位輸出訊號,以供用於回授控制或其他目的。圖6B例如概要描繪調降監控器電路600B之範例,其可包括或使用圖6A之調降參考訊號產生器電路600A。在圖6B之範例中,Vpos可包括一高電壓電源通道,其電壓可為500 V或以上,例如在車輛用電瓶組或其他高電壓應用中所可見者。一電流偏壓訊號,例如由電流源605所提供,可用於包含標準nMOS元件102及該反型閘極nMOS元件104與一ADC 610之浮接電路系統,使得Vpos主要於跨電流源之處下降。
在圖6B之範例中,感測電阻器608之第一側在正向供應訊號輸入節點604耦接至電源通道Vpos。感測電阻器608相對之第二側可耦接至該ADC 610並進一步連接偏壓源612。圖6B之範例可致能由ADC 610對使用感測電阻器608所測得之電流感測訊號進行直接轉換。例如,ADC 610可提供有關其輸入端子處所接收訊號間大小關係之資訊。例如,ADC 610可提供資訊有關自感測電阻器608所接收訊號之大小與經調降輸出訊號節點606處之參考訊號之大小間差異之資訊。
圖7概要描繪第二調降參考訊號產生器電路700之範例。該第二調降參考訊號產生器電路700可包括,例如,第一調降參考訊號產生器電路600A之多個實體,其等可相互耦接以提供各具不同大小特性之各種電壓參考訊號。
第二調降參考訊號產生器電路700之範例包括一第一調降級702、一第二調降級704及一第n調降級706。第二調降參考訊號產生器電路700進一步具有各種輸出元件,包括一輸出級反型閘極nMOS元件730及一輸出級標準nMOS元件732。輸出級標準nMOS元件732之源極端子可耦接至一電路接地端或耦接至另一參考訊號源。
第一調降級702可包括該第一調降參考訊號產生器電路600A之實體,例如,包括該充電泵電路602經由一電流源701而耦接至一第一級標準nMOS元件708及一第一級反型閘極nMOS元件710。第一調降級702可包括該正向供應訊號輸入節點604,其耦接至該第一級反型閘極nMOS元件710之汲極端子。在一範例中,該第一調降級702可包括一第一級輸出節點712,例如可配置為提供較該正向供應訊號Vpos低約1.2V之參考訊號。
在一範例中,取代或配合在第一級輸出節點712使用參考訊號之舉,該第一級輸出節點712可耦接至該第二調降級704之第二級訊號輸入節點718。第二調降級704可包括一第二級標準nMOS元件714及一第二級反型閘極nMOS元件716,兩者可例如為彼此串聯耦接。例如,該第二級標準nMOS元件714可為二極體耦接型元件,其汲極端子耦接至一電流源,且其源極端子耦接至該第二級反型閘極nMOS元件716之汲極端子。第二級標準nMOS元件714之閘極端子與第二級反型閘極nMOS元件716之閘極端子可相互耦接。在一範例中,該第二調降級704包括一第二級輸出節點720,其可提供一經進一步調降之輸出訊號,該輸出訊號較該正向供應訊號Vpos低約2.4V。
在一範例中,一或多個額外級可相互耦接以提供一經進一步調降之輸出訊號。例如,該第二調降參考訊號產生器電路700可包括該第n調降級706。第二級輸出節點720之參考訊號可提供至第n調降級706之第n級訊號輸入節點726。第n調降級706可包括一第n級標準nMOS元件722及一第n級反型閘極nMOS元件724,兩者可為串聯耦接。例如,第n級標準nMOS元件722可為二極體耦接型元件,其汲極端子耦接至一電流源,且其源極端子係耦接至該第n級反型閘極nMOS元件724之汲極端子。第n級標準nMOS元件722與第n級反型閘極nMOS元件724之閘極端子可相互耦接。在一範例中,第n調降級706包括一第n級輸出節點728,其所提供之經進一步調降之輸出訊號小於正向供應訊號Vpos,相差之數額為所用級數之函數,例如,Vref = Vpos - (n+1)(1.2),其中n為級數。
在一範例中,該調降參考訊號產生器電路700可用於產生供線性調節器使用之一參考,其所提供之電壓較Vpos低(n+1)(1.2) V以供浮接地端應用。在此範例中,輸出電壓可經緩衝以提供可為其他高側電路所用之一接地端回流。由於不使用耗費額外成本之高薄片阻值電阻器,本發明可大幅節省功率及晶粒面積。
圖8概要描繪第一參考訊號乘法器電路800之範例。第一參考訊號乘法器電路800可在不同之參考輸出訊號大小下產生多個參考輸出訊號。參考輸出訊號之個別訊號大小可為基礎參考大小之不同倍數。
在一範例中,該第一參考訊號乘法器電路800可包括耦接至一第一元件對之一電源通道802,第一元件對包括一第一級標準nMOS元件808及一第一級反型閘極nMOS元件812。上述元件可各以其閘極端子相互耦接並耦接至第一級標準nMOS元件808之汲極端子,使得第一級標準nMOS元件808呈現二極體耦接。電源通道802可經由電流源而耦接至該第一級標準nMOS元件808之汲極及閘極端子。在圖8之範例中,該第一元件對可具有位在第一級標準nMOS元件808之源極端子與第一級反型閘極nMOS元件812之汲極端子間接面上之一第一參考訊號輸出節點806。第一參考訊號輸出節點806可提供具有參考訊號大小之一第一參考訊號,例如,較接地端或該參考節點804處之參考訊號電壓大小高1.2 V。
在一範例中,該第一參考訊號乘法器電路800可包括一第二元件對,該第二元件包括一串聯耦接至第二級反型閘極nMOS元件818之第二級標準nMOS元件816。類似於該第一元件對,第二元件對中之元件可包括採用二極體耦接型配置之第二級標準nMOS元件816,其汲極端子經電流源而耦接至該電源通道802。該第二級標準nMOS元件816之閘極端子可耦接至該第二級反型閘極nMOS元件818之閘極端子,且第二級標準nMOS元件816之源極端子可耦接至第二級反型閘極nMOS元件818之汲極端子。在此範例中,第二級反型閘極nMOS元件818之源極端子可耦接至該第一參考訊號輸出節點806,而不耦接至接地端或參考節點804。在圖8之範例中,該第二元件對可在該第二級標準nMOS元件816之源極端子與該第二級反型閘極nMOS元件818之汲極端子間之接面上具有一第二參考訊號輸出節點810。第二參考訊號輸出節點810可提供一第二參考訊號,其訊號大小為第一參考訊號輸出節點806處之參考訊號之倍數。亦即,在圖8之範例中,第二參考訊號輸出節點810之參考訊號可為約2.4V,或為第一參考訊號輸出節點806處之參考訊號之兩倍大小。
在一範例中,該第一參考訊號乘法器電路800可在第三參考訊號輸出節點814例如使用第二元件對而提供不同倍數之參考訊號。例如,該第一參考訊號乘法器電路800可具有一第三元件對,其包括串聯耦接至一第三級反型閘極nMOS元件822之一第三級標準nMOS元件820。類似於第一及第二元件對,第三元件對中之元件可包括採用二極體耦接型配置之第三級標準nMOS元件820,其汲極端子經電流源而耦接至該電源通道802。第三級標準nMOS元件820之閘極端子可耦接至第三級反型閘極nMOS元件822之閘極端子,且第三級標準nMOS元件820之源極端子可耦接至第三級反型閘極nMOS元件822之汲極端子。在此範例中,第三級反型閘極nMOS元件822之源極端子可耦接至該第二參考訊號輸出節點810,而不耦接至接地端或參考節點804。在圖8之範例中,該第三元件對可在第三級標準nMOS元件820之源極端子與第三級反型閘極nMOS元件822之汲極端子間之接面上具有該第三參考訊號輸出節點814。該第三參考訊號輸出節點814可提供一第三參考訊號,其訊號大小為第一參考訊號輸出節點806處參考訊號之倍數。亦即,在圖8之範例中,第三參考訊號輸出節點814之參考訊號可為約3.6 V,或為第一參考訊號輸出節點806處參考訊號之三倍大小。在此同樣可利用額外元件對級以提供進一步調整之參考訊號倍數。級數可受限於,例如,電源通道802處供應訊號之大小。在一範例中,該加倍之參考輸出可用於在例如線性調節器中產生一電源通道,或用為資料轉換器或其他目的之參考。由於上述倍增並未涉及高薄片阻值電阻器,因此與其他設計對照之下,消耗之功率較少,所需成本較低,且佔用之空間亦較少。
圖9概要描繪比較器電路900之範例。該比較器電路900之範例可包括或使用一或多個標準及反型閘極nMOS元件對以產生一參考訊號,供一測試訊號Vin比較。
例如,比較器電路900可包括一第一電源通道902,其可對二極體相連PMOS輸入元件908提供一供應訊號Vpos。PMOS輸入元件908可在其閘極端子對第一元件對904提供一第一參考訊號Vref_1。
第一元件對904可包括一第一級標準nMOS元件914及一第一級反型閘極nMOS元件916。第一級標準nMOS元件914與第一級反型閘極nMOS元件916可串聯耦接,且第一級標準nMOS元件914可為二極體耦接型。第一級反型閘極nMOS元件916之閘極端子可耦接至第一級標準nMOS元件914之閘極端子。在一範例中,第二參考訊號Vref_2可提供於第一級反型閘極nMOS元件916之汲極端子。
在一範例中,該比較器電路900可包括一耦接至第一元件對904之第二元件對912。例如,該第二元件對912可包括一第二級標準nMOS元件918及一第二級反型閘極nMOS元件920。第二級標準nMOS元件918與第二級反型閘極nMOS元件920可串聯耦接,且第二級標準nMOS元件918可為二極體耦接型。該第二級標準nMOS元件918之閘極端子可耦接至該第二級反型閘極nMOS元件920之閘極端子。在一範例中,一第三參考訊號Vref_3可提供於該第二級反型閘極nMOS元件920之汲極端子。
在一範例中,該比較器電路900包括一PMOS輸出元件910。該PMOS輸出元件910可在其源極端子接收一比較器輸入訊號924,即Vin。Vin之值可與一閾值比較。所述閾值可對應於第三參考訊號Vref_3之值,且比較結果可自PMOS輸出元件910之汲極端子提供或測量。亦即,該比較器電路900可在一比較器輸出節點906提供一訊號Vout,該比較器輸出節點906位在該PMOS 輸出元件910之汲極端子。訊號Vout 顯示比較器輸入訊號924 Vin與該第二級反型閘極nMOS元件920汲極端子處第三參考訊號Vref_3間之關係。
在圖9之範例中,可基於該PMOS輸入元件908與該PMOS輸出元件910之間所用級數而調整該閾值或Vref_3。圖9之範例中包含兩級,但亦可利用較多或較少級數產生供輸入訊號Vin比較之閾值。在一範例中,電路900可用為共用閘極放大器,將Vin調整至一指定臨界電壓值,例如較Vpos高2.4 V。藉由使用共用閘極配置連續設定閾值,而非在PMOS輸入元件908或PMOS輸出元件910之源極提供該閾值,可幫助避免因源極劣化導致之增益減少。
圖10概要描繪可調參考訊號產生器電路1000之範例。該可調參考訊號產生器電路1000可提供一電壓參考輸出訊號Vref,其具有使用者指定大小。在一範例中,該可調參考訊號產生器電路1000可同時使用標準nMOS元件與反型閘極nMOS元件而提供具有第一訊號大小之中間參考電壓訊號,將中間參考電壓訊號轉換為電流,而後提供另具第二訊號大小之電壓參考輸出訊號Vref。
例如,該可調參考訊號產生器電路1000可包括耦接於供應節點與接地端間之一反型閘極nMOS元件1002,及耦接於供應節點與接地端間之一標準nMOS元件1004。該反型閘極nMOS元件1002之閘極及汲極端子可經由一nMOS對電晶體1012中第一電晶體之閘極源極接面而耦接,且標準nMOS元件1004之閘極及汲極端子可經由該nMOS對電晶體1012中第二電晶體之閘極源極接面而耦接。該反型閘極nMOS元件1002及該標準nMOS元件1004之閘極端子可分別經由第一電壓電流轉換電阻器1008及第二電壓電流轉換電阻器1010而耦接至接地端。
於一範例中,可使用第一電壓電流轉換電阻器1008及第二電壓電流轉換電阻器1010而將在該反型閘極nMOS元件1002及標準nMOS元件1004閘極端子之電壓訊號轉換為電流訊號,且結果之電流訊號可經由電流鏡射網路1014而鏡射至參考電壓輸出節點1016。該參考電壓輸出節點1016可經由一輸出電阻器1006而耦接至接地端。該輸出電阻器1006之數值可經選擇或調整,以提供指定電壓大小之電壓參考輸出訊號Vref。例如,輸出電阻器1006之較高數值或電阻可用於提供較大輸出訊號Vref,而輸出電阻器1006之較低數值或電阻可用於提供較小輸出訊號Vref。在一範例中,該輸出電阻器1006之值可於製造時指定,或可由使用者提供。
圖11範例中描繪之第一方法1100可用於產生一電壓參考訊號。在一範例中,該第一方法1100包括使用一對MOSFET元件,其包括彼此串聯之標準元件及反型閘極nMOS元件,以產生電壓參考訊號。
於方塊1102,該第一方法1100可包括在一二極體相連型第一電晶體之一汲極端子接收一第一電流偏壓訊號。在一範例中,該第一電晶體可包括一標準nMOS元件,例如圖1範例之標準nMOS元件102。在一範例中,該第一電晶體可耦接於電流源與提供該電壓參考訊號之輸出節點之間。亦即,該第一電晶體可包括耦接至電流源之一汲極端子及耦接至該輸出節點之一源極端子。
於方塊1104,該第一方法1100可包括在反型閘極電晶體之汲極端子接收該第一電流偏壓訊號之至少一部分,所述反型閘極電晶體例如為圖1範例之反型閘極nMOS元件104。在一範例中,該反型閘極電晶體可耦接於該輸出節點與一參考節點之間(例如接地端)。亦即,該反型閘極電晶體可包括耦接至該輸出節點之一汲極端子及耦接至接地端之一源極端子。
於方塊1106,該第一方法1100可包括在該輸出節點對該反型閘極電晶體提供一第二偏壓訊號以使反型閘極電晶體內之電流密度高於第一電晶體內之電流密度。在一範例中,方塊1106之提供該第二偏壓訊號可包括選擇若干分離之電晶體元件,用以自供應節點將第二偏壓訊號提供至輸出節點。
於方塊1108,該第一方法1100可包括在該輸出節點提供實質不受溫度影響之一電壓參考訊號。亦即,方塊1108可包括提供一電壓訊號,該電壓訊號可在基板溫度變化時實質保持穩定,所述基板包含至少該第一電晶體及該反型閘極電晶體。電壓參考訊號可用為各種電路系統之穩定參考或來源,例如訊號轉換器電路、切換控制電路、熱插拔控制電路、訊號監控電路、類比數位轉換器電路、功率轉換器電路或其他需要或使用高度精確監控或測量之電路。
在一範例中,該第一方法1100可進一步包括調升或調降參考訊號之大小以提供不同數值之一參考訊號。在一範例中,用以提供調升或調降訊號之電路系統可包括或使用串聯耦接電晶體與反型閘極電晶體對之一或多個其他實體。
在一範例中,該第一方法1100可包括在一緩衝或增益電路接收來自該輸出節點之電壓訊號,並利用該增益電路而調升或調降所接收電壓訊號之大小。
在一範例中,且如本文所述,待解決之問題包括在預期之製程相關製造變異下提供實質穩定且不受溫度影響之參考電壓或參考電流訊號。本發明之各種態樣可幫助對上述及其他參考訊號提供電路有關之問題提供解決方案。
在一範例中,態樣1可包括或使用發明主體(例如一用以執行行為之裝置、系統、元件、方法、手段,或一裝置可讀媒體包括指令,而使該元件執行該指令時,可導致該元件執行行為或一物品之製造),例如可包括或使用一參考訊號產生器,該參考訊號產生器可在一輸出節點提供一經溫度補償之電壓參考訊號。於態樣1中,該參考訊號產生器可包含設於一供應節點(例如一電流源)與該輸出節點間之一第一電晶體耦接、耦接於該輸出節點與一參考節點間之一反型閘極電晶體及一偏壓電流源,該偏壓電流源可在該輸出節點提供一偏壓電流至該反型閘極電晶體,藉以對照該第一電晶體內之一電流密度而調整該反型閘極電晶體內之一電流密度。
態樣2可包括或使用,或可隨選結合於態樣1之發明主體,以隨選包括該第一電晶體具有一N+型閘極,且該反型閘極電晶體具有一經一P+型材料反向摻雜(counter-doped)之N+型閘極。
態樣3可包括或使用,或可隨選結合於態樣1或2中一者或其任何組合之發明主體以隨選包括該供應節點電性耦接於該第一電晶體之一閘極端子且耦接至該反型閘極電晶體之一閘極端子。
態樣4可包括或使用,或可隨選結合於態樣1至3中一者或其任何組合之發明主體以隨選包括或使用該第一電晶體之一有效閘寬對該反型閘極電晶體之一有效閘寬之比率為至少10:1。
態樣5可包括或使用,或可隨選結合於態樣1至4中一者或其任何組合之發明主體以隨選包括以多個並聯耦接之電晶體元件為該偏壓電流源。於態樣5中,可選擇少於所有上述電晶體元件以提供一可調偏壓電流。
態樣6可包括或使用,或可隨選結合於態樣1至5中一者或其任何組合之發明主體以隨選包括或使用一第一電流源配置為提供一參考電流至該第一電晶體之一汲極節點,其中該參考電流之大小大於來自該偏壓電流源體之該偏壓電流之大小。
態樣7可包括或使用,或可隨選結合於態樣1至6中一者或其任何組合之發明主體以隨選包括該第一電流源及該偏壓電流源包含耦接至一共用供應節點之個別電晶體。
態樣8可包括或使用,或可隨選結合於態樣1至7中一者或其任何組合之發明主體以隨選包括或使用耦接至該輸出節點之一輸出緩衝電路,且該輸出緩衝電路可調升或調降在在該輸出節點之電壓訊號之大小。
態樣9可包括或使用,或可隨選結合於態樣1至8中一者或其任何組合之發明主體以隨選包括或使用一串聯耦接於該電流供應節點與該輸出節點間之第二電晶體及一第二反型閘極電晶體,及一耦接至該第二電晶體源極 且耦接至第二反型閘極電晶體汲極之經調升之參考節點。於態樣9中,該第二電晶體之一汲極節點、該第二電晶體之一閘極節點及該第二反型閘極電晶體之一閘極節點可電性耦接。於態樣9中,該經調升之參考節點所提供之參考訊號輸出之訊號大小大於該輸出節點處之電壓參考訊號。
態樣10可包括或使用,或可隨選結合於態樣1至8中一者或其任何組合之發明主體以隨選包括該輸出節點耦接至一電源通道,且在該反型閘極電晶體汲極節點處之參考節點可對照該電源通道上之訊號而提供一經調降之參考訊號。
態樣11可包括或使用發明主體(例如一用以執行行為之裝置、系統、元件、方法、手段,或一裝置可讀媒體包括指令,而使該元件執行該指令時,可導致該元件執行行為或一物品之製造),例如可包括或使用以一參考訊號產生器在一輸出節點提供一經溫度補償之電壓參考訊號之方法。在一範例中,態樣11可包括在一二極體相連型第一電晶體之一汲極端子接收一第一電流偏壓訊號,該第一電晶體耦接於一供應節點與該輸出節點之間,在一耦接於該輸出節點與一參考節點間之反型閘極電晶體之汲極端子接收該第一電流偏壓訊號之至少一部分,以及在該輸出節點對該反型閘極電晶體提供一第二偏壓訊號,藉此使該反型閘極電晶體內之電流密度高於該第一電晶體內之電流密度。
態樣12可包括或使用,或可隨選結合於態樣11之發明主體,以隨選包括提供該第二偏壓訊號,包括選擇若干分離之電晶體元件以用於將來自該供應節點之該第二偏壓訊號提供至該輸出節點。
態樣13可包括或使用,或可隨選結合於態樣11或態樣12之發明主體,以隨選包括使用一串聯耦接電晶體與反型閘極電晶體對之一或多個額外實體而調升或調降該參考訊號之大小。
態樣14可包括或使用,或可隨選結合於態樣11至13中一者或其任何組合之發明主體,以隨選包括在一增益電路接收一來自該輸出節點之電壓訊號,及利用該增益電路而調升或調降所接收電壓訊號之大小。
態樣15可包括或使用,或可隨選結合於態樣11至14中一者或其任何組合之發明主體,以隨選包括電性耦接該供應節點、該二極體相連型第一電晶體之該汲極端子、與該反型閘極電晶體之一閘極端子。
態樣16可包括或使用,或可隨選結合於態樣11至15中一者或其任何組合之發明主體,以隨選包括接收該第一電流偏壓訊號,包括使用耦接於該供應節點與該二極體相連型第一電晶體汲極端子間之一第二電晶體。在一範例中,於態樣16中,提供該第二偏壓訊號可包括使用耦接於該供應節點與該輸出節點間之一第三電晶體。
態樣17可包括或使用發明主體(例如一用以執行行為之裝置、系統、元件、方法、手段,或一裝置可讀媒體包括指令,而使該元件執行該指令時,可導致該元件執行行為或一物品之製造),例如可包括或使用一參考訊號產生器,其可在一輸出節點提供一經溫度補償之電壓參考訊號。於態樣17中,該參考訊號產生器可包括耦接於一供應節點與該輸出節點間之一二極體相連型第一FET元件及耦接於該輸出節點與一參考節點間之一反型閘極電晶體,且該反型閘極電晶體可包括耦接該第一FET元件之汲極端子的閘極端子,且態樣17可進一步包括一偏壓電流源,其可對該輸出節點提供一偏壓電流,以對照該第一電晶體內之一電流密度而調整該反型閘極電晶體內之一電流密度。
態樣18可包括或使用,或可隨選結合於態樣17之發明主體,以隨選包括該第一FET元件包括一N+型閘極,且該反型閘極電晶體可包括一經一P+型材料反向摻雜之N+型閘極。
態樣19可包括或使用,或可隨選結合於態樣17或態樣18之發明主體,以隨選包括該第一FET元件之一有效閘寬對該反型閘極電晶體之一有效閘寬之比率為至少10:1。
態樣20可包括或使用,或可隨選結合於態樣17至19中一者或其任何組合之發明主體,以隨選包括該偏壓電流源包含多個並聯耦接之電晶體元件,且少於所有該等電晶體元件獲選為對該輸出節點提供一可調偏壓電流。
以上詳細說明包括對於附圖之參照,附圖亦屬於詳細說明之一部分。圖中以範例方式顯示可用於實施本發明之具體實施例。此等實施例在此亦稱為「範例」。此等範例可包括圖中所示及文中所述以外之元件。然而,本發明亦應包含僅具有所示及所繪元件之範例。此外,本發明亦包含使用所示及所繪元件任何組合或置換之範例(或其一或多種態樣),不論是關於在此所描繪敘述之一特定範例(或其一或多種態樣),或關於其他範例(或其一或多種態樣)。
於本文中,「一」之用法如同一般專利文件中之用法,可包括一或多於一,不受任何「至少一」或「一或多」之其他實例或使用所影響。本文中之用與「或」係用於非排他性之指稱,因此,除非另有說明,否則「A或B」包括「A但非 B」、「B但非A」及「A及B」。本文中,「包括」及「在其中」等語之用法分別等於「包含」及「其中」等語之普通英文等效表述。
於以下請求項中,「包括」及「包含」等語為開放性質,亦即,包括此等用語所導引元件以外元件之系統、裝置、物品、組成、配方或程序 仍應屬於本發明請求項之範疇。此外,於以下之請求項中,「第一」、「第二」及「第三」等等用語僅為標示之目的,並非用於表示對於所稱對象之數值要求。
在此所述之方法可至少部分以機器或電腦加以實施。某些範例可包括電腦可讀媒體或機器可讀媒體,其係採用指令編碼,可經操作而使電子裝置以執行以上範例描述之方法。此等方法之實施可包括代碼,例如微碼、組合語言碼、高階語言碼或類似者。此類代碼可包括電腦可讀指令,用以執行各種方法。所述代碼可構成電腦程式產品之部分。再者,於一 範例中,所述代碼在執行時或在其他時刻可以有形方式儲存於一或多個揮發性、非暫態或非揮發性有形電腦可讀媒介。此等有形電腦可讀媒介之範例包括但不限於硬碟、可拆式磁碟、可移除光碟(例如資料光碟及數位影音光碟)、磁匣、記憶體卡或隨身碟,隨機存取記憶體(RAM)、唯讀記憶體(ROM)等等。
以上敘述之目的在於說明而非限制。例如,上述範例(或其一或多種態樣)可彼此結合運用。熟悉此技藝人士經閱讀以上說明後應可用其他實施例。摘要旨在使讀者能夠快速明瞭本發明之技術性質,其提交目的並非用於解讀或限制請求項之範圍或意涵。並且,在以上詳細說明中,或已將各種特徵分組說明以利描述,但此舉並非表示未經主張之發明特為任何請求項之必要條件。實則是發明主體可不需具備特定所述實施例中之所有特徵。因此,以下請求項在此如同範例或實施例併入詳細說明中,其中各項本身即代表一單獨實施例,且此等實施例可彼此相互結合而成為各種組合或置換。本發明主體之範疇應取決於所附請求項,連同此等請求項有權主張之完整等效範圍。
1000:可調參考訊號產生器電路
1002:反型閘極nMOS元件
1004:標準nMOS元件
1006:輸出電阻器
1008:電阻器
1010:電阻器
1012:電晶體
1014:電流鏡射網路
1016:參考電壓輸出節點
102:標準nMOS元件
104:反型閘極nMOS元件
1100:第一方法
1104:方塊
1106:方塊
1108:方塊
200:第一電壓參考電路
202:第一FET元件PMOS
204:第二FET元件NG_NMOS
206:第三FET元件FG_NMOS
208:電源供應節點
300:第一參考訊號產生器
302:電源供應
304:偏壓控制器
306:中間輸出節點
308:參考輸出節點
310:放大器電路
400:示意範例
402:第一標準元件
404:第一改良元件
500:負向參考訊號產生器電路
502:第一電流源
504:第二電流源
600A:第一調降參考訊號產生器電路
600B:調降監控器電路
602:充電泵電路(QP)
603:電流源
604:正向供應訊號輸入節點
605:電流源
606:經調降之輸出訊號節點
608:感測電阻器
610:ADC
700:第二調降參考訊號產生器電路.
701:電流源
702:第一調降級
704:第二調降級
706:第n調降級
708:第一級標準nMOS元件
710:第一級反型閘極nMOS元件
712:第一級輸出節點
714:第二級標準nMOS元件
716:第二級反型閘極nMOS元件
720:第二級輸出節點
722:第n級標準nMOS元件
724:第n級反型閘極nMOS元件
726:第n級訊號輸入節點
728:第n級輸出節點
730:輸出級反型閘極nMOS元件
732:輸出級標準nMOS元件
800:第一參考訊號乘法器電路
802:電源通道
804:參考節點
806:第一參考訊號輸出節點
808:第一級標準nMOS元件
810:第二參考訊號輸出節點
812:第一級反型閘極nMOS元件
814:第三參考訊號輸出節點
816:第二級標準nMOS元件
818:第二級反型閘極nMOS元件
820:第三級標準nMOS元件
822:第三級反型閘極nMOS元件
900:比較器電路
902:第一電源通道
904:第一元件對
906:比較器輸出節點
908:PMOS輸入元件
910:PMOS輸出元件
912:第二元件對
914:第一級標準nMOS元件
916:第一級反型閘極nMOS元件
918:第二級標準nMOS元件
920:第二級反型閘極nMOS元件
924:比較器輸入訊號
GND:接地端
N1:元件
N2:元件
N3:元件
N4:元件
N5:NMOS元件
NS:FET元件
P1:PMOS元件(FET元件)
P2:PMOS元件(FET元件)
P3:PMOS元件(FET元件)
P4:PMOS元件
PS:FET元件
R1:第一功率電阻器
R2:電阻器
R3:電阻器
R4:電阻器
S:共用源極節點
VDD:供應電壓
VIN:測試訊號
VNEG:負向電源通道
VOUT:輸出訊號(中間輸出訊號)
VPOS:正向電源通道/正向供應訊號
VREF:輸出訊號/參考訊號
VREF_1:第一參考訊號
VREF_2:第二參考訊號
VREF_3:第三參考訊號
VREF_NEG:參考輸出訊號
VSUPPLY:電源通道
X:節點
Y:節點
Z:節點
為便於分辨任何特定元件或行為之討論,參考示數之主要數字係為該元件在文中首度出現時所屬之圖號。
圖1概要描繪標準及反型閘極nMOS元件之範例。
圖2概要描繪一第一電壓參考電路,其包含各具不同功函數特性之元件。
圖3概要描繪一第一參考訊號產生器之方塊圖。
圖4概要描繪對應於圖3之第一參考訊號產生器之示意範例。
圖5概要描繪一負向參考訊號產生器電路之第一範例。
圖6A概要描繪一第一調降參考訊號產生器電路之第一範例。
圖6B概要描繪一調降監控器電路之範例,其可包括或使用圖6A調降參考訊號產生器電路。
圖7概要描繪一第二調降參考訊號產生器電路之範例。
圖8概要描繪一第一參考訊號乘法器電路之範例。
圖9概要描繪一比較器電路之範例。
圖10概要描繪一可調參考訊號產生器電路之範例。
圖11概要描繪一用於產生一電壓參考訊號之範例第一方法。
102:標準nMOS元件
104:反型閘極nMOS元件
Claims (20)
- 一種參考訊號產生器,配置為在一輸出節點提供一電壓參考訊號,該參考訊號產生器包括: 一第一電晶體,耦接於一第一節點與該輸出節點之間; 一反型閘極電晶體,耦接於該輸出節點與一參考節點之間;以及 一偏壓電流源,配置為提供一偏壓電流至該反型閘極電晶體。
- 如請求項1之參考訊號產生器,其中,該偏壓電流源係耦接至該輸出節點,且該偏壓電流源係配置為在該輸出節點提供該偏壓電流,以對照該第一電晶體內之一電流密度而調整該反型閘極電晶內之一電流密度。
- 如請求項1之參考訊號產生器,其中,該第一電晶體包括一N+型閘極,且其中,該反型閘極電晶體包括經一P+型材料反向摻雜(counter-doped)之一N+型閘極。
- 如請求項1之參考訊號產生器,其中,該第一節點係電性耦接於該第一電晶體之一閘極端子且電性耦接於該反型閘極電晶體之一閘極端子。
- 如請求項1之參考訊號產生器,其中,該第一電晶體之一有效閘寬對該反型閘極電晶體之一有效閘寬之比率為至少10:1。
- 如請求項1之參考訊號產生器,其中,該偏壓電流源包括並聯耦接之多個電晶體元件,且其中,少於所有該等電晶體元件被選擇為對該反型閘極電晶體提供一可調偏壓電流。
- 如請求項1之參考訊號產生器,進一步包括一第一電流源,配置為提供一參考電流至該第一電晶體之一汲極節點。
- 如請求項7之參考訊號產生器,其中,該參考電流之大小大於來自該偏壓電流源體之該偏壓電流之大小。
- 如請求項7之參考訊號產生器,其中,該第一電流源及該偏壓電流源包括耦接至一共用供應節點之個別電晶體。
- 如請求項1之參考訊號產生器,進一步包括耦接至該輸出節點之一輸出緩衝電路。
- 如請求項10之參考訊號產生器,其中,該輸出緩衝電路係配置為調升或調降在該輸出節點之該電壓參考訊號大小。
- 一種使用一參考訊號產生器而在一輸出節點提供一電壓參考訊號之方法,包括: 在一二極體相連型第一電晶體之一汲極端子提供一第一偏壓訊號,該第一電晶體耦接於一供應節點與該輸出節點之間; 在一反型閘極電晶體之一汲極端子提供該第一偏壓訊號之至少一部分,該反型閘極電晶體耦接於該輸出節點與一參考節點之間;以及 在該輸出節點對該反型閘極電晶體提供一第二偏壓訊號。
- 如請求項12之方法,其中,提供該第二偏壓訊號包括提供該第二偏壓訊號,藉此在該反型閘極電晶體內提供大於該第一電晶體內電流密度之電流密度。
- 如請求項12之方法,進一步包括使用一串聯耦接電晶體與反型閘極電晶體之一或多個實體調升或調降該電壓參考訊號之大小。
- 如請求項12之方法,進一步包括在一增益電路接收來自該輸出節點之一電壓訊號,並利用該增益電路而調升或調降所接收電壓訊號之大小。
- 一種參考訊號產生器,配置為在一輸出節點提供一電壓參考訊號,該參考訊號產生器包括: 一二極體相連型第一FET元件,耦接於一第一節點與該輸出節點之間; 一反型閘極電晶體,耦接於該輸出節點與一參考節點之間;以及 一偏壓電流源,耦接至該輸出節點。
- 如請求項16之參考訊號產生器,其中,該反型閘極電晶體包括一閘極端子,該閘極端子耦接該第一FET元件之一汲極端子。
- 如請求項16之參考訊號產生器,其中,該偏壓電流源係配置為將一偏壓電流訊號提供至該輸出節點,藉此對照該第一電晶體內之一電流密度而調整該反型閘極電晶體內之一電流密度。
- 如請求項16之參考訊號產生器,其中,該第一FET元件包括一N+型閘極,且其中,該反型閘極電晶體包括一經一P+型材料反向摻雜之N+型閘極。
- 如請求項16之參考訊號產生器,其中,該第一FET元件之有效閘寬對該反型閘極電晶體之有效閘寬之比率為至少10:1。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/671,782 US10782723B1 (en) | 2019-11-01 | 2019-11-01 | Reference generator using fet devices with different gate work functions |
US16/671,782 | 2019-11-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202135465A true TW202135465A (zh) | 2021-09-16 |
TWI759924B TWI759924B (zh) | 2022-04-01 |
Family
ID=72516780
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109137221A TWI759924B (zh) | 2019-11-01 | 2020-10-27 | 參考訊號產生器以及使用參考訊號產生器而在輸出節點提供電壓參考訊號之方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US10782723B1 (zh) |
CN (1) | CN112787640B (zh) |
TW (1) | TWI759924B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10782723B1 (en) | 2019-11-01 | 2020-09-22 | Analog Devices International Unlimited Company | Reference generator using fet devices with different gate work functions |
CN113625818B (zh) * | 2021-08-17 | 2022-12-02 | 杭州深谙微电子科技有限公司 | 基准电压源 |
CN114326916B (zh) * | 2022-01-04 | 2023-04-28 | 上海南芯半导体科技股份有限公司 | 一种基准电压检测电路 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5159260A (en) | 1978-03-08 | 1992-10-27 | Hitachi, Ltd. | Reference voltage generator device |
JP3304539B2 (ja) | 1993-08-31 | 2002-07-22 | 富士通株式会社 | 基準電圧発生回路 |
JP3139542B2 (ja) | 1998-01-28 | 2001-03-05 | 日本電気株式会社 | 参照電圧発生回路 |
JP4194237B2 (ja) | 1999-12-28 | 2008-12-10 | 株式会社リコー | 電界効果トランジスタを用いた電圧発生回路及び基準電圧源回路 |
US6552603B2 (en) | 2000-06-23 | 2003-04-22 | Ricoh Company Ltd. | Voltage reference generation circuit and power source incorporating such circuit |
JP2002170886A (ja) | 2000-09-19 | 2002-06-14 | Seiko Instruments Inc | 基準電圧用半導体装置とその製造方法 |
JP3717388B2 (ja) * | 2000-09-27 | 2005-11-16 | 株式会社リコー | 基準電圧発生回路及びその出力値調整方法並びに電源装置 |
JP2003283258A (ja) | 2002-03-20 | 2003-10-03 | Ricoh Co Ltd | 低電圧動作の基準電圧源回路 |
JP4713280B2 (ja) | 2005-08-31 | 2011-06-29 | 株式会社リコー | 基準電圧発生回路及び基準電圧発生回路を使用した定電圧回路 |
JP2010176258A (ja) | 2009-01-28 | 2010-08-12 | Hitachi Ulsi Systems Co Ltd | 電圧発生回路 |
JP5959220B2 (ja) | 2012-02-13 | 2016-08-02 | エスアイアイ・セミコンダクタ株式会社 | 基準電圧発生装置 |
JP5919520B2 (ja) | 2012-02-24 | 2016-05-18 | パナソニックIpマネジメント株式会社 | 基準電圧源回路 |
JP6097582B2 (ja) | 2013-02-01 | 2017-03-15 | ローム株式会社 | 定電圧源 |
JP6215652B2 (ja) | 2013-10-28 | 2017-10-18 | エスアイアイ・セミコンダクタ株式会社 | 基準電圧発生装置 |
US11269368B2 (en) | 2014-02-18 | 2022-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flipped gate voltage reference and method of using |
US10241535B2 (en) * | 2014-02-18 | 2019-03-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flipped gate voltage reference having boxing region and method of using |
US9590504B2 (en) | 2014-09-30 | 2017-03-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flipped gate current reference and method of using |
US9666574B1 (en) | 2015-11-30 | 2017-05-30 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor device structure and manufacturing method thereof |
US10720885B2 (en) | 2017-08-04 | 2020-07-21 | Dialog Semiconductor (Uk) Limited | Low power oscillator using flipped-gate MOS |
US10862469B2 (en) | 2017-10-09 | 2020-12-08 | Dialog Semiconductor (Uk) Limited | Nano power under-voltage lockout circuits (UVLO) using flipped-gate MOS |
US10181854B1 (en) | 2018-06-15 | 2019-01-15 | Dialog Semiconductor (Uk) Limited | Low power input buffer using flipped gate MOS |
US10782723B1 (en) | 2019-11-01 | 2020-09-22 | Analog Devices International Unlimited Company | Reference generator using fet devices with different gate work functions |
-
2019
- 2019-11-01 US US16/671,782 patent/US10782723B1/en active Active
-
2020
- 2020-08-18 US US16/996,252 patent/US11687111B2/en active Active
- 2020-10-27 TW TW109137221A patent/TWI759924B/zh active
- 2020-10-30 CN CN202011190032.4A patent/CN112787640B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
US20210132649A1 (en) | 2021-05-06 |
CN112787640B (zh) | 2024-04-19 |
US11687111B2 (en) | 2023-06-27 |
TWI759924B (zh) | 2022-04-01 |
CN112787640A (zh) | 2021-05-11 |
US10782723B1 (en) | 2020-09-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940003406B1 (ko) | 내부 전원전압 발생회로 | |
TW202135465A (zh) | 參考訊號產生器以及使用參考訊號產生器而在輸出節點提供電壓參考訊號之方法 | |
US9632521B2 (en) | Voltage generator, a method of generating a voltage and a power-up reset circuit | |
US8358119B2 (en) | Current reference circuit utilizing a current replication circuit | |
JP5215995B2 (ja) | 超低電力アナログ補償回路 | |
US20060197581A1 (en) | Temperature detecting circuit | |
KR101489006B1 (ko) | 정전류 회로 | |
US8403559B2 (en) | Two-terminal semiconductor sensor device | |
JP2008108009A (ja) | 基準電圧発生回路 | |
KR101917187B1 (ko) | 기준전압 발생기 | |
KR20160038665A (ko) | 밴드갭 회로 및 관련 방법 | |
US8659346B2 (en) | Body-bias voltage controller and method of controlling body-bias voltage | |
US11086348B2 (en) | Bandgap reference circuit | |
KR101733157B1 (ko) | 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로 | |
JP4397211B2 (ja) | 基準電圧発生回路及びそれを用いた電源装置 | |
US7821331B2 (en) | Reduction of temperature dependence of a reference voltage | |
CN114610108B (zh) | 偏置电流生成电路 | |
US20050253570A1 (en) | Circuit for performing voltage regulation | |
CN113031694B (zh) | 一种低功耗的低压差线性稳压器及其控制电路 | |
JP4167122B2 (ja) | 基準電圧発生回路 | |
Patel et al. | Design of Start-up Enabled Bandgap Voltage Reference | |
Basyurt et al. | A 490-nA, 43-ppm/° C, sub-0.8-V supply voltage reference | |
CN113866486A (zh) | 一种超低电源电压检测电路 | |
CN115185332A (zh) | 无电流镜高精度能隙电路 | |
CN117111676A (zh) | 一种用标准工艺器件实现低压低功耗电流基准电路及方法 |