TW202117867A - 包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法 - Google Patents

包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法 Download PDF

Info

Publication number
TW202117867A
TW202117867A TW109136593A TW109136593A TW202117867A TW 202117867 A TW202117867 A TW 202117867A TW 109136593 A TW109136593 A TW 109136593A TW 109136593 A TW109136593 A TW 109136593A TW 202117867 A TW202117867 A TW 202117867A
Authority
TW
Taiwan
Prior art keywords
beams
level
rdl
rdl structure
levels
Prior art date
Application number
TW109136593A
Other languages
English (en)
Other versions
TWI766397B (zh
Inventor
全炫錫
辰 H 游
翠西 N 特南
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202117867A publication Critical patent/TW202117867A/zh
Application granted granted Critical
Publication of TWI766397B publication Critical patent/TWI766397B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3512Cracking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3512Cracking
    • H01L2924/35121Peeling or delaminating

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本發明係關於包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法。一種重新分佈層結構之實施例包括一低k介電材料,且併入有接近該重新分佈層結構之一周邊邊緣且自該周邊邊緣朝內的一增強結構,該增強結構包括經由該RDL結構與導電路徑電隔離之導電材料。

Description

包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法
本文中揭示之實施例係關於用於與半導體晶粒一起使用之重新分佈層(RDL)結構。更特定言之,本文中揭示之實施例係關於包含結構增強件來防止或至少減少RDL結構在處理、處置及操作期間退化之可能性的RDL結構,且係關於包含此類RDL結構之半導體裝置封裝及系統以及形成包含結構增強件之RDL結構的方法。
使用具有半導體晶粒之重新分佈層(RDL)結構將功率、接地/偏壓及信號連接件自晶粒之接合墊重路由至外部連接件之經重配置圖案已變得愈來愈常見,RDL結構之外部連接件之間的間距(亦即,間隙)相比於晶粒之接合墊之間的間距通常更大。RDL結構可包括兩層介電材料之間的單一導電跡線層級,該等跡線經由自經囊封跡線延伸至一個介電層之曝露表面且視情況延伸至表面跡線之觸點耦接至相關聯半導體晶粒,且該等跡線經由自跡線延伸至另一介電層之曝露表面上之外部連接件耦接至更高層級封裝,該等外部連接件呈凸塊、柱、滾珠或螺柱形式。當然,隨著半導體晶粒之複雜度已增加,同時晶粒之外廓以及具有晶粒之積體電路之特徵之臨界尺寸已減小,已變得需要製造具有多層跡線、插入介電層及層間觸點之RDL結構。
RDL結構之一個具體應用為製造所謂「扇出型晶圓級封裝」(fan-out wafer level package,FOWLP),其中RDL結構之橫向尺寸實質上延伸超出晶粒之周邊,該RDL結構被固定至晶粒之周邊且可操作地耦接以按比相關聯半導體晶粒之接合墊之間距實質上更大的間距提供外部連接件之陣列。術語「晶圓級」指示以下事實:一些此類封裝以習知方式形成於預成型RDL結構之大型陣列上,或替代地,RDL結構形成於橫向間隔開之半導體晶粒之大型陣列上。積體電路且同時半導體裝置之當前且持續之縮放(亦稱為小型化)以及與之相關之介電材料之薄化已經達到了電荷積聚及串音可能對半導體裝置效能產生不利影響之程度。因此,在此項技術FOW RDL結構之當前狀態下,需要使用所謂「低k」介電材料,其中k為介電常數。低k介電材料可一般化為相對於二氧化矽SiO2 之3.9之介電常數k具有小介電常數的材料。更具體言之,可假定低k介電材料展現<3之介電常數k。利用低k介電質藉由減小寄生電容且允許更快切換速度以及促進熱耗散來增強射頻效能。
主要歸因於使用針對光阻劑應用開發之諸如旋塗及噴塗技術之技術以及乾膜層壓來沈積材料之能力,適用於RDL結構之低k介電材料通常包括聚合性介電質。有機低k聚合性介電質之實例包含但不限於聚醯亞胺、聚降冰片烯、苯并環丁烯(BCB)及聚四氟乙烯(PTFE)。矽基低k聚合性介電質之實例包含三氧化矽烷(HSQ)及甲基矽倍半氧烷(MSQ)。
當解決上文提及之問題時,此類聚合性低k介電質遭受低機械強度及熱穩定性,從而相比於存在先前習知矽基或陶瓷基內插件技術之情況或相比於在RDL結構中使用實體上更穩健的聚合物介電質而提高介電層破裂及分層之可能性。RDL結構實質上橫向延伸超出FOWLP中之相關聯半導體晶粒之周邊會導致數個結構完整性問題。舉例而言,FOWLP之各種組件之熱膨脹係數(CTE)之失配會在封裝中引發應力,該等組件例如為封裝中使用之半導體晶粒、低k介電質及RDL結構之導電跡線及觸點、以及經囊封晶粒且與RDL結構接觸之模製化合物。另外,FOWLP中之歸因於模製化合物在固化期間且在黏附至相對可撓之RDL結構時冷卻之殘餘應力會對層壓RDL結構加壓,從而引起破裂或甚至分層。熱循環事件對於RDL結構之完整性及FOWLP可能具高度破壞性,諸如具有經加熱模製化合物之經囊封製程、將半導體晶粒接合墊熱壓接合至RDL結構上之接觸墊、回焊形成於RDL結構上之導電凸塊、以及激烈的循環溫度改變,例如在封裝檢核期間自約125℃至約-40℃至約-50℃、以及封裝半導體晶粒之操作期間不太苛刻但重複且持久的熱循環。因此,在RDL結構中使用低k介電材料之成品半導體裝置封裝之製造、處置及操作期間施加至RDL結構之熱及機械應力可展現出增加的早期損壞率以及過短的使用期限。
在一個實施例中,一種重新分佈層(RDL)結構包括:至少一個導電跡線層級,其處於低k介電材料之鄰近層級之間;及一增強結構,其包括接近該RDL結構之一周邊且自該周邊朝內之導電材料,該增強結構與該至少一個導電跡線層級電隔離且在該RDL結構之一第一主表面與一第二主表面之間延伸。
在另一實施例中,一種半導體裝置封裝包括:一半導體晶粒;一重新分佈層(RDL)結構,其在其一個主表面上電連接至該半導體晶粒,該RDL結構包括:一或多個導電跡線層級,該等導電跡線中之至少一些橫向延伸超出該半導體晶粒之一周邊;觸點,其電連接至該等導電跡線,從而界定該RDL結構之另一相對主表面上之端子墊的一圖案;外部導電元件,其自該等端子墊突出;及增強結構,其在該RDL結構之該等主表面之間延伸,該增強結構包括與該等導電跡線電隔離之導電材料以及導電觸點,且自該RDL結構之鄰近邊緣朝內且在其附近周邊地定位。
在另一實施例中,一種製造一重新分佈層(RDL)結構之方法包括:運用一RDL結構之一選定周邊形成一低k介電材料層級;形成且圖案化在該低k介電材料層級中之至少一個孔上且延伸至其中之一導電材料層級以界定導電跡線,至少一個觸點與至少一個導電跡線連通,且形成且圖案化一增強結構之鄰近該選定周邊與該等導電跡線橫向分離且電隔離的導電元件。運用孔在該經圖案化導電材料層級上方形成另一低k介電材料層級,以曝露至少一個導電跡線之一部分及該增強結構之一或多個導電元件。形成在該另一低k介電材料層級中之至少一個孔上且延伸至其中之另一導電材料層級以與該至少一個導電跡線之該曝露部分及該增強結構之該一或多個導電元件接觸,且進行圖案化以界定導電跡線及該增強結構之鄰近該選定周邊與該等導電跡線橫向分離且電隔離的導電元件。運用孔形成另一低k介電材料層級以曝露至少一個導電跡線之一部分及該增強結構之一或多個導電元件,且用導電材料填充該另一低k介電材料層級中之該等孔以形成與該至少一個導電跡線及該增強結構之一或多個導電元件連通的至少一個觸點。
優先權主張
本申請案主張2018年8月21日提交之第16/106,791號美國專利申請案「包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法(REDISTRIBUTION LAYERS INCLUDING REINFORCEMENT STRUCTURES AND RELATED SEMICONDUCTOR DEVICE PACKAGES, SYSTEMS AND METHODS)」之提交日的權益。
RDL結構在本文中描述為包含周邊增強結構,此類增強結構與RDL結構之跡線、觸點及其他導電元件同時被製造,而無需使用不同及額外材料或製程動作。
以下描述提供諸如大小、形狀、材料成分及定向之具體細節以便提供對本發明之實施例的充分描述。然而,一般熟習此項技術者將理解,可在不必採用這些具體細節之情況下實踐本發明之實施例。可與行業中採用之習知製造技術結合來實踐本發明之實施例。另外,下文提供之描述不會形成用於製造以下各項之完整製程流程:用於RDL結構之增強結構及包含增強結構之RDL結構,或包含併入有根據實施例之增強結構之RDL結構之設備(例如,半導體裝置、半導體裝置封裝等)。下文僅詳細地描述理解本發明之實施例所必需的彼等製程動作及結構。可藉由習知製造程序執行用以形成完整增強結構、包含增強結構之完整RDL結構、或包含來自本文中所描述之結構之增強結構之完整設備(例如,半導體裝置、半導體裝置封裝等)的額外動作。
本文中呈現之圖式僅出於說明性目的,且並不意圖為任何特定材料、組件、結構、裝置或系統之實際視圖。應預期例如由於製造技術及/或公差引起之圖式中描繪之形狀之變化。因此,本文中所描述之實施例不應解釋為限於如所說明之特定形狀或區,而為包含例如由製造引起之形狀偏離。舉例而言,說明或被描述為箱形之區可具有粗糙及/或非線性特徵,且說明或描述為圓形之區可包含一些粗糙及/或線性特徵。此外,所說明表面之間的銳角可為圓角,且反之亦然。因此,圖中所說明之區在性質上為示意性的,且其形狀並不意圖說明區之精確形狀且不限制本發明申請專利範圍之範疇。圖式並不一定按比例繪製。
如本文中所使用,術語「包括」、「包含」、「含有」、「表徵為」及其語法等效物為包含端點的或開放術語,其不排除額外的未列出元件或方法動作,且亦包含更具限定性術語「由…組成」及「主要由…組成」以及其語法等效物。如本文中所使用,關於材料、結構、特徵或方法動作之術語「可」指示此類預期供在實施本發明之實施例時使用,且此類術語優先於在更具限定性術語「為」意義上使用以便避免對於應或必須排除可與其組合使用之其他兼容材料、結構、特徵及方法之任何暗示。
如本文中所使用,術語「縱向」、「豎直」、「橫向」及「水平」為參考其中或其上形成一或多個結構及/或特徵之基板(例如,基底材料、基底結構、基底構造等)的主要平面且不一定由地球重力場界定。「橫向」或「水平」方向為實質上平行於基板之主平面的方向,而「縱向」或「豎直」方向為實質上垂直於基板之主平面的方向。基板之主平面係由與基板之其他表面相比具有相對大面積之基板的表面界定。
如本文中所使用,諸如「下面」、「下方」、「下部」、「底部」、「上面」、「上方」、「上部」、「頂部」、「前面」、「後部」、「左側」、「右側」等等之空間相對術語可為了便於描述而用於描述一個元件或特徵與如圖中所說明之另一或多個元件或特徵之關係。除非另外規定,否則除圖式中所描繪之定向之外,空間相對術語意圖涵蓋材料之不同定向。舉例而言,若圖式中之材料倒置,則被描述為在其他元件或特徵「上方」或「上面」或「上」或「頂部上」之元件將定向於該等其他元件或特徵之「下方」或「下面」或「下」或「底部」。因此,取決於對於一般熟習此項技術者將顯而易見的使用術語「上方」之內容背景,術語「上方」可涵蓋上方及下方之定向兩者,且不一定需要或指示結構與其「上方」之另一結構直接接觸。材料可以其他方式定向(例如,旋轉90度、倒置、翻轉),且本文中所用之空間相對描述詞可相應地進行解釋。
如本文中所使用,除非上下文另作明確指示,否則單數形式「一」及「該」意圖亦包含複數形式。
如本文中所使用,術語「經組態以」及「組態」指代以預定方式促進至少一個結構及至少一個設備中之一或多個之操作的該結構及該設備中之一或多個之大小、形狀、材料成分、定向及配置。
如本文中所使用,關於給定參數、性質或條件之術語「實質上」意指且包含在一般熟習此項技術者將理解之給定參數、性質或條件滿足方差度(諸如在可接受製造公差內)之程度。作為實例,視實質上滿足之特定參數、性質或條件而定,該參數、性質或條件可至少90.0%滿足、至少95.0%滿足、至少99.0%滿足或甚至至少99.9%滿足。
如本文中所使用,關於給定參數之術語「約」包含所陳述值且具有上下文指示之含義(例如,包含與給定參數之量測值相關聯之誤差度)。
如本文中所使用,除非另外指明,否則術語「層」及「膜」意指且包含存在於結構上之材料層級、片材或塗層,該層級或塗層在材料部分之間可為連續或不連續的,且其可為保形或非保形的。
如本文中所使用,參考本發明實施例之增強結構之位置的術語「接近」意指且包含該增強結構之適合於防止RDL結構在其周邊邊緣處分層,又自周邊邊緣朝內足夠遠以免在周邊邊緣處發生電短路的位置。
在附圖中,相同元件由相同或類似附圖標記標識。
藉助於相關背景,使用兩種技術中之一種,可逐層製造RDL結構,包含適用於FOWLP之RDL結構。在一個情況下,藉由沈積且圖案化諸如銅或鋁之導電層,繼之以沈積且圖案化聚合性介電材料以形成使經圖案化導電層之部分曝露的孔,藉由沈積導電材料同時形成導電跡線來在孔中形成觸點,繼之以沈積且圖案化另一介電層直至形成所要數目個跡線層級且導電觸點材料曝露於RDL結構之相對側上以分別連接至半導體晶粒之接合墊及導電元件來連接至更高層級封裝為止,在諸如玻璃面板或晶圓之面板上形成RDL結構之陣列。可藉由電鍍或無電電鍍沈積導電材料,且可使用圖案化正型或負型色調光阻繼之以蝕刻來圖案化導電材料。可藉由旋轉塗佈、噴塗或乾膜層壓施用介電材料,隨後又可使用光阻劑繼之以蝕刻來圖案化介電材料。有機低k聚合性介電質之實例包含但不限於聚醯亞胺、聚降冰片烯、苯并環丁烯(BCB)及聚四氟乙烯(PTFE)。矽基低k聚合性介電質之實例包含三氧化矽烷(HSQ)及甲基矽倍半氧烷(MSQ)。在一個實施例中,介電材料自身可為光可界定介電材料,例如併入有所謂「光封裝(photo pack)」化學方法之聚醯亞胺材料,且使用通常被稱為「洩漏鉻」倍縮光罩之部分透射光罩來圖案化介電材料以直接圖案化介電材料,繼之以與顯影劑溶劑接觸且以所要圖案固化剩餘介電材料,可圖案化介電材料。在另一情況下,RDL結構可形成於半導體晶粒或晶圓段之預置放陣列上,且逐層形成於如上文所描述之晶粒或晶圓段上。因為涉及在形成RDL結構之前在材料矩陣中預置放橫向分離之晶粒或晶圓段,所以後一種技術可能不太適用於FOWLP應用。
圖1為習知FOWLP 100之簡化示意性側截面正視圖,該FOWLP包括半導體晶粒102、RDL結構104及模製化合物106,該模製化合物經囊封半導體晶粒102之背及側且與RDL結構104之周邊地延伸超出半導體晶粒102之佔據面積的主表面MS1接觸。在RDL結構104之面對半導體晶粒102之側(亦即,主表面MS1)上,半導體晶粒102之接合墊108可操作地耦接至RDL結構104之觸點110,該等觸點連接至導電跡線112且視情況連接穿過其他層間觸點(見圖1A)及其他跡線層級(見圖1A),在RDL結構104之相對主表面MS2上可操作地耦接至觸點110,該相對主表面在凸塊下金屬(UBM)上可操作地耦接至呈焊料凸塊形式之導電元件114,焊料凸塊已回焊且由經圖案化焊料阻流劑116限制至所要位置。導電跡線112由觸點110延伸穿過之低k介電材料118在上方及下方電隔離。
RDL結構104可包括導電跡線112及低k介電材料118之一系列交替多個層級,如在圖1A中更詳細地展示。多個層級之導電跡線112可藉由層間觸點120相互連接,且藉由觸點110具備至RDL結構104之相對側之導電路徑。觸點110及120延伸穿過低k介電材料118之鄰近及包圍層級中之孔。因此,RDL結構104可表徵為導電及介電材料之層壓物,但低k介電材料118之各種層級變得彼此接合,且在RDL結構製造程序期間接合至導電跡線112以及觸點110及120。儘管上述RDL結構104製造起來相對簡單且經濟而不使用外來材料及製造技術,但當低k介電材料使用介電質層級時,就維持RDL結構104之結構完整性來說,這些材料之略微脆弱的性質自機械及熱應力觀點看來變成了問題。
如由圖1A中之箭頭C1 指示,歸因於機械(例如,彎曲、剪應、扭轉)應力及熱(例如,高溫、高環境溫度與子環境溫度之間的溫度循環)應力、以及前述各項之組合,RDL結構104可能藉由低k介電材料118之鄰近層級之分層或藉由給定層級中之低k介電材料118之破裂而破裂,如由虛線所示,從而潛在地使導電跡線112曝露於水分且引發鄰近跡線112之間的短路,或損壞跡線112或引發與層間觸點120之間隔。在另一態樣中,裂紋C2 可形成於經囊封半導體晶粒102之模製化合物106與RDL結構104之間,從而損壞接合墊108與觸點110之間的連接,且甚至延伸至半導體晶粒102之主動表面122中,如由虛線所示。
現在參考圖式中之圖2、圖2A及圖2B,展示用於RDL結構之增強結構之一個實施例。FOWLP 100'包括經囊封於模製化合物106中之半導體晶粒102,該模製化合物亦與RDL結構104'之一個主表面MS1鄰接。半導體晶粒102之接合墊108可操作地耦接至觸點110,或視情況,可操作地耦接至延伸至表面跡線(未展示),該等表面跡線RDL結構104'內部之導電跡線112之第一層級。藉由低k介電材料118之插入層級中之孔,層間觸點120以可操作方式與跡線112之鄰近或非鄰近層級豎直地相互互連,跡線112最終耦接至RDL結構104'之與半導體晶粒102相對的主表面MS2上之外部連接件。如所說明,而非作為限制,如習知做法,外部連接件可包括形成或置放於由焊料阻流劑116包圍之凸塊下金屬(UBM)上之焊球114。在RDL結構104'中亦存在增強結構200,該增強結構鄰近且接近度RDL結構104'之周邊邊緣P定位。
增強結構200在RDL結構104'之主表面MS1與MS2之間延伸,且藉由插入低k介電材料118與導電跡線112以及觸點110及120電隔離且與周邊邊緣P電隔離。增強結構200包括呈線性橫樑212形式之導電材料層級,該等線性橫樑藉由呈包括柱元件214e之柱形式的插入導電連接件元件豎直地連接。自圖2A之視角查看,可見橫樑212可在鄰近柱元件214e之間橫向地延伸。如所展示,橫樑212可接近RDL結構104'之每一主表面MS1及MS2定位且在該等主表面上曝露。在另一實施例中,橫樑212可定位於RDL結構104'之每一主表面MS1及MS2上之低k介電材料118層級下方,且柱元件214e之末端可能曝露。如圖2B中所展示,而非包括相互疊置之柱元件214e之連續豎直延伸列,不同層級上之柱元件214e可彼此橫向偏移。
應瞭解,藉由結合適當圖案化及材料移除逐層適當地毯覆式沈積導電材料及低k介電材料118之層級,增強結構200可與RDL結構104'之剩餘部分同時形成,如一般熟習此項技術者已知。換言之,舉例而言,當將形成特定層級處之跡線112時,可掩蔽且蝕刻毯覆式沈積之導電材料,例如銅或鋁,以便不僅形成跡線112且亦接近周邊P在彼層級處形成橫樑212。類似地,若單獨或結合層間觸點120上方之導電跡線112藉由在低k介電材料118之層級中之孔中沈積導電材料而形成觸點120,則可同時填充接近周邊P之另一孔及至預成型橫樑212上之開口以形成柱元件214e。同樣地,藉由適當圖案化,橫樑212可與柱元件214e同時形成,該柱元件在下方延伸至低k介電材料118之層級中之孔中。當然,橫樑212無需形成於與給定層級之跡線112相同之層級上;替代地,柱元件214e可形成於彼層級處且相關聯橫樑212可形成於跡線層級上方或下方之層級處,以使得跡線112與橫樑212豎直地偏移。
圖式中之圖3A、圖3B、圖3C及圖3D說明根據本發明之RDL結構104''之另一實施例。在圖3A中,以定位於RDL結構104''上之虛線描繪半導體晶粒102之示意性俯視圖,且為了說明清晰起見而省略,已經囊封半導體晶粒102且與RDL結構104''之主表面MS1接觸之模製化合物106。如所展示,如自上方查看,增強結構200'展現連續z形結構Z,其在形式上接近方形波且包括端對端連接之線性橫樑212之圖案,每一其他橫樑212平行於RDL結構200'之周邊邊緣P,插入橫樑212垂直於周邊邊緣P。如所展示,垂直於周邊邊緣P之橫樑212可比與其平行之橫樑212長;然而,所有橫樑可具有相等長度,或平行於周邊邊緣P之橫樑212可長於與其垂直之橫樑212。平行於周邊邊緣P且與其最緊密接近之橫樑212可自周邊邊緣P朝內定位約5 µm至約10 µm之間。如圖3B中所說明,增強結構200'在RDL結構104''之主表面MS1與MS2之間延伸,且與導電跡線112以及觸點110及120電隔離且藉由插入低k介電材料118與周邊邊緣P電隔離。增強結構200',如增強結構200,包括呈橫樑212形式之導電材料層級,該等橫樑藉由鄰近層級處之插入橫樑212豎直地連接。自圖3B之角度查看,可見垂直於周邊邊緣P之橫樑212之部分在平行於周邊邊緣P且連接垂直於周邊邊緣P之橫樑212之鄰近層級之橫樑212之間橫向地延伸。如所展示,平行於周邊邊緣P之橫樑212可接近RDL結構104''之每一主表面MS1及MS2定位且在該等主表面上曝露。在另一實施例中,平行於周邊邊緣P之橫樑212可在RDL結構104''之每一主表面MS1及MS2上定位於低k介電材料118之層級下方,且垂直於周邊邊緣P之橫樑212可能曝露。如圖3B中所展示,以虛線展示之柱元件214e可視情況,定位成在相互豎直疊置之橫樑212之間延伸。參考圖3C,在增強結構200'之另一實施方案中,並非分別垂直且平行於形成z形圖案之周邊邊緣P之橫樑212之交替層級中之各種層級,橫樑212之兩個或更多個不同層級可替代地遵循如分別以實線Z1及虛線Z2所描繪之相對z形圖案,其中垂直於周邊邊緣P之橫樑212豎直地疊置(虛線Z2為了清晰起見而略微偏移)且平行於周邊邊緣P之橫樑212離周邊邊緣P按不同距離偏移。柱元件214e (圖3C中未展示)可在疊置橫樑212之鄰近層級之間延伸。參考圖3D,在增強結構200'之另一實施方案中,平行且垂直於周邊邊緣P之不同層級上之橫樑212可如分別以實線Z1及虛線Z2 (虛線為了清晰起見而略微偏移)所描繪之相移方式平行於周邊邊緣P而偏移,且平行於周邊邊緣之豎直疊置之橫樑212可藉由圖3D中未展示之插入式柱元件214e連接。當然,多於兩個層級之橫樑212可以相移方式相互偏移。
應瞭解,藉由結合適當圖案化及材料移除逐層適當地毯覆式沈積導電材料及低k介電材料118之層級,如在增強結構200之狀況下,增強結構200'可與RDL結構104''之剩餘部分同時形成,如上文關於增強結構200所描述。
對於一般熟習此項技術者亦顯而易見的是,橫樑212之一或多個層級可以z形圖案組態,而其他層級可組態為所有橫樑212平行於增強結構200之周邊邊緣P而置放。另外,藉由適當地圖案化導電材料,可易於對除z形以外之圖案進行組態,以使得例如可形成呈正弦圖案而接近方形波之非z形圖案之連續橫樑。
在一個實施例中,一種重新分佈層(RDL)結構包括:至少一個導電跡線層級,其處於低k介電材料之鄰近層級之間;及一增強結構,其包括接近該RDL結構之一周邊且自該周邊朝內之導電材料,該增強結構與該至少一個導電跡線層級電隔離且在該RDL結構之一第一主表面與一第二主表面之間延伸。
在另一實施例中,一種半導體裝置封裝包括:一半導體晶粒;一重新分佈層(RDL)結構,其在其一個主表面上電連接至該半導體晶粒,該RDL結構包括:一或多個導電跡線層級,該等導電跡線中之至少一些橫向延伸超出該半導體晶粒之一周邊;觸點,其電連接至該等導電跡線,從而界定該RDL結構之另一相對主表面上之端子墊的一圖案;外部導電元件,其自該等端子墊突出;及增強結構,其在該RDL結構之該等主表面之間延伸,該增強結構包括與該等導電跡線電隔離之導電材料以及導電觸點,且自該RDL結構之邊緣朝內且鄰近該邊緣周邊地定位。
在另一實施例中,一種製造重新分佈層(RDL)結構之方法包括:運用一RDL結構之一選定周邊形成一低k介電材料層級;形成且圖案化在該低k介電材料層級中之至少一個孔上且延伸至其中之一導電材料層級以界定導電跡線,至少一個觸點與至少一個導電跡線連通,且形成且圖案化一增強結構之鄰近該選定周邊與該等導電跡線橫向分離且電隔離的導電元件。運用孔在該經圖案化導電材料層級上方形成另一低k介電材料層級,以曝露至少一個導電跡線之一部分及該增強結構之一或多個導電元件。形成在該另一低k介電材料層級中之至少一個孔上且延伸至其中之另一導電材料層級以與該至少一個導電跡線之該曝露部分及該增強結構之該一或多個導電元件接觸,且進行圖案化以界定導電跡線及該增強結構之鄰近該選定周邊與該等導電跡線橫向分離且電隔離的導電元件。運用孔形成另一低k介電材料層級以曝露至少一個導電跡線之一部分及該增強結構之一或多個導電元件,且用導電材料填充該另一低k介電材料層級中之該等孔以形成與該至少一個導電跡線及該增強結構之一或多個導電元件連通的至少一個觸點。
本發明之實施例提供向RDL結構提供鄰近於其周邊且與RDL結構之導電路徑電隔離之增強結構。該增強結構可以機械方式與RDL結構之低k介電材料互鎖,且藉由提供穩健、連續、多級周邊障壁以遏止裂紋擴展及/或重引導非有害方向上之穿過低k介電材料之裂紋擴展,可防止或減少這些相對脆弱的介電材料在熱、機械或殘餘應力下剝離、破裂或以其他方式降解之趨勢。如所揭示,此增強結構在併入有此增強結構之RDL結構之相對主表面之間延伸可向使用此類RDL結構之半導體裝置封裝添加結構剛度。藉由在各位置處與增強結構之導電材料之曝露部分接觸以偵測短路,可易於在RDL結構導電路徑之電測試期間確認增強結構之連續性及結構完整性。
雖然已結合圖式描述了某些說明性實施例,但熟習此項技術者將認識到且理解,本發明所包含之實施例不限於在本文中明確地展示且描述之彼等實施例。確切言之,可在不脫離本發明所包涵之實施例(諸如本文中所主張之彼等實施例,包含合法等效物)之範疇的情況下,對本文中所描述之實施例做出多種添加、刪除及修改。另外,一個所揭示實施例之特徵可與另一所揭示實施例之特徵組合,而仍然包涵在本發明之範疇內。
90:旋轉 100:習知扇出型晶圓級封裝(FOWLP) 100':扇出型晶圓級封裝(FOWLP) 102:半導體晶粒 104:重新分佈層(RDL)結構/上述RDL結構 104':重新分佈層(RDL)結構/結構 104'':重新分佈層(RDL)結構 106:模製化合物 108:接合墊 110:觸點 112:鄰近跡線/導電跡線/損壞跡線/跡線 114:焊球 116:經圖案化焊料阻流劑/焊料阻流劑 118:低k介電材料 120:觸點/層間觸點 122:主動表面 200:增強結構/結構 200':重新分佈層(RDL)結構/增強結構 212:相關聯橫樑/橫樑/插入橫樑/線性橫樑/相互豎直疊置之橫樑/其他橫樑/所執行橫樑/所展示橫樑/疊置橫樑 214e:鄰近柱元件/柱元件/元件/插入之柱元件/周邊邊緣P之柱元件/疊置之柱元件 1118:低k介電材料 C2:裂紋 P:周邊邊緣 Z1:實線 Z2:虛線
圖1為習知FOWLP之簡化示意性側截面正視圖; 圖1A為圖1之右側之放大部分,其示意性地指示穿過FOWLP之潛在裂紋擴展路徑; 圖2為根據本發明之RDL結構之一個實施例的放大示意性側截面正視圖; 圖2A為橫向於圖2且跨越其截面線A-A截取之放大示意性截面正視圖,其說明圖2之實施例之一個實施方案; 圖2B為橫向於圖2且跨越其截面線A-A截取之放大示意性截面正視圖,其說明圖2之實施例之另一實施方案; 圖3A為根據本發明之RDL結構之另一實施例的示意性俯視圖; 圖3B為跨越圖3A之截面線B-B截取之圖3A之RDL結構之周邊部分的放大示意截面正視圖,該RDL結構垂直於RDL結構之主平面且垂直於RDL結構之鄰近周邊邊緣; 圖3C為圖3A之實施例之另一實施方案的示意性俯視圖;且 圖3D為圖3A之實施例之另一實施方案的示意性俯視圖。 歸因於圖式中所說明且在說明書中所描述之結構之性質,為了清晰起見已有意自圖式省略指示不同材料之截面線。
100':扇出型晶圓級封裝(FOWLP)
102:半導體晶粒
104':重新分佈層(RDL)結構/結構
106:模製化合物
108:接合墊
110:觸點
112:鄰近跡線/導電跡線/損壞跡線/跡線
114:焊球
116:經圖案化焊料阻流劑/焊料阻流劑
118:低k介電材料
120:觸點/層間觸點
200:增強結構/結構
212:相關聯橫樑/橫樑/插入橫樑/線性橫樑/相互豎直疊置之橫樑/其他橫樑/所執行橫樑/所展示橫樑/疊置橫樑
214e:鄰近柱元件/柱元件/元件/插入之柱元件/周邊邊緣P之柱元件/疊置之柱元件
MS1:主表面
MS2:主表面
P:周邊邊緣

Claims (20)

  1. 一種重新分佈層(RDL)結構,其包括: 至少一個導電跡線層級,其處於一低k介電材料之鄰近層級之間;及 一增強結構,其包括第一橫樑及第二橫樑,該等第一橫樑平行於該RDL結構之一周邊且自該周邊朝內延伸且該等第二橫樑垂直於該等第一橫樑延伸,該等第二橫樑之各者連接至該等第一橫樑之兩者,該增強結構由一導電材料組成,該增強結構與該至少一個導電跡線層級電隔離且在該RDL結構之一第一主表面與一第二主表面之間延伸。
  2. 如請求項1之RDL結構,其中自該第一主表面查看時該等第一橫樑及該等第二橫樑界定一方形波圖案。
  3. 如請求項1之RDL結構,其中該增強結構包括兩個或更多個層級且該等第一橫樑在一第一層級中及該等第二橫樑在一第二層級中。
  4. 如請求項3之RDL結構,其中該等第一橫樑在該第一主表面上曝露。
  5. 如請求項3之RDL結構,其中該等第二橫樑在該第一主表面上曝露。
  6. 如請求項3之RDL結構,其進一步包括第三橫樑,其平行於該等第一橫樑且在該等第一橫樑下面延伸於該第二層級下方之一第三層級中,該等第一橫樑藉由柱元件連接至該等第三橫樑。
  7. 如請求項1之RDL結構,其進一步包括: 一第一層級,該等第一橫樑配置在該第一層級中; 在該第一層級下面之一第二層級,該等第二橫樑配置在該第二層級中; 在該第二層級下面之一第三層級; 配置在該第三層級中之第三橫樑,該等第三橫樑平行於該等第一橫樑; 在該第三層級下面之一第四層級;及 配置在該第四層級中之第四橫樑,該等第四橫樑平行於該等第二橫樑。
  8. 如請求項7之RDL結構,其中該等第二橫樑之各者係在該等第四橫樑之一對應者的上面且該等第一橫樑之各者之一長度之一多數(majority)不在該等第三橫樑之任一者上面。
  9. 如請求項7之RDL結構,其中該等第一橫樑之各者之一長度之一部份係在該等第三橫樑之一對應者的上面且該等第二橫樑之各者不在該等第四橫樑之任一者上面。
  10. 一種重新分佈層(RDL)結構,其包括: 兩個或更多個導電跡線層級,其處於一低k介電材料之鄰近層級之間;及 一增強結構,其包括一導電材料,該增強結構與該兩個或更多個導電跡線層級電隔離,該增強結構在該RDL結構之一第一主表面與一第二主表面之間延伸,該增強結構包括多個層級之橫樑,該多個層級之橫樑在該RDL結構之一周邊附近且自該周邊朝內,該多個層級之橫樑包括: 包含第一橫樑之一第一層級,該等第一橫樑彼此平行;及 包含第二橫樑之一第二層級,該等第二橫樑彼此平行且垂直於該等第一橫樑。
  11. 如請求項10之RDL結構,其中自該RDL結構之該第一主表面查看時該多個層級之橫樑界定一方形波圖案。
  12. 如請求項10之RDL結構,其中自該RDL結構之該第一主表面查看時該多個層級之橫樑界定一z形圖案(zig-zag pattern)。
  13. 如請求項10之RDL結構,該多個層級之橫樑進一步包括: 一第三層級,該第二層級在該第一層級與該第三層級之間,該第三層級包括第三橫樑,該等第三橫樑彼此平行且平行於該等第一橫樑;及 一第四層級,該第三層級在該第二層級與該第四層級之間,該第四層級包括第四橫樑,該等第四橫樑彼此平行且平行於該等第二橫樑。
  14. 如請求項13之RDL結構,其中自該RDL結構之該第一主表面查看時該多個層級之橫樑界定一方形波圖案且其中該等第二橫樑之各者係在該等第四橫樑之一對應者的上面且該等第一橫樑之各者之一長度之一多數不在該等第三橫樑之任一者上面。
  15. 如請求項13之RDL結構,其中自該RDL結構之該第一主表面查看時該多個層級之橫樑界定一方形波圖案且其中該等第一橫樑之各者之一長度之一部份係在該等第三橫樑之一對應者的上面且該等第二橫樑之各者不在該等第四橫樑之任一者上面。
  16. 如請求項10之RDL結構,其中自該第一主表面查看時該等第一橫樑及該等第二橫樑界定一第一方形波圖案且該多個層級之橫樑包含兩個額外層級,該兩個額外層級包含自該第一主表面查看時界定一第二方形波圖案之橫樑。
  17. 如請求項16之RDL結構,其中該第一方形波圖案自該第二方形波圖案偏移。
  18. 如請求項17之RDL結構,其中該第一方形波圖案自該第二方形波圖案相移180度。
  19. 一種半導體裝置封裝,其包括: 一半導體晶粒; 一重新分佈層(RDL)結構,其在其之一第一主表面上電連接至該半導體晶粒,該RDL結構包括: 一或多個導電跡線層級,該等導電跡線中之至少一些橫向延伸超出該半導體晶粒之一周邊; 觸點,其等電連接至該等導電跡線,界定用於該RDL結構之一第二主表面上之端子墊的一圖案; 外部導電元件,其等自該等端子墊突出;及 一增強結構,其在該RDL結構之該第一主表面及該RDL結構之該第二主表面之間延伸,該增強結構界定以下之一者:平行於該RDL結構之每一周邊邊緣延伸且自該周邊邊緣朝內之一方形波圖案或線性地平行於該RDL結構之每一周邊邊緣延伸之一z形圖案,該增強結構包括一導電材料,該增強結構與該等導電跡線及該等觸點電隔離。
  20. 如請求項19之RDL結構,該增強結構包括多個層級之相互平行橫樑,鄰近層之該等相互平行橫樑界定該方形波圖案或該z形圖案之一者。
TW109136593A 2018-08-21 2019-08-12 包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法 TWI766397B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/106,791 2018-08-21
US16/106,791 US10861782B2 (en) 2018-08-21 2018-08-21 Redistribution layers including reinforcement structures and related semiconductor device packages, systems and methods

Publications (2)

Publication Number Publication Date
TW202117867A true TW202117867A (zh) 2021-05-01
TWI766397B TWI766397B (zh) 2022-06-01

Family

ID=69583755

Family Applications (2)

Application Number Title Priority Date Filing Date
TW109136593A TWI766397B (zh) 2018-08-21 2019-08-12 包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法
TW108128471A TWI710033B (zh) 2018-08-21 2019-08-12 包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW108128471A TWI710033B (zh) 2018-08-21 2019-08-12 包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法

Country Status (3)

Country Link
US (2) US10861782B2 (zh)
CN (1) CN110854097A (zh)
TW (2) TWI766397B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111883437B (zh) * 2020-07-03 2023-04-25 矽磐微电子(重庆)有限公司 半导体封装方法及半导体封装结构
CN111883438B (zh) * 2020-07-03 2022-09-30 矽磐微电子(重庆)有限公司 半导体封装方法及半导体封装结构
US11282756B2 (en) * 2020-08-17 2022-03-22 Taiwan Semiconductor Manufacturing Company Limited Organic interposer including stress-resistant bonding structures and methods of forming the same
WO2022052072A1 (zh) * 2020-09-11 2022-03-17 华为技术有限公司 一种扇出型封装结构及其制备方法
TWI746231B (zh) * 2020-10-27 2021-11-11 財團法人工業技術研究院 重布線結構及其形成方法
JP7465515B1 (ja) 2022-11-21 2024-04-11 三安ジャパンテクノロジー株式会社 弾性波デバイス

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6720502B1 (en) 2000-05-15 2004-04-13 International Business Machine Corporation Integrated circuit structure
US6861754B2 (en) * 2003-07-25 2005-03-01 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor device with anchor type seal ring
JP4636839B2 (ja) * 2004-09-24 2011-02-23 パナソニック株式会社 電子デバイス
US7224069B2 (en) 2005-07-25 2007-05-29 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy structures extending from seal ring into active circuit area of integrated circuit chip
US8084871B2 (en) 2009-11-10 2011-12-27 Maxim Integrated Products, Inc. Redistribution layer enhancement to improve reliability of wafer level packaging
JP2011233854A (ja) 2010-04-26 2011-11-17 Nepes Corp ウェハレベル半導体パッケージ及びその製造方法
FR2996354A1 (fr) 2012-10-01 2014-04-04 St Microelectronics Crolles 2 Dispositif semiconducteur comprenant une structure d'arret de fissure
KR102065648B1 (ko) 2013-08-14 2020-01-13 삼성전자주식회사 반도체 패키지
US9379065B2 (en) 2013-08-16 2016-06-28 Qualcomm Incorporated Crack stopping structure in wafer level packaging (WLP)
US9553059B2 (en) 2013-12-20 2017-01-24 Taiwan Semiconductor Manufacturing Company, Ltd. Backside redistribution layer (RDL) structure
US10304700B2 (en) * 2015-10-20 2019-05-28 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
US10354114B2 (en) * 2016-06-13 2019-07-16 Taiwan Semiconductor Manufacturing Company, Ltd. Fingerprint sensor in InFO structure and formation method
TWI624020B (zh) * 2016-09-29 2018-05-11 矽品精密工業股份有限公司 電子封裝件及其製法
US10103125B2 (en) * 2016-11-28 2018-10-16 Taiwan Semiconductor Manufacturing Co., Ltd. Chip package structure and method for forming the same
US10510691B2 (en) * 2017-08-14 2019-12-17 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof

Also Published As

Publication number Publication date
TW202022953A (zh) 2020-06-16
US20210074623A1 (en) 2021-03-11
US20200066625A1 (en) 2020-02-27
TWI710033B (zh) 2020-11-11
TWI766397B (zh) 2022-06-01
US11887920B2 (en) 2024-01-30
CN110854097A (zh) 2020-02-28
US10861782B2 (en) 2020-12-08

Similar Documents

Publication Publication Date Title
TWI710033B (zh) 包含增強結構之重新分佈層及相關之半導體裝置封裝、系統及方法
US10008470B2 (en) Embedded chip packages and methods for manufacturing an embedded chip package
TWI520283B (zh) 加強扇出晶圓級封裝
KR101412718B1 (ko) 반도체 패키지 및 적층형 반도체 패키지
US11735555B2 (en) Manufacturing method of semiconductor structure
US9698072B2 (en) Low-stress dual underfill packaging
US9397081B2 (en) Fabrication method of semiconductor package having embedded semiconductor elements
TWI544599B (zh) 封裝結構之製法
US20110156240A1 (en) Reliable large die fan-out wafer level package and method of manufacture
KR20150123420A (ko) 반도체 패키지 및 그 제조 방법
US8997344B2 (en) Method for manufacturing interposer
US10211141B1 (en) Semiconductor logic device and system and method of embedded packaging of same
TWI780081B (zh) 半導體元件及其製造方法
TWI503906B (zh) 半導體結構、半導體裝置及半導體裝置的製造方法
US20140167276A1 (en) Substrate for semiconductor package, semiconductor package using the substrate, and method of manufacturing the semiconductor package
KR101311053B1 (ko) 반도체 장치
TWI773400B (zh) 半導體元件及其製造方法
US8988893B2 (en) Method for electrical connection between elements of a three-dimensional integrated structure and corresponding device
US11107700B2 (en) Semiconductor package method of fabricating semiconductor package and method of fabricating re-distribution structure
JP2012231182A (ja) 微細配線パッケージ
WO2022113826A1 (ja) 半導体装置及び半導体装置の製造方法
TWI233672B (en) High density substrate for flip chip
TW202341367A (zh) 中介層、半導體封裝組件及其形成方法
KR20110079319A (ko) 반도체 소자 패키지 및 그 제조방법
JP2005175304A (ja) 電子部品実装構造及びその製造方法