TW202109851A - 豎直記憶體件 - Google Patents

豎直記憶體件 Download PDF

Info

Publication number
TW202109851A
TW202109851A TW108135668A TW108135668A TW202109851A TW 202109851 A TW202109851 A TW 202109851A TW 108135668 A TW108135668 A TW 108135668A TW 108135668 A TW108135668 A TW 108135668A TW 202109851 A TW202109851 A TW 202109851A
Authority
TW
Taiwan
Prior art keywords
stepped
depth
steps
semiconductor device
area
Prior art date
Application number
TW108135668A
Other languages
English (en)
Other versions
TWI703712B (zh
Inventor
張中
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Application granted granted Critical
Publication of TWI703712B publication Critical patent/TWI703712B/zh
Publication of TW202109851A publication Critical patent/TW202109851A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/50Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the boundary region between the core region and the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions

Landscapes

  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本公開內容的各方面提供了一種半導體裝置。該半導體裝置包括沿垂直於半導體裝置的基底的方向,在基底上方的陣列區中交替地堆疊的閘極層和絕緣層。此外,該半導體裝置包括在陣列區中形成的通道結構的陣列。在基底上的連接區中的閘極層和絕緣層以階梯形式堆疊,其中階梯臺階具有不均勻的階梯深度。此外,該半導體裝置包括通往閘極層的觸點結構。該觸點結構形成於具有不均勻的階梯深度的階梯臺階上。

Description

豎直記憶體件
本公開內容的實施例涉及一種豎直記憶體件,尤其涉及一種半導體裝置及其形成方法。
半導體製造商開發了豎直裝置技術,例如三維(3D)NAND快閃記憶體技術等,以實現更高的資料儲存密度而無需更小的儲存單元。在一些示例中,3D NAND記憶體件包括核心區和階梯區。核心區包括交替的閘極層和絕緣層的堆疊體。交替的閘極層和絕緣層的堆疊體用於形成豎直地堆疊的儲存單元。階梯區包括階梯形式的相應閘極層,以便於形成與相應閘極層的觸點。觸點用於將驅動電路連接到相應閘極層,以用於控制堆疊的儲存單元。
本公開內容的各方面提供了一種半導體裝置。該半導體裝置包括沿垂直於半導體裝置的基底的方向,在基底上方的陣列區中交替地堆疊的閘極層和絕緣層。此外,該半導體裝置包括在陣列區中形成的通道結構的陣列。在基底上的連接區中的閘極層和絕緣層以階梯形式堆疊,其中,階梯臺階具有不均勻的階梯深度。此外,該半導體裝置包括形成於具有不均勻的階梯深度的階梯臺階上的觸點結構。
在一些實施例中,階梯臺階包括具有第一深度的第一階梯臺階,所述第一深度大約是第二階梯臺階的第二深度的一半。
在一些實施例中,通往一組連續閘極層的觸點結構是分別在具有不均勻的階梯深度的階梯臺階上形成的。
根據本公開內容的一方面,階梯臺階包括平行於縫隙結構的豎立面,所述縫隙結構將通道結構的陣列分成指狀部分。在一些實施例中,階梯臺階包括設置在相鄰縫隙結構之間的至少一個豎立面。在一些示例中,階梯臺階包括與縫隙結構基本上對準的第一豎立面、以及階梯臺階的設置在相鄰縫隙結構之間的至少第二豎立面。
在一些實施例中,陣列區中的第一縫隙結構具有與連接區中的第二縫隙結構基本相同的間距。在一些示例中,第一縫隙結構將陣列區中的通道結構分成三個指狀部分,並且階梯臺階被配置為具有第一深度和第二深度,第一深度等於間距,第二深度是間距的一半。在示例中,階梯臺階包括具有第一深度的兩個臺階,以及包括具有第二深度的兩個臺階。在另一個示例中,階梯臺階包括具有第一深度的一個臺階,以及包括具有第二深度的四個臺階。
本公開內容的各方面提供了一種用於形成半導體裝置的方法。該方法包括沿垂直於半導體裝置的基底的方向,在基底上方的陣列區和連接區中交替地堆疊犧牲閘極層和絕緣層。然後,該方法包括將連接區中的犧牲閘極層和絕緣層形成為其中階梯臺階具有不均勻的階梯深度的階梯形式。此外,該方法包括在陣列區中形成通道結構,利用閘極層替換犧牲閘極層,以及在階梯臺階上形成觸點結構。
以下公開內容提供了很多不同實施例或示例,用於實施所提供主題的不同特徵。下文描述部件和佈置的具體示例以簡化本公開內容。這些當然僅僅是示例而並非意在加以限制。例如,在以下描述中在第二特徵上方或在第二特徵上形成第一特徵可以包括這樣的實施例:其中,第一和第二特徵被形成為直接接觸,以及還可以包括可以在第一和第二特徵之間形成額外特徵的實施例,使得第一和第二特徵可以不直接接觸。此外,本公開內容可以在各個示例中重複附圖標記和/或字母。這種重複的目的在於簡化和清晰,並且自身不指明在討論的各個實施例和/或配置之間的關係。
此外,空間相關術語,諸如“在……之下”、“在……下方”、“下”、“在……上方”、“上”等等可以在本文中使用,以便於描述一個元件或特徵與另外一個或複數個元件或一個或複數個特徵的關係,如在附圖中示出的。空間相對術語旨在涵蓋除了在附圖所示取向之外的、使用的設備或操作中的不同的取向。裝置可以以另外的方式取向(旋轉90度或在其他的取向),並且本文中使用的空間相對描述詞可以類似被相應地解釋。
三維(3D)半導體記憶體件可以形成於基底上,該基底包括用於形成儲存單元陣列的陣列區(在一些示例中也稱為核心區)和用於形成通往儲存單元的連接的連接區。例如,在陣列區中將儲存單元形成為豎直儲存單元串的陣列。豎直儲存單元串由交替地堆疊的閘極層和絕緣層形成。在連接區,閘極層和絕緣層的堆疊體被圖案化為階梯臺階,以提供用於將閘極層連接到字元線的觸點焊盤(pad)。
開發了各種製造技術,諸如閘極優先製造技術、閘極最後製造技術等,以製造豎直記憶體件。閘極優先製造技術比儲存單元的通道更早地形成儲存單元的閘極。閘極最後製造技術使用犧牲閘極層以便於形成用於儲存單元的通道;並且在形成通道之後,利用用於儲存單元的實際閘極替換犧牲閘極層。利用實際閘極替換犧牲閘極包括:去除犧牲閘極層,並且然後形成實際閘極。在一些示例中,為了去除犧牲閘極層,在犧牲閘極層和絕緣層的堆疊體中形成縫隙結構。該縫隙結構是平行的並且設置於陣列區和連接區兩者中。縫隙結構將豎直儲存單元串的陣列分成指形的部分,並且在本公開內容中這些部分被稱為指狀儲存區、指狀結構或指狀部分。
通常,階梯臺階由支撐面(tread)和豎立面(riser)形成。在示例中,支撐面是水平設置於下豎立面的頂邊緣和上豎立面的底邊緣之間的部分,並且豎立面是豎直設置於下支撐面的內邊緣和上支撐面的外邊緣之間的部分。支撐面是可以被配置為供一個或複數個觸點結構著陸的觸點焊盤。該豎立面是層堆疊體的側壁,例如,交替地設置的(犧牲)閘極層和絕緣層。在一些示例中,階梯臺階由支撐面和該支撐面的下方豎立面構成。透過支撐面的深度和寬度以及下方豎立面的高度來測量階梯臺階。支撐面的深度是從支撐面的外邊緣到內邊緣的距離。支撐面的寬度是從支撐面的一側到另一側的距離。豎立面的高度是在下方支撐面和當前支撐面之間的側壁的豎直距離。在本公開內容中,可以在層對的方面來測量豎立面的高度。例如,層對是(犧牲)閘極層和絕緣層的厚度總和。在一些示例中,在階梯臺階具有複數個層對(例如四個層對、五個層對、六個層對)的高度時,該階梯臺階被稱為組臺階;在階梯臺階具有一個層對的高度時,該階梯臺階被稱為劃分臺階。
根據本公開內容的一些方面,劃分臺階可以具有不同的深度。在一些示例中,劃分臺階被設置有與縫隙結構平行的豎立面。例如,劃分臺階的一些豎立面被設置在縫隙結構之間,並且劃分臺階的一些豎立面被設置成與縫隙結構重疊。於是,在一些實施例中,一些劃分臺階的深度等於縫隙結構的間距,並且一些其他劃分臺階的深度等於縫隙結構的間距的一半。在示例中,縫隙結構的間距被測量為相鄰縫隙結構的中心線之間的距離。
圖1示出了根據本公開內容的一些實施例的半導體裝置100的俯視圖。半導體裝置100包括由三維(3D)儲存單元形成的儲存部分110。儲存部分110可以包括一個或複數個儲存平面120,並且儲存平面120中的每個儲存平面可以包括複數個儲存塊130。在一些示例中,可以在儲存平面120處進行併發操作。在一些實施例中,每個儲存塊130都是執行擦除操作的最小單元。在圖1的示例中,儲存部分110包括四個儲存平面120,並且儲存平面120中的每個儲存平面包括六個儲存塊130。儲存塊130中的每個儲存塊可以包括複數個儲存單元,並且每個儲存單元都可以透過諸如位元線和字元線的互連來定址。在一些示例中,可以垂直地敷設位元線和字元線以形成金屬線的陣列。例如,字元線在X方向延伸,並且位元線在Y方向延伸。
此外,每個儲存塊130都可以根據階梯劃分圖案被分成塊部分140。塊部分140具有相同或等效的階梯劃分圖案。要指出的是,用於塊部分140的階梯劃分圖案的佈局圖案可以是相同圖案或者可以是鏡像圖案。在以下描述中,塊部分140被稱為階梯劃分圖案(SDP)部分140。將參考圖2-5中的示例描述SDP部分的細節。
要指出的是,半導體裝置100可以是任何適當的裝置,例如,記憶體電路、具有形成於半導體晶片上的記憶體電路的半導體晶片(或晶粒)、具有形成於半導體晶圓上的複數個半導體晶粒的半導體晶圓、半導體晶片的堆疊體、包括組裝於封裝基底上的一個或複數個半導體晶片的半導體封裝等。
還要指出的是,半導體裝置100可以包括其他適當的電路(未示出),例如,在同一基底或其他適當基底上形成並且適當地與儲存部分110耦合的邏輯電路、電源電路等。通常,儲存部分110包括儲存單元和周邊電路(例如,位址解碼器、驅動電路、讀出放大器等)。
圖2示出了根據本公開內容的一些實施例的SDP部分240的俯視圖,圖3示出了線A-A’處SDP部分240的截面圖。在示例中,SDP部分240是針對圖1中SDP部分140的示例。SDP部分240包括陣列區250和連接區260。陣列區250包括儲存串251的陣列,並且每個儲存串251包括與一個或複數個頂部選擇電晶體以及一個或複數個底部選擇電晶體串聯連接的複數個堆疊的儲存單元。連接區260包括頂部選擇柵(TSG)連接區261、儲存單元閘極(MCG)連接區270。TSG連接區261包括階梯結構和用於將金屬線連接到頂部選擇電晶體的閘極以控制頂部選擇電晶體的觸點結構。MCG連接區270包括階梯結構和用於將字元線連接到儲存單元的閘極的觸點結構。
要指出的是,連接區260還可以包括底部選擇柵(BSG)連接區(未示出),其包括階梯結構和用於將金屬線連接到底部選擇電晶體的閘極以控制底部選擇電晶體的觸點結構。
在一些實施例中,使用閘極最後製造技術,因此形成縫隙結構以説明去除犧牲閘極層並且形成實際閘極。在圖2和圖3的示例中,形成縫隙結構211、212(A)、212(B)、213(A)、213(B)和214。縫隙結構211、212(A)、212(B)、213(A)、213(B)和214在X方向延伸並且彼此平行。縫隙結構211和214使SDP部分240與相鄰的SDP部分分開。縫隙結構212(A)和213(A)設置在陣列區250中並且可以將SDP部分240中的儲存單元串的陣列分成三個指狀儲存區241、242和243。縫隙結構212(B)和213(B)設置在連接區260中並且可以將連接區260分成複數個部分。
在示例中,縫隙結構211和214是連續的縫隙結構,其填充有絕緣層以使SDP部分240的閘極層與相鄰的SDP部分電絕緣。
在一些示例中,連接區260中的縫隙結構的數量與陣列區250中的縫隙結構的數量相同。在圖2和圖3的示例中,縫隙結構212(B)和213(B)與縫隙結構212(A)和213(A)對準。但是,縫隙結構212(B)和213(B)是與縫隙結構212(A)和213(A)斷開的並且不是縫隙結構212(A)和213(A)的連續部分,因此三個指狀儲存區241-243中的閘極層是連接的。
要指出的是,在另一個示例中,縫隙結構212(B)和213(B)不與縫隙結構212(A)和213(A)對準。在另一示例中,連接區260中的縫隙結構的數量與陣列區250中的縫隙結構的數量不相同。
在一些實施例中,至少一些縫隙結構可以充當用於陣列區250中的儲存串251的陣列的公共源極觸點。
在圖2和圖3的示例中,頂部選擇柵切口215可以設置於每個指狀儲存區的中間以將儲存指(memory finger)的頂部選擇柵(TSG)層分成兩個部分,並且因此能夠將儲存指分成兩個獨立可程式設計(讀/寫)的頁。儘管可以在儲存塊級進行3D NAND記憶體的擦除操作,但可以在儲存頁級進行讀取和寫入操作。在一些實施例中,虛設(dummy)通道結構222可以設置於適當地方,用於在製造期間的製程變化控制和/或用於額外的機械支撐。
要指出的是,在一些示例中,頂部選擇柵切口215不切割儲存單元閘極層和底部選擇柵層。
在TSG連接區261中形成階梯結構。該階梯結構具有複數個階梯臺階以暴露頂部選擇電晶體的閘極層的一部分,並且被暴露的部分可以被配置為觸點焊盤。然後,可以在觸點焊盤上形成用於將金屬線連接到頂部選擇電晶體的閘極以控制頂部選擇電晶體的觸點結構。在圖2和圖3的示例中,階梯結構具有兩個階梯臺階262和263。在示例中,兩個階梯臺階262和263中的每個階梯臺階具有一個層對的高度。在圖2和圖3的示例中,虛線示出了支撐面的邊緣。在示例中,儲存串包括第一閘極選擇電晶體和第二閘極選擇電晶體。第一閘極選擇電晶體的閘極與第一階梯臺階262上的觸點結構264連接,以及第二閘極選擇電晶體的閘極與第二階梯臺階263上的觸點結構265連接。
在MCG連接區270中,形成多級階梯結構。在一些實施例中,多級階梯結構包括區段(section)級、組級(group)和劃分(division)級。本公開內容使用一個區段以例示組級和劃分級的特徵。要指出的是,可以在區段級處的區段中分別使用本公開內容的特徵。在一些實施例中,在區段中,使用兩級階梯結構。在圖2和圖3的示例中,兩級階梯結構具有總共32個層對。32個層對被分成八個組。那麼,每個組包括四個層對。兩級階梯結構具有沿諸如X方向的第一方向上升的組臺階G1-G8。此外,每個組臺階區包括具有沿諸如-Y方向的第二方向上升的劃分臺階D1-D4的階梯結構。
要指出的是,在圖2和圖3的示例中,組臺階G8的區域包括具有沿X和-Y方向二者都上升的劃分臺階的階梯結構,組臺階G1-G7的區域分別包括具有沿-Y方向上升的劃分臺階的階梯結構。
在圖2和圖3的示例中,兩級階梯結構暴露出儲存單元的閘極層的一部分作為觸點焊盤,並且觸點結構可以形成於觸點焊盤上以將儲存單元的閘極層連接到字元線。在示例中,與串中的頂部選擇電晶體相鄰的前32個儲存單元被順序地稱為M1-M32,其中M1是與頂部選擇電晶體相鄰的第一儲存單元。然後,組臺階G8的區域中的劃分臺階D4的支撐面提供用於M1的觸點焊盤。組臺階G8的區域中的劃分臺階D3的支撐面提供用於M2的觸點焊盤。組臺階G8的區域中的劃分臺階D2的支撐面提供用於M3的觸點焊盤。組臺階G8的區域中的劃分臺階D1的支撐面提供用於M4的觸點焊盤。
此外,組臺階G7的區域中的劃分臺階D4的支撐面提供用於M5的觸點焊盤。組臺階G7的區域中的劃分臺階D3的支撐面提供用於M6的觸點焊盤。組臺階G7的區域中的劃分臺階D2的支撐面提供用於M7的觸點焊盤。組臺階G7的區域中的劃分臺階D1的支撐面提供用於M8的觸點焊盤。
類似地,組臺階G6的區域中的劃分臺階D4的支撐面提供用於M9的觸點焊盤。組臺階G6的區域中的劃分臺階D3的支撐面提供用於M10的觸點焊盤。組臺階G6的區域中的劃分臺階D2的支撐面提供用於M11的觸點焊盤。組臺階G6的區域中的劃分臺階D1的支撐面提供用於M12的觸點焊盤。
類似地,組臺階G5的區域中的劃分臺階D4的支撐面提供用於M13的觸點焊盤。組臺階G5的區域中的劃分臺階D3的支撐面提供用於M14的觸點焊盤。組臺階G5的區域中的劃分臺階D2的支撐面提供用於M15的觸點焊盤。組臺階G5的區域中的劃分臺階D1的支撐面提供用於M16的觸點焊盤。
類似地,組臺階G4的區域中的劃分臺階D4的支撐面提供用於M17的觸點焊盤。組臺階G4的區域中的劃分臺階D3的支撐面提供用於M18的觸點焊盤。組臺階G4的區域中的劃分臺階D2的支撐面提供用於M19的觸點焊盤。組臺階G4的區域中的劃分臺階D1的支撐面提供用於M20的觸點焊盤。
類似地,組臺階G3的區域中的劃分臺階D4的支撐面提供用於M21的觸點焊盤。組臺階G3的區域中的劃分臺階D3的支撐面提供用於M22的觸點焊盤。組臺階G3的區域中的劃分臺階D2的支撐面提供用於M23的觸點焊盤。組臺階G3的區域中的劃分臺階D1的支撐面提供用於M24的觸點焊盤。
類似地,組臺階G2的區域中的劃分臺階D4的支撐面提供用於M25的觸點焊盤。組臺階G2的區域中的劃分臺階D3的支撐面提供用於M26的觸點焊盤。組臺階G2的區域中的劃分臺階D2的支撐面提供用於M27的觸點焊盤。組臺階G2的區域中的劃分臺階D1的支撐面提供用於M28的觸點焊盤。
類似地,組臺階G1的區域中的劃分臺階D4的支撐面提供用於M29的觸點焊盤,並且在該觸點焊盤上形成觸點結構C1和C2(在圖3中示出)。組臺階G1的區域中的劃分臺階D3的支撐面提供用於M30的觸點焊盤,並且在該觸點焊盤上形成觸點結構C3(在圖3中示出)。組臺階G1的區域中的劃分臺階D2的支撐面提供用於M31的觸點焊盤,在該觸點焊盤上形成觸點結構C4(在圖3中示出)。組臺階G1的區域中的劃分臺階D1的支撐面提供用於M32的觸點焊盤,並且在該觸點焊盤上形成觸點結構C5和C6(在圖3中示出)。
在圖2和圖3的示例中,劃分臺階D1和D4的深度(如圖3中的深度1所示)等於縫隙結構的間距,以及劃分臺階D2和D3的深度(如圖3中的深度2所示)等於縫隙結構的間距的一半。
要指出的是,在一些示例中,諸如由圖3中的縫隙結構211、212(B)、213(B)和214所示的縫隙結構被填充有絕緣層330和導電材料340。絕緣層330將導電材料340與閘極層絕緣。導電材料340可以用於形成公共源極觸點。
根據本公開內容的一方面,當在連接區中的劃分的數量(例如,組臺階中的劃分臺階的數量)大於陣列區中指狀儲存區的數量時,可以使用不均勻的劃分臺階的深度,因此不需要增加連接區中的縫隙結構,並且可以容易地設計佈局,並且佈局具有足夠空間用於放置觸點結構。
圖4示出了根據本公開內容的一些實施例的SDP部分440的俯視圖,圖5示出了線A-A’處SDP部分440的截面圖。在示例中,SDP部分440是圖1中SDP部分140的示例。SDP部分440包括陣列區450和連接區460。陣列區450包括儲存串451的陣列,並且每個儲存串451包括與一個或複數個頂部選擇電晶體以及一個或複數個底部選擇電晶體串聯連接的複數個堆疊的儲存單元。連接區460包括頂部選擇柵(TSG)連接區461、儲存單元閘極(MCG)連接區470。TSG連接區461包括階梯結構和用於將金屬線連接到頂部選擇電晶體的閘極以控制頂部選擇電晶體的觸點結構。MCG連接區470包括階梯結構和用於將字元線連接到儲存單元的閘極的觸點結構。
要指出的是,連接區460還可以包括底部選擇柵(BSG)連接區(未示出),其包括階梯結構和用於將金屬線連接到底部選擇電晶體的閘極以控制底部選擇電晶體的觸點結構。
在一些實施例中,使用閘極最後製造技術,因此形成縫隙結構以説明去除犧牲閘極層以及形成實際閘極。在圖4和圖5的示例中,形成縫隙結構411、412(A)、412(B)、413(A)、413(B)和414。縫隙結構411、412(A)、412(B)、413(A)、413(B)和414在X方向延伸並且彼此平行。縫隙結構411和414使SDP部分440與相鄰的SDP部分分開。縫隙結構412(A)和413(A)設置在陣列區450中並且可以將SDP部分440中的儲存單元串的陣列分成三個指狀儲存區441、442和443。縫隙結構412(B)和413(B)設置在連接區460中並且可以將連接區460分成複數個部分。
在示例中,縫隙結構411和414是連續的縫隙結構,其具有絕緣層以將SDP部分440的閘極層與相鄰SDP部分電絕緣。
在一些示例中,連接區460中的縫隙結構的數量與陣列區450中的縫隙結構的數量相同。在圖4和圖5的示例中,縫隙結構412(B)和413(B)與縫隙結構412(A)和413(A)對準。但是,縫隙結構412(B)和413(B)是與縫隙結構412(A)和413(A)斷開的並且不是縫隙結構412(A)和413(A)的連續部分,因此三個指狀儲存區441-443中的閘極層是連接的。
要指出的是,在另一個示例中,縫隙結構412(B)和413(B)不與縫隙結構412(A)和413(A)對準。在另一示例中,連接區460中的縫隙結構的數量與陣列區450中的縫隙結構的數量不相同。
在一些實施例中,至少一些縫隙結構可以充當用於陣列區450中的儲存串451的陣列的公共源極觸點。
在圖4和圖5的示例中,頂部選擇柵切口415可以設置於每個指狀儲存區的中間以將記憶體指的TSG層分成兩個部分,並且由此能夠將記憶體指分成兩個獨立可程式設計(讀/寫)的頁。儘管可以在儲存塊級進行3D NAND記憶體的擦除操作,但可以在儲存頁級進行讀取和寫入操作。在一些實施例中,虛設通道結構422可以設置於適當地方,用於在製造期間的製程變化控制和/或用於額外的機械支撐。
要指出的是,在一些示例中,頂部選擇柵切口415不切割儲存單元閘極層和底部選擇柵層。
在TSG連接區461中形成階梯結構。該階梯結構具有複數個階梯臺階以暴露出頂部選擇電晶體的閘極層的一部分作為觸點焊盤。然後,可以在觸點焊盤上形成用於將金屬線連接到頂部選擇電晶體的閘極以控制頂部選擇電晶體的觸點結構。在圖4和圖5的示例中,階梯結構具有兩個階梯臺階462和463。在示例中,兩個階梯臺階462和463中的每個階梯臺階具有一個層對的高度。在圖4和圖5的示例中,虛線示出了支撐面的邊緣。在示例中,儲存串包括第一閘極選擇電晶體和第二閘極選擇電晶體。第一閘極選擇電晶體的閘極與第一階梯臺階462上的觸點結構464連接,以及第二閘極選擇電晶體的閘極與第二階梯臺階463上的觸點結構465連接。
在MCG連接區470中,形成多級階梯結構。在一些實施例中,多級階梯結構包括區段級、組級和劃分級。本公開內容使用一個區段以例示組級和劃分級的特徵。要指出的是,可以在區段級處的區段中分別使用本公開內容的特徵。在一些實施例中,在區段中,使用兩級階梯結構。在圖4和圖5的示例中,兩級階梯結構具有總共40個層對。40個層對被分成八個組。那麼,每個組包括五個層對。兩級階梯結構具有沿諸如X方向的第一方向上升的組臺階G1-G8。此外,每個組臺階區包括具有沿諸如-Y方向的第二方向上升的劃分臺階D1-D5的階梯結構。
要指出的是,在圖4和圖5的示例中,組臺階G8的區域包括具有沿X和-Y方向二者都上升的劃分臺階的階梯結構,組臺階G1-G7的區域分別包括具有沿-Y方向上升的劃分臺階的階梯結構。
在圖4和圖5的示例中,兩級階梯結構暴露出儲存單元的閘極層的一部分作為觸點焊盤,觸點結構可以形成於觸點焊盤上以將儲存單元的閘極層連接到字元線。在示例中,與串中的頂部選擇電晶體相鄰的前40個儲存單元被順序地稱為M1-M40,其中M1是與頂部選擇電晶體相鄰的第一儲存單元。然後,組臺階G8的區域中的劃分臺階D5的支撐面提供用於M1的觸點焊盤。組臺階G8的區域中的劃分臺階D4的支撐面提供用於M2的觸點焊盤。組臺階G8的區域中的劃分臺階D3的支撐面提供用於M3的觸點焊盤。組臺階G8的區域中的劃分臺階D2的支撐面提供用於M4的觸點焊盤。組臺階G8的區域中的劃分臺階D1的支撐面提供用於M5的觸點焊盤。
此外,組臺階G7的區域中的劃分臺階D5的支撐面提供用於M6的觸點焊盤。組臺階G7的區域中的劃分臺階D4的支撐面提供用於M7的觸點焊盤。組臺階G7的區域中的劃分臺階D3的支撐面提供用於M8的觸點焊盤。組臺階G7的區域中的劃分臺階D2的支撐面提供用於M9的觸點焊盤。組臺階G7的區域中的劃分臺階D1的支撐面提供用於M10的觸點焊盤。
類似地,組臺階G6的區域中的劃分臺階D5的支撐面提供用於M11的觸點焊盤。組臺階G6的區域中的劃分臺階D4的支撐面提供用於M12的觸點焊盤。組臺階G6的區域中的劃分臺階D3的支撐面提供用於M13的觸點焊盤。組臺階G6的區域中的劃分臺階D2的支撐面提供用於M14的觸點焊盤。組臺階G6的區域中的劃分臺階D1的支撐面提供用於M15的觸點焊盤。
類似地,組臺階G5的區域中的劃分臺階D5的支撐面提供用於M16的觸點焊盤。組臺階G5的區域中的劃分臺階D4的支撐面提供用於M17的觸點焊盤。組臺階G5的區域中的劃分臺階D3的支撐面提供用於M18的觸點焊盤。組臺階G5的區域中的劃分臺階D2的支撐面提供用於M19的觸點焊盤。組臺階G5的區域中的劃分臺階D1的支撐面提供用於M20的觸點焊盤。
類似地,組臺階G4的區域中的劃分臺階D5的支撐面提供用於M21的觸點焊盤。組臺階G4的區域中的劃分臺階D4的支撐面提供用於M22的觸點焊盤。組臺階G4的區域中的劃分臺階D3的支撐面提供用於M23的觸點焊盤。組臺階G4的區域中的劃分臺階D2的支撐面提供用於M24的觸點焊盤。組臺階G4的區域中的劃分臺階D1的支撐面提供用於M25的觸點焊盤。
類似地,組臺階G3的區域中的劃分臺階D5的支撐面提供用於M26的觸點焊盤。組臺階G3的區域中的劃分臺階D4的支撐面提供用於M27的觸點焊盤。組臺階G3的區域中的劃分臺階D3的支撐面提供用於M28的觸點焊盤。組臺階G3的區域中的劃分臺階D2的支撐面提供用於M29的觸點焊盤。組臺階G3的區域中的劃分臺階D1的支撐面提供用於M30的觸點焊盤。
類似地,組臺階G2的區域中的劃分臺階D5的支撐面提供用於M31的觸點焊盤。組臺階G2的區域中的劃分臺階D4的支撐面提供用於M32的觸點焊盤。組臺階G2的區域中的劃分臺階D3的支撐面提供用於M33的觸點焊盤。組臺階G2的區域中的劃分臺階D2的支撐面提供用於M34的觸點焊盤。組臺階G2的區域中的劃分臺階D1的支撐面提供用於M35的觸點焊盤。
類似地,組臺階G1的區域中的劃分臺階D5的支撐面提供用於M36的觸點焊盤,並且在該觸點焊盤上形成觸點結構C1(如圖5中所示),以將M36的閘極連接到字元線。組臺階G1的區域中的劃分臺階D4的支撐面提供用於M37的觸點焊盤,並且在該觸點焊盤上形成觸點結構C2(如圖5中所示)。組臺階G1的區域中的劃分臺階D3的支撐面提供用於M38的觸點焊盤,並且在該觸點焊盤上形成觸點結構C3(如圖5中所示)。組臺階G1的區域中的劃分臺階D2的支撐面提供用於M39的觸點焊盤,並且在該觸點焊盤上形成觸點結構C4(如圖5中所示)。組臺階G1的區域中的劃分臺階D1的支撐面提供用於M40的觸點焊盤,並且在該觸點焊盤上形成觸點結構C5(如圖5中所示)。
在圖4和圖5的示例中,劃分臺階D1的深度(如圖5中的深度1所示)等於縫隙結構的間距,以及劃分臺階D2、D3和D4的深度(如圖5中的深度2所示)等於縫隙結構的間距的一半。
要指出的是,在一些示例中,諸如圖5中縫隙結構411、412(B)、413(B)和414所示的縫隙結構填充有絕緣層530和導電材料540。絕緣層530將導電材料540與閘極層絕緣。導電材料540可以用於形成公共源極觸點。
根據本公開內容的一方面,當在連接區中的劃分的數量(例如,組臺階中劃分臺階的數量)大於陣列區中指狀儲存區的數量時,可以使用不均勻的劃分臺階的深度,從而不需要增加連接區中的縫隙結構,並且可以容易地設計佈局。
圖6示出了概述根據本公開內容的一些實施例,用於製造半導體裝置(諸如半導體裝置100)的製程示例600的流程圖。該製程在S601處開始,並且進行到S610。
在S610處,在基底上交替地堆疊犧牲閘極層和絕緣層以形成初始堆疊體。基底可以是任何適當的基底,例如矽(Si)基底、鍺(Ge)基底、矽鍺(SiGe)基底和/或矽覆絕緣體(SOI)基底。基底可以包括半導體材料,例如,IV族半導體、III-V族化合物半導體或II-VI族氧化物半導體。IV族半導體可以包括Si、Ge或SiGe。基底可以是體(bulk)晶圓或磊晶層。在一些示例中,絕緣層由諸如二氧化矽等絕緣材料製成,並且犧牲層由氮化矽製成。
在S620處,在連接區中形成具有不均勻的深度的劃分臺階。在一些示例中,使用遮罩層並且在遮罩層上應用修整製程,以形成蝕刻遮罩,用於形成劃分臺階。
圖7示出了具有被遮罩層710覆蓋的SDP部分440(A)-(D)的半導體裝置700的俯視圖的示例。遮罩層710用於形成SDP部分440(A)-(D)中的劃分臺階。SDP部分440(A)-(D)與SDP部分440相同或者是SDP部分440的鏡像。遮罩層710覆蓋陣列區450和連接區460的與陣列區450相鄰的一部分。在一些實施例中,遮罩層710可以包括光致抗蝕劑(photoresist)或碳基聚合物材料,並且可以使用諸如微影(lithography)的圖案化製程來形成。在一些實施例中,遮罩層710還可以包括諸如氧化矽、氮化矽、TEOS、含矽的抗反射塗層(SiARC)、非晶矽或多晶矽的硬遮罩。可以使用蝕刻製程來將硬遮罩圖案化,例如使用O2 或CF4 化學製劑的反應離子蝕刻(RIE)。此外,遮罩層710可以包括光致抗蝕劑和硬遮罩的任何組合。
在一些實施例中,可以使用遮罩層透過應用重複的蝕刻-修整製程來形成劃分臺階。蝕刻-修整製程包括蝕刻製程和修整製程。在蝕刻製程期間,可以去除初始堆疊體的具有暴露的表面的一部分。在示例中,蝕刻深度等於作為犧牲閘極層和絕緣層的厚度的層對。在示例中,用於絕緣層450的蝕刻製程可以比犧牲層具有高選擇性,和/或反之亦然。
在一些實施例中,透過諸如反應離子蝕刻(RIE)或其他乾蝕刻製程的非等向性蝕刻執行對堆疊體的蝕刻。在一些實施例中,絕緣層是氧化矽。在該示例中,對氧化矽的蝕刻可以包括使用基於氟的氣體(例如氟化碳(CF4 )、六氟乙烷(C2 F6 )、CHF3 或C3 F6 和/或任何其他適當氣體)的RIE。在一些實施例中,可以透過濕化學試劑(例如,氫氟酸或氫氟酸和乙二醇的混合物)來去除氧化矽層。在一些實施例中,可以使用定時蝕刻方法。在一些實施例中,犧牲層是氮化矽。在該示例中,對氮化矽的蝕刻可以包括使用O2 、N2 、CF4 、NF3 、Cl2 、HBr、BCl3 和/或其組合的RIE。用於去除單層堆疊體的方法和蝕刻劑不應受到本公開內容的實施例的限制。
修整製程包括在遮罩層710上應用適當的蝕刻製程(例如,等向性乾蝕刻或濕蝕刻),使得可以在x-y平面中從邊緣橫向地拉回(例如,向內收縮)遮罩層710。在一些實施例中,修整製程可以包括諸如使用O2 、Ar、N2 等的RIE的乾蝕刻。在一些實施例中,遮罩層710的拉回距離與劃分臺階的深度相對應。在實施例中,適當地控制拉回距離以形成不同深度的劃分臺階。例如,在蝕刻-修整製程的第一週期中,適當地控制用於遮罩層710的修整時間以拉回大約是縫隙結構的間距的距離;以及在蝕刻-修整製程的第二週期中,適當地控制用於遮罩層710的修整時間,以拉回大約是縫隙結構的間距的一半的距離。
在修整遮罩層710之後,初始堆疊體的對應於劃分的最頂層級的一個部分被暴露,並且初始堆疊體的最頂層級的其他部分保持被遮罩層710覆蓋。蝕刻-修整製程的下一個週期以蝕刻製程恢復。
在一些實施例中,可以由絕緣層覆蓋初始堆疊體的最頂層級。在一些實施例中,還可以由其他電介質材料覆蓋初始堆疊體的最頂層級。可以向每個蝕刻-修整週期中的蝕刻製程增加用於去除絕緣層和/或其他電介質材料的製程步驟以形成劃分臺階。
在形成劃分臺階之後,可以去除遮罩層710。可以使用諸如利用O2 或CF4 電漿的乾蝕刻,或利用抗蝕劑/聚合物剝離劑(例如,基於溶劑的化學品)的濕蝕刻的技術來去除遮罩層710。
圖8示出了在去除遮罩層710之後,具有SDP部分440(A)-(D)的半導體裝置700的俯視圖的示例。如圖8所示,形成劃分臺階D1-D5。
參考回圖6,在S630處,形成連接區中的組臺階。在一些示例中,使用遮罩層並且在遮罩層上應用修整製程,以形成蝕刻遮罩,用於形成組臺階。
圖9示出了具有SDP部分440(A)-(D)的半導體裝置700的俯視圖的示例,所述SDP部分440(A)-(D)被用於形成SDP部分440(A)-(D)中的組臺階的遮罩層910覆蓋。遮罩層910被設置於陣列區450和連接區460的一部分的上方。遮罩層910可以由類似於遮罩層710的材料製成,並且可以使用類似的技術形成。
在一些實施例中,類似於用於形成劃分臺階的重複的蝕刻-修整製程,可以使用遮罩層910,透過應用重複的蝕刻-修整製程來形成組臺階。在該示例中,可以透過在X方向上修整遮罩層910來形成組臺階。
在一些實施例中,修整製程確定出組臺階的深度。在一些實施例中,組臺階可以具有相同的深度。在一些實施例中,組臺階可以具有不同的深度。
在一些實施例中,每個組臺階都包括複數個層對,例如,圖9示例中的5個層對。然後,蝕刻製程對與組臺階的高度相對應的適當層(例如,交替的犧牲層和絕緣層的五個層對)進行蝕刻。
在形成組臺階之後,可以去除遮罩層910。可以使用諸如利用O2 或CF4 電漿的乾蝕刻,或利用抗蝕劑/聚合物剝離劑(例如,基於溶劑的化學品)的濕蝕刻的技術來去除遮罩層910。
圖10示出了在去除遮罩層910之後,具有SDP部分440(A)-(D)的半導體裝置700的俯視圖示例。如圖10所示,形成組臺階G1-G8以及劃分臺階D1-D5。
圖11示出了在去除遮罩層910之後,具有SDP部分440(A)-(D)的半導體裝置700的透視圖示例。如圖11所示,形成組臺階G1-G8以及劃分臺階D1-D5。
參考回S640,形成通道結構。在示例中,執行適當的平坦化製程以獲得相對平的表面。然後,使用微影技術來在光致抗蝕劑和/或硬遮罩層中限定通道孔和虛設通道孔的圖案,以及使用蝕刻技術來將圖案轉移到犧牲層和絕緣層的堆疊體中。因此,在陣列區110中形成通道孔,並且在連接區中形成虛設通道孔。
然後,在通道孔中形成通道結構,並且在虛設通道孔中形成虛設通道結構。在一些實施例中,虛設通道結構可以與通道結構一起形成,因此,虛設通道結構由與通道結構相同的材料形成。在一些實施例中,虛設通道結構與通道結構以不同方式形成。
在S650處,形成柵縫隙(在一些示例中也稱為縫隙結構)。在一些實施例中,柵縫隙被蝕刻成堆疊體中的溝槽。在一些示例中,連接區中的柵縫隙具有與陣列區中的柵縫隙相同的間距。
在S660處,形成實際閘極。在一些實施例中,利用柵縫隙,可以由閘極層替代犧牲層。在示例中,經由柵縫隙向犧牲層施加蝕刻劑以去除犧牲層。在示例中,犧牲層由氮化矽製成,並且經由柵縫隙來施加熱硫酸(H2 SO4 )以去除犧牲層。此外,經由柵縫隙,形成通往陣列區中的電晶體的閘極堆疊體。在示例中,閘極堆疊體由高k電介質層、膠黏層和金屬層形成。高k電介質層可以包括提供相對較大介電常數的任何適當材料,例如,氧化鉿(HfO2 )、氧化鉿矽(HfSiO4 )、氮氧化鉿矽(HfSiON)、氧化鋁(Al2 O3 )、氧化鑭(La2 O3 )、氧化鉭(Ta2 O5 )、氧化釔(Y2 O3 )、氧化鋯(ZrO2 )、氧化鈦酸鍶(SrTiO3 )、氧化鋯矽(ZrSiO4 )、氧化鉿鋯(HfZrO4 )等。膠黏層可以包括諸如鈦(Ti)、鉭(Ta)的高熔點金屬以及它們的氮化物,例如,TiN、TaN、W2 N、TiSiN、TaSiN等。金屬層包括具有高導電性的金屬,例如,鎢(W)、銅(Cu)等。
在S670處,可以在半導體裝置上執行額外製程。例如,閘極最後製程繼續到例如利用間隔體材料(例如,氧化矽)和公共源極材料(例如,鎢)來填充柵縫隙,以形成縫隙結構。此外,可以形成觸點結構,以及可以形成金屬走線。
前面概述了若干實施例的特徵,使得本領域的技術人員可以更好地理解本公開內容的各方面。本領域的技術人員應當認識到,他們可以容易地使用本公開內容作為技術,用於設計或修改其他製程和結構,用於執行相同的目的和/或實現本文所介紹實施例的相同優點。本領域的技術人員還應當認識到,這樣的等價構造並不脫離本公開內容的精神和範圍,並且它們可以在本文做出各種改變、替換和變化而不脫離本公開內容的精神和範圍。
100、700:半導體裝置 110:儲存部分 120:儲存平面 130:儲存塊 140、240、440、440(A)~440(D):階梯劃分圖案(SDP)部分 211、212(A)~213(B)、214、411、412(A)~413(B)、414:縫隙結構 215、415:頂部選擇柵切口 222、422:虛設通道結構 241、242、243、441、442、443:指狀儲存區 250、450:陣列區 251、451:儲存串 260、460:連接區 261、461:頂部選擇柵(TSG)連接區 262、462:第一階梯臺階 263、463:第二階梯臺階 264、265、464、465:觸點結構 270、470:儲存單元閘極(MCG)連接區 330、530:絕緣層 340、540:導電材料 600:製程示例 710、910:遮罩層 C1、C2、C3、C4、C5、C6:觸點結構 D1~D5:劃分臺階 G1~G8:組臺階 S601、S610~S670:步驟 X、Y、Z:方向
在閱讀附圖時,從以下具體實施方式可以最好地理解本公開內容的各方面。要指出的是,根據業內標準實踐,各種特徵不是按比例繪製的。實際上,為了論述清晰,可以任意增大或減小各種特徵的尺寸。 圖1示出了根據本公開內容的一些實施例的半導體裝置的俯視圖。 圖2示出了根據本公開內容的一些實施例的階梯劃分圖案示例的俯視圖。 圖3示出了根據本公開內容的一些實施例的階梯劃分圖案示例的截面圖。 圖4示出了根據本公開內容的一些實施例的另一階梯劃分圖案示例的俯視圖。 圖5示出了根據本公開內容的一些實施例的另一階梯劃分圖案部分示例的截面圖。 圖6示出了根據本公開內容的一些實施例,概述用於製造半導體裝置的製程示例的流程圖。 圖7示出了根據本公開內容的一些實施例被遮罩層覆蓋的半導體裝置的俯視圖的示例。 圖8示出了根據本公開內容的一些實施例,在去除遮罩層時半導體裝置的俯視圖的示例。 圖9示出了根據本公開內容的一些實施例被另一遮罩層覆蓋的半導體裝置的俯視圖的示例。 圖10示出了根據本公開內容的一些實施例在去除另一遮罩層時,半導體裝置的俯視圖的示例。 圖11示出了根據本公開內容的一些實施例的半導體裝置的透視圖的示例。
211、212(B)、213(B)、214:縫隙結構
240:階梯劃分圖案(SDP)部分
330:絕緣層
340:導電材料
C1~C6:觸點結構
D1~D4:劃分臺階
Y、Z:方向

Claims (20)

  1. 一種半導體裝置,包括: 沿垂直於所述半導體裝置的基底的方向,在所述基底上方的陣列區中交替地堆疊的閘極層和絕緣層; 在所述陣列區中形成的通道結構的陣列; 在所述基底上方的連接區中的以階梯形式堆疊的所述閘極層和所述絕緣層,其中,階梯臺階具有不均勻的階梯深度;以及 形成於具有所述不均勻的階梯深度的所述階梯臺階上的、通往所述閘極層的觸點結構。
  2. 如請求項1所述的半導體裝置,其中,所述階梯臺階包括具有第一深度的第一階梯臺階,所述第一深度大約是第二階梯臺階的第二深度的一半。
  3. 如請求項1所述的半導體裝置,其中,通往一組連續閘極層的所述觸點結構是分別在具有不均勻的階梯深度的所述階梯臺階上形成的。
  4. 如請求項1所述的半導體裝置,其中,所述階梯臺階包括平行於縫隙結構的豎立面,所述縫隙結構將所述通道結構的陣列分成指狀部分。
  5. 如請求項4所述的半導體裝置,其中,所述階梯臺階包括設置在相鄰縫隙結構之間的至少一個豎立面。
  6. 如請求項4所述的半導體裝置,其中,所述階梯臺階包括:與所述縫隙結構基本上對準的第一豎立面、以及所述階梯臺階的設置在相鄰縫隙結構之間的至少第二豎立面。
  7. 如請求項4所述的半導體裝置,其中,所述陣列區中的第一縫隙結構具有與所述連接區中的第二縫隙結構基本相同的間距。
  8. 如請求項7所述的半導體裝置,其中,所述第一縫隙結構將所述陣列區中的所述通道結構分成三個指狀部分,並且所述階梯臺階被配置為具有第一深度和第二深度,所述第一深度等於所述間距,所述第二深度是所述間距的一半。
  9. 如請求項8所述的半導體裝置,其中,所述階梯臺階包括具有所述第一深度的兩個臺階,以及包括具有所述第二深度的兩個臺階。
  10. 如請求項8所述的半導體裝置,其中,所述階梯臺階包括具有所述第一深度的一個臺階,以及包括具有所述第二深度的四個臺階。
  11. 一種用於形成半導體裝置的方法,包括: 沿垂直於所述半導體裝置的基底的方向,在所述基底上方的陣列區和連接區中交替地堆疊犧牲閘極層和絕緣層; 將所述連接區中的所述犧牲閘極層和所述絕緣層形成為其中階梯臺階具有不均勻的階梯深度的階梯形式; 在所述陣列區中形成通道結構; 利用閘極層替換所述犧牲閘極層;以及 在所述階梯臺階上形成觸點結構。
  12. 如請求項11所述的方法,其中,將所述連接區中的所述犧牲閘極層和所述絕緣層形成為其中所述階梯臺階具有所述不均勻的階梯深度的所述階梯形式還包括: 形成包括具有第一深度的第一階梯臺階的階梯臺階,所述第一深度大約是第二階梯臺階的第二深度的一半。
  13. 如請求項11所述的方法,其中,在所述階梯臺階上形成所述觸點結構還包括: 分別在具有不均勻的階梯深度的所述階梯臺階上形成所述觸點結構,所述觸點結構連接到所述閘極層中的一組連續閘極層。
  14. 如請求項11所述的方法,還包括: 形成將所述陣列區分成指狀部分的縫隙結構,所述階梯臺階的豎立面平行於所述縫隙結構。
  15. 如請求項14所述的方法,其中,所述階梯臺階包括設置在兩個相鄰縫隙結構之間的至少一個豎立面。
  16. 如請求項14所述的方法,其中,所述階梯臺階包括:與所述縫隙結構基本上對準的第一豎立面、以及所述階梯臺階的設置在兩個相鄰縫隙結構之間的至少第二豎立面。
  17. 如請求項14所述的方法,其中,所述陣列區中的第一縫隙結構具有與所述連接區中的第二縫隙結構基本相同的間距。
  18. 如請求項17所述的方法,其中,所述第一縫隙結構將所述陣列區中的所述通道結構分成三個指狀部分,並且所述階梯臺階具有等於所述間距的第一深度,以及具有第二深度,所述第二深度是所述間距的一半。
  19. 如請求項18所述的方法,其中,所述階梯臺階包括具有所述第一深度的兩個臺階,以及包括具有所述第二深度的兩個臺階。
  20. 如請求項18所述的方法,其中,所述階梯臺階包括具有所述第一深度的一個臺階,以及包括具有所述第二深度的四個臺階。
TW108135668A 2019-08-23 2019-10-02 豎直記憶體件 TWI703712B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/CN2019/102306 2019-08-23
PCT/CN2019/102306 WO2021035413A1 (en) 2019-08-23 2019-08-23 Vertical memory devices

Publications (2)

Publication Number Publication Date
TWI703712B TWI703712B (zh) 2020-09-01
TW202109851A true TW202109851A (zh) 2021-03-01

Family

ID=69341843

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108135668A TWI703712B (zh) 2019-08-23 2019-10-02 豎直記憶體件

Country Status (6)

Country Link
US (1) US11133324B2 (zh)
JP (1) JP7504191B2 (zh)
KR (1) KR20220019038A (zh)
CN (1) CN110770902B (zh)
TW (1) TWI703712B (zh)
WO (1) WO2021035413A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021163820A1 (en) * 2020-02-17 2021-08-26 Yangtze Memory Technologies Co., Ltd. Multi-division staircase structure of three-dimensional memory device and method for forming the same
KR102669053B1 (ko) * 2020-04-24 2024-05-23 양쯔 메모리 테크놀로지스 씨오., 엘티디. 드레인 선택 게이트 컷 구조체를 구비한 3차원 메모리 소자 및 그 형성 방법
CN111819691B (zh) * 2020-05-25 2021-04-16 长江存储科技有限责任公司 存储器件及其形成方法
US20220238548A1 (en) * 2021-01-26 2022-07-28 Micron Technology, Inc. Microelectronic devices with vertically recessed channel structures and discrete, spaced inter-slit structures, and related methods and systems

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101738103B1 (ko) * 2010-09-10 2017-05-22 삼성전자주식회사 3차원 반도체 기억 소자
JP5269022B2 (ja) * 2010-09-22 2013-08-21 株式会社東芝 半導体記憶装置
KR20140008622A (ko) * 2012-07-10 2014-01-22 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR102183713B1 (ko) * 2014-02-13 2020-11-26 삼성전자주식회사 3차원 반도체 장치의 계단형 연결 구조 및 이를 형성하는 방법
KR20160013756A (ko) * 2014-07-28 2016-02-05 에스케이하이닉스 주식회사 연결구조물, 반도체 장치 및 그 제조 방법
KR20160128731A (ko) * 2015-04-29 2016-11-08 에스케이하이닉스 주식회사 3차원 반도체 장치
KR102649372B1 (ko) * 2016-01-08 2024-03-21 삼성전자주식회사 3차원 반도체 메모리 장치
US10049744B2 (en) * 2016-01-08 2018-08-14 Samsung Electronics Co., Ltd. Three-dimensional (3D) semiconductor memory devices and methods of manufacturing the same
JP2018049966A (ja) * 2016-09-23 2018-03-29 東芝メモリ株式会社 半導体記憶装置及びその製造方法
CN109935593B (zh) * 2017-03-08 2021-09-28 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
KR102452562B1 (ko) * 2017-09-01 2022-10-11 삼성전자주식회사 3차원 반도체 메모리 장치 및 그의 제조 방법
US10461163B2 (en) * 2017-11-15 2019-10-29 Sandisk Technologies Llc Three-dimensional memory device with thickened word lines in terrace region and method of making thereof
WO2020073262A1 (en) * 2018-10-11 2020-04-16 Yangtze Memory Technologies Co., Ltd. Vertical memory devices
CN109983577B (zh) * 2019-02-21 2021-12-07 长江存储科技有限责任公司 用于三维存储器的具有多重划分的阶梯结构

Also Published As

Publication number Publication date
CN110770902B (zh) 2021-08-17
KR20220019038A (ko) 2022-02-15
WO2021035413A1 (en) 2021-03-04
JP2022542349A (ja) 2022-10-03
US20210057429A1 (en) 2021-02-25
TWI703712B (zh) 2020-09-01
JP7504191B2 (ja) 2024-06-21
US11133324B2 (en) 2021-09-28
CN110770902A (zh) 2020-02-07

Similar Documents

Publication Publication Date Title
TWI703712B (zh) 豎直記憶體件
TWI728685B (zh) 垂直記憶體件
TWI702714B (zh) 用於立體記憶體的具有多重劃分的階梯結構
TWI694588B (zh) 三維記憶體元件及其製作方法
TWI476815B (zh) 於半導體結構中形成分離主動區域、渠溝及導線之方法以及包含其之半導體結構
TW202015221A (zh) 垂直記憶體元件與方法
TWI820326B (zh) 三維儲存結構及用於形成三維儲存結構的方法
TWI773160B (zh) 半導體元件及用於半導體元件製造的方法
TWI762160B (zh) 用於製作半導體裝置的方法