TW202109738A - 製造半導體結構的方法 - Google Patents

製造半導體結構的方法 Download PDF

Info

Publication number
TW202109738A
TW202109738A TW108138886A TW108138886A TW202109738A TW 202109738 A TW202109738 A TW 202109738A TW 108138886 A TW108138886 A TW 108138886A TW 108138886 A TW108138886 A TW 108138886A TW 202109738 A TW202109738 A TW 202109738A
Authority
TW
Taiwan
Prior art keywords
spacer
layer
spacer layer
oxide layer
spacer oxide
Prior art date
Application number
TW108138886A
Other languages
English (en)
Other versions
TWI741398B (zh
Inventor
管式凡
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Publication of TW202109738A publication Critical patent/TW202109738A/zh
Application granted granted Critical
Publication of TWI741398B publication Critical patent/TWI741398B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/7682Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing the dielectric comprising air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76202Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種製造半導體結構的方法包括在基板上形成前驅結構。前驅結構依序在基板上包括第一導電結構、第一間隔物層和間隔氧化物層。間隔氧化物層暴露第一間隔物層的頂表面。隨後使間隔氧化物層凹陷。形成第二間隔物層以覆蓋間隔氧化物層和第一間隔物層。隨後蝕刻第二間隔物層的一部分和間隔氧化物層的一部分以暴露第一間隔物層的橫向部分。蝕刻剩餘的間隔氧化物層以在第一間隔物層與第二間隔物層之間形成氣隙。在第一間隔物層的橫向部分上形成第三間隔物層以密封氣隙。

Description

製造半導體結構的方法
本發明係關於一種製造半導體結構的方法。更特定言之,本發明係關於一種製造具有氣隙的半導體結構的方法。
由於兩個相鄰的導電結構彼此靠近,因此它們之間存在寄生電容。例如,在動態隨機存取記憶體(DRAM)中,位元線容易與其他導電結構(諸如觸點、金屬線(例如,字線)和相關導體(例如DRAM電容器))具有寄生電容,此將使RC延遲更嚴重或使DRAM感測放大信號不足。
隨著半導體元件的高度整合,導電結構之間的距離逐漸減小。因此,導電結構之間的寄生電容增加。因此,需要一種用於減小寄生電容的新穎方法。
根據本發明的一個態樣,提供了一種製造半導體結構的方法。此方法包括以下操作。在基板上形成前驅結構。前驅結構包括第一導電結構、第一間隔物層和間隔氧化物層。第一導電結構在基板上。第一間隔物層覆蓋第一導電結構並且具有沿著基板延伸的橫向部分。間隔氧化物層在第一間隔物層上並且暴露第一間隔物層的頂表面。使間隔氧化 物層。形成第二間隔物層覆蓋間隔氧化物層和第一間隔物層。蝕刻第二間隔物層的一部分和間隔氧化物層的一部分以暴露第一間隔物層的橫向部分。蝕刻剩餘的間隔氧化物層以在第一間隔物層與第二間隔物層之間形成氣隙。在第一間隔物層的橫向部分上形成第三間隔物層以密封氣隙。
根據本發明的一些實施例,形成前驅結構包括以下操作:在第一導電結構上形成第一間隔物層;在第一間隔物層上形成間隔氧化物材料層;在間隔氧化物材料層上形成光阻層;以及執行平坦化製程以暴露出第一間隔物層的頂表面。
根據本發明的一些實施例,第一間隔物層、第二間隔物層和第三間隔物層包括氮化物。
根據本發明的一些實施例,間隔氧化物層包括摻雜的氧化物。
根據本發明的一些實施例,間隔氧化物層具有比第一間隔物層和第二間隔物層高的蝕刻選擇性。
根據本發明的一些實施例,間隔氧化物層的頂表面與第一間隔物層的頂表面齊平。
根據本發明的一些實施例,使間隔氧化物層凹陷包括蝕刻約1/10-2/3的間隔氧化物層。
根據本發明的一些實施例,蝕刻剩餘的間隔氧化物層包括使用包含氫氟酸(HF)的蝕刻劑從剩餘的間隔氧化物層的底部進行蝕刻。
根據本發明的一些實施例,氣隙的厚度為約1-20nm。
根據本發明的一些實施例,半導體結構亦包括與第一導電結構相鄰的第二導電結構,其中第二導電結構藉由氣隙與第一導電結構分開。
應當理解,前面的一般描述和下面的詳細描述都是舉例,並且旨在提供對所主張保護的本發明的進一步解釋。
10‧‧‧方法
12‧‧‧操作
14‧‧‧操作
16‧‧‧操作
18‧‧‧操作
20‧‧‧操作
22‧‧‧操作
100‧‧‧半導體結構
101‧‧‧前驅結構
110‧‧‧基板
120‧‧‧第一導電結構
122‧‧‧導電層
124‧‧‧硬掩模層
130‧‧‧第一間隔物層
130a‧‧‧橫向部分
130b‧‧‧豎直部分
140‧‧‧間隔氧化物層
142‧‧‧間隔氧化物層
146‧‧‧剩餘的間隔氧化物層
150‧‧‧光阻層
152‧‧‧光阻層
160‧‧‧第二間隔物層
162‧‧‧第二間隔物層
170‧‧‧第三間隔物層
AG‧‧‧氣隙
R1‧‧‧凹槽
S130‧‧‧頂表面
S142‧‧‧頂表面
S152‧‧‧頂表面
T1‧‧‧厚度
T2‧‧‧厚度
當結合附圖閱讀時,從以下詳細描述可以最好地理解本揭露的各態樣。應注意,根據行業中的標準實踐,各種特徵未按比例繪製。實際上,為了論述的清楚性,可以任意地增大或縮小各種特徵的尺寸。
第1圖是圖示根據本發明一些實施例的製造半導體結構的方法的流程圖。
第2圖至第11圖是根據本發明一些實施例的半導體結構製造中的各個中間階段的剖視圖。
為了使本揭示的描述更加詳細和完整,下面說明性地描述了本揭示的實施態樣和特定實施例;然而,此不是實施或利用本揭示的特定實施例的唯一形式。以下揭示的實施例可以以有利的方式彼此組合或替換,並且其他實施例可以添加到一個實施例中,而無需進一步的記錄或描述。在以下描述中,將詳細描述許多特定細節,以使讀者能夠充分 理解以下實施例。然而,可以在沒有該等特定細節的情況下實踐本揭示的實施例。
儘管下面使用在所揭示的該方法中描述的一系列動作或步驟,但是所示的該等動作或步驟的順序不應解釋為限製本發明。例如,某些動作或步驟可以以不同的順序和/或與其他步驟同時執行。此外,並非必須執行所有步驟以實現本發明的所描繪的實施例。此外,本文所述的每個操作或程序可含有幾個子步驟或動作。
第1圖是圖示根據本發明一些實施例的製造半導體結構的方法的流程圖。如第1圖所示,方法10包括操作12、操作14、操作16、操作18、操作20,以及操作22。第2圖至第11圖是根據本揭示的一些實施例的方法10的各個階段的剖視圖。
請參考第1圖,在方法10的操作12中,在基板上形成前驅結構。第2圖至第6圖圖示了根據本揭示的實施例的實現操作12的詳細步驟。
請參考第2圖,在基板110上形成第一導電結構120。在一些實施例中,基板110可以是半導體基板,諸如矽基板、矽鍺基板、矽碳基板,III-V族化合物半導體基板等。在一些實施例中,基板110可包括一個或多個有源元件(未圖示),諸如電晶體。
如第2圖所示,第一導電結構120可包括導電層122和堆疊在導電層122上的硬掩模層124。在一些實施例中,導電層122包含導電材料,諸如金屬、金屬合金、金屬 氮化物等。在一些實例中,導電層122可包含鎢。在一些實施例中,硬掩模層124可包含氮化物。在一些實例中,硬掩模層124可以是氮化矽。可以藉由適當的沉積和圖案化製程來形成導電結構120。
請參考第3圖,在第一導電結構120上形成第一間隔物層130。如第3圖所示,第一間隔物層130共形地形成在第一導電結構120上。第一間隔物層130包括橫向部分130a和豎直部分130b。豎直部分130b形成在第一導電結構120的側壁上。橫向部分130a從豎直部分130b的底部沿著基板110延伸。在一些實施例中,第一間隔物層130可包含氮化物。在一些實例中,第一間隔物層130可包含但不限於氮化矽。
請參考第4圖,在第一間隔物層130上形成間隔氧化物層140。在一些實施例中,間隔氧化物材料層140可以藉由任何合適的沉積方法形成。如第4圖所示,在第一間隔物層130上共形地形成間隔氧化物層140。在一些實施例中,間隔氧化物材料層140包含摻雜的氧化物。在一些實例中,間隔氧化物材料層140可以是摻雜有硼和磷中的至少一種的氧化物。例如,間隔氧化物材料層140可以是但不限於BP、BSG、PSG、BPSG等。在一些實施例中,間隔氧化物材料層140具有比第一間隔物層130更高的蝕刻選擇性。在一些實施例中,間隔氧化物材料層140的厚度T140為約1-20nm。例如,厚度T140可以是2nm、3nm、4nm、5nm、10nm、12nm、15nm、18nm,或19nm。在後續 操作中,移除間隔氧化物材料層140以形成氣隙(如第10圖所示),使得間隔氧化物材料層140的厚度T140可以基本上等於氣隙的厚度。因此,可以取決於期望的氣隙厚度來選擇間隔氧化物材料層140的厚度T140。
請參考第5圖,在間隔氧化物材料層140上形成光阻層150。光阻層150可以塗覆在整個間隔氧化物材料層140上並且覆蓋整個間隔氧化物材料層140。
請參考第6圖,執行平坦化製程以暴露出第一間隔物層130的頂表面S130。可以藉由化學機械拋光(CMP)製程或蝕刻製程移除光阻層150的一部分和間隔氧化物材料層140的一部分。因此,第一間隔物層130的頂表面S130由間隔氧化物層142和光阻層152暴露出。
在平坦化製程之後,形成前驅結構101。如第6圖所示,前驅結構101包括基板110、第一導電結構120、第一間隔物層130、間隔氧化物層142,以及光阻層152。第一導電結構120在基板110上。第一間隔物層130覆蓋第一導電結構120,並且具有沿著基板110的頂表面延伸的橫向部分130a。間隔氧化物層142在第一間隔物層130上並且暴露第一間隔物層130的頂表面S130。間隔氧化物層142的頂表面S142可以與第一間隔物層130的頂表面S130和光阻層152的頂表面S152齊平。
接下來,請參考第1圖和第7圖,在方法10的操作14中,使間隔氧化物層142凹陷。在一些實施例中,藉由從頂表面S142選擇性地蝕刻間隔氧化物層142來使間隔氧 化物層142凹陷。如第7圖所示,凹槽R1圍繞導電結構120,並且形成了凹陷的間隔氧化物層144。在一些實施例中,間隔氧化物層142可以被蝕刻掉約1/10-2/3。亦即,凹槽R1的高度可以是第6圖所示的間隔氧化物層142的高度的約1/10-2/3。
接下來,參考第1圖和第8圖,在方法10的操作16中,形成第二間隔物層160以覆蓋凹陷的間隔氧化物層144和第一間隔物層130。在形成第二間隔物層160之前,剝離第7圖所示的光阻層152。在一些實施例中,第二間隔物層160包含氮化物。例如,第二間隔物層160可以是氮化矽。在一些實施例中,第二間隔物層160具有與凹陷的間隔氧化物層144不同的蝕刻選擇性。如第8圖所示,第二間隔物層160共形地形成在凹陷的間隔氧化物層144和第一間隔物層130上。凹陷的間隔氧化物層144具有的頂表面低於第一間隔物層130的頂表面S130,使得凹陷的間隔氧化物層144上的第二間隔物層160的厚度T1比第一間隔物層130上的第二間隔物層160的厚度T2更厚。凹陷的間隔氧化物層144上的較厚第二間隔物層160可以在後續操作中保護形成自凹陷的間隔氧化物層144的氣隙在隨後的製程中免受損壞及短路,上述隨後的製程例如為形成與第一導電結構120相鄰的第二導電結構(未圖示)。
接下來,參考第1圖和第9圖,在方法10的操作18中,蝕刻第二間隔物層160的一部分和凹陷的間隔氧化物層144的一部分以暴露第一間隔物層130的橫向部分 130a。具體地,蝕刻第二間隔物層160以形成第二間隔物層162,並且進一步蝕刻在第一間隔物層130的橫向部分130a上延伸的凹陷的間隔氧化物層144的一部分以形成剩餘的間隔氧化物層146,如圖9所示。蝕刻製程可以在第一間隔物層130的橫向部分130a上停止。因此,第二間隔物層162形成在剩餘的間隔氧化物層146上,並且暴露出剩餘的間隔氧化物層146的底部。
接下來,參考第1圖和第10圖,在方法10的操作20中,蝕刻剩餘的間隔氧化物層146以在第一間隔物層130與第二間隔物層162之間形成氣隙AG。在一些實施例中,藉由執行濕法蝕刻製程來形成氣隙。在一些實施例中,蝕刻剩餘的間隔氧化物層146包括使用包含氫氟酸(HF)的蝕刻劑從剩餘的間隔氧化物層146的底部進行蝕刻。因為剩餘的間隔氧化物層146的蝕刻選擇性不同於第一間隔物層130和第二間隔物層162,所以選擇性地移除剩餘的間隔氧化物層146以形成氣隙AG。在一些實施例中,氣隙AG的厚度為約1-20nm。特定地,氣隙AG的厚度可以基本上等於第4圖所示的間隔氧化物層140的厚度T140。
接下來,參考第1圖和第11圖,在方法10的操作22中,在第一間隔物層130的橫向部分130a上形成第三間隔物層170以密封氣隙AG。在一些實施例中,第三隔離層170包含但不限於氮化物。在一些實例中,第一間隔物層130、第二間隔物層162和第三間隔物層170可包含相同的材料。應當理解的是,第三間隔物層170的形狀不限於第11 圖,第三間隔物層170可以形成為任何形狀用以密封氣隙AG。氣隙AG可以使第一導電結構120和與其相鄰的其他導電結構(未圖示)分離並且電絕緣,使得可以減小其間的寄生電容。例如,第一導電結構120可以是DRAM的位元線,其他導電結構可以是觸點、字線,或類似的導電結構。
根據本揭示的實施例,提供了一種製造半導體結構的方法。本文揭示的方法形成氣隙以使相鄰的導電結構分離並電絕緣,以便可以減小相鄰的導電結構之間的寄生電容。本揭示的氣隙藉由在蝕刻選擇性不同於間隔氧化物層的間隔層之間選擇性地蝕刻間隔氧化物層而形成。此外,從間隔氧化物層的底部而不是其頂部蝕刻間隔氧化物層。與從犧牲層的頂部蝕刻犧牲層以形成氣隙的現有方法相比,本揭示的方法不需要形成另一封蓋層來覆蓋朝向上的開口。
儘管已經參考本發明的某些實施例相當詳細地描述了本發明,但是其他實施例亦是可能的。因此,所附申請專利範圍的精神和範疇不應限於在此包含的實施例的描述。
對於本領域技藝人士將顯而易見的是,在不脫離本發明的範疇或精神的情況下,可以對本發明的結構進行各種修改和變型。鑑於前述內容,意圖是本發明涵蓋本發明的修改和變型,前提條件是它們落入所附申請專利範圍的範疇內。
100‧‧‧半導體結構
110‧‧‧基板
120‧‧‧第一導電結構
122‧‧‧導電層
124‧‧‧硬掩模層
130‧‧‧第一間隔物層
130a‧‧‧橫向部分
130b‧‧‧豎直部分
162‧‧‧第二間隔物層
170‧‧‧第三間隔物層
AG‧‧‧氣隙

Claims (10)

  1. 一種製造半導體結構的方法,包括:
    在一基板上形成一前驅結構,其中該前驅結構包括:
    一第一導電結構,位在該基板上;
    一第一間隔物層,覆蓋該第一導電結構,其中該第一間隔物層具有沿著該基板延伸的一橫向部分;以及
    一間隔氧化物層,位在該第一間隔物層上並暴露該第一間隔物層的一頂表面;
    使該間隔氧化物層凹陷;
    形成一第二間隔物層覆蓋該間隔氧化物層和該第一間隔物層;
    蝕刻該第二間隔物層的一部分和該間隔氧化物層的一部分,以暴露該第一間隔物層的該橫向部分;
    蝕刻剩餘的該間隔氧化物層,以在該第一間隔物層與該第二間隔物層之間形成一氣隙;以及
    在該第一間隔物層的該橫向部分上形成一第三間隔物層以密封該氣隙。
  2. 如請求項1所述之方法,其中形成該前驅結構包括:
    在該第一導電結構上形成一第一間隔物層;
    在該第一間隔物層上形成一間隔氧化物材料層;
    在該間隔氧化物材料層上形成一光阻層;以及
    執行一平坦化製程以暴露該第一間隔物層的該頂表面。
  3. 如請求項1所述之方法,其中該第一間隔物層、該第二間隔物層及該第三間隔物層包含氮化物。
  4. 如請求項1所述之方法,其中該間隔氧化物層包含摻雜的氧化物。
  5. 如請求項1所述之方法,其中該間隔氧化物層具有比該第一間隔物層和該第二間隔物層高的一蝕刻選擇性。
  6. 如請求項1所述之方法,其中該間隔氧化物層的一頂表面與該第一間隔物層的該頂表面齊平。
  7. 如請求項1所述之方法,其中使該間隔氧化物層凹陷包括蝕刻該間隔氧化物層的約1/10-2/3。
  8. 如請求項1所述之方法,其中蝕刻剩餘的該間隔氧化物層包括使用包含氫氟酸(HF)的一蝕刻劑從剩餘的該間隔氧化物層的一底部進行蝕刻。
  9. 如請求項1所述之方法,其中該氣隙的厚度為約1-20nm。
  10. 如請求項1所述之方法,更包括與該第一導電結構相鄰的一第二導電結構,其中該第二導電結構藉由該氣隙與該第一導電結構分開。
TW108138886A 2019-08-29 2019-10-28 製造半導體結構的方法 TWI741398B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/556,174 2019-08-29
US16/556,174 US10825722B1 (en) 2019-08-29 2019-08-29 Method of manufacturing a semiconductor structure

Publications (2)

Publication Number Publication Date
TW202109738A true TW202109738A (zh) 2021-03-01
TWI741398B TWI741398B (zh) 2021-10-01

Family

ID=73019710

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108138886A TWI741398B (zh) 2019-08-29 2019-10-28 製造半導體結構的方法

Country Status (3)

Country Link
US (1) US10825722B1 (zh)
CN (1) CN112447583B (zh)
TW (1) TWI741398B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113053808B (zh) * 2021-03-18 2022-06-17 长鑫存储技术有限公司 半导体结构制作方法及半导体结构
US11825646B2 (en) 2021-03-18 2023-11-21 Changxin Memory Technologies, Inc. Method for manufacturing semiconductor structure and semiconductor structure

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100487656B1 (ko) * 2003-08-12 2005-05-03 삼성전자주식회사 반도체 기판과 ″l″형 스페이서 사이에 에어 갭을구비하는 반도체 소자 및 그 제조 방법
KR100789629B1 (ko) * 2006-12-27 2007-12-27 동부일렉트로닉스 주식회사 반도체 소자의 제조 방법
CN102655094B (zh) * 2011-03-04 2015-09-30 中国科学院微电子研究所 一种半导体结构及其制造方法
CN106910741B (zh) * 2015-12-22 2019-10-01 中芯国际集成电路制造(北京)有限公司 半导体装置及其制造方法
KR20180093798A (ko) * 2017-02-13 2018-08-22 램 리써치 코포레이션 에어 갭들을 생성하는 방법
TWI705529B (zh) * 2018-02-15 2020-09-21 美商應用材料股份有限公司 空氣間隙形成處理

Also Published As

Publication number Publication date
CN112447583A (zh) 2021-03-05
US10825722B1 (en) 2020-11-03
TWI741398B (zh) 2021-10-01
CN112447583B (zh) 2024-03-15

Similar Documents

Publication Publication Date Title
CN111326517B (zh) 包括间隔物的半导体器件和制造该半导体器件的方法
US11769727B2 (en) Semiconductor memory device
US10879397B2 (en) Semiconductor structure
US11404422B2 (en) DRAM semiconductor device having reduced parasitic capacitance between capacitor contacts and bit line structures and method for manufacturing the same
US8835314B2 (en) Method for fabricating semiconductor memory device
US10297545B2 (en) Memory device having capped embedded wires
CN110061001B (zh) 半导体元件及其制作方法
TWI741398B (zh) 製造半導體結構的方法
US20120112339A1 (en) Semiconductor device
CN110364484B (zh) 半导体装置及其制造方法
US9257553B2 (en) Vertical transistor and method to form vertical transistor contact node
US8129251B2 (en) Metal-insulator-metal-structured capacitor formed with polysilicon
CN105513954A (zh) 半导体器件的形成方法
CN114121817B (zh) 存储器件及其形成方法
US6908840B2 (en) Method of filling bit line contact via
US7195975B2 (en) Method of forming bit line contact via
WO2022217772A1 (zh) 存储器的制作方法及存储器
US20230065654A1 (en) Semiconductor structure and method for forming semiconductor structure
TWI833189B (zh) 半導體裝置及其製造方法
US11943909B2 (en) Semiconductor memory device
JP2011009625A (ja) 半導体装置の製造方法
TW202247359A (zh) 半導體記憶體結構及其形成方法
TW202322360A (zh) 半導體裝置及其製造方法
KR100709440B1 (ko) 반도체소자의 캐패시터 형성방법
CN115410994A (zh) 半导体结构的制造方法和半导体结构