TW202011409A - 非揮發性記憶裝置 - Google Patents
非揮發性記憶裝置 Download PDFInfo
- Publication number
- TW202011409A TW202011409A TW108102682A TW108102682A TW202011409A TW 202011409 A TW202011409 A TW 202011409A TW 108102682 A TW108102682 A TW 108102682A TW 108102682 A TW108102682 A TW 108102682A TW 202011409 A TW202011409 A TW 202011409A
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- reading
- period
- reading period
- data
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1673—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1653—Address circuits or decoders
- G11C11/1655—Bit-line or column circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1653—Address circuits or decoders
- G11C11/1657—Word-line or row circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1659—Cell access
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
Abstract
實施形態提供一種可進行有效之讀取動作之非揮發性記憶裝置。
實施形態之非揮發性記憶裝置具備:第1及第2配線;記憶胞,其具有可將低電阻狀態及高電阻狀態之一者設定為資料之電阻變化記憶元件、與選擇電阻變化記憶元件之2端子開關元件的串聯連接;讀取電路30,其於第1及第2讀取期間自電阻變化記憶元件讀取資料;寫入電路20,其於第1及第2讀取期間之間的寫入期間將資料寫入電阻變化記憶元件;及判定電路40,其藉由將基於第1讀取期間讀取之資料之第1電壓與基於第2讀取期間讀取之資料之第2電壓比較而判定第1讀取期間讀取之資料;且該非揮發性記憶裝置構成為於第1讀取期間、寫入期間及第2讀取期間,於記憶胞流通同一方向之電流。
Description
本發明之實施形態係關於一種非揮發性記憶裝置。
提出有一種於字元線與位元線之交叉點,配置有具有電阻變化記憶元件與具有開關功能之元件之串聯連接之記憶胞的非揮發性記憶裝置。
然而,於先前之交叉點型之非揮發性記憶裝置中,未必可說進行有效之讀取動作。
實施形態提供一種可進行有效之讀取動作之非揮發性記憶裝置。
實施形態之非揮發性記憶裝置係具備:第1配線;第2配線;其與上述第1配線交叉;記憶胞,其係設置於上述第1配線與上述第2配線之間者,且具有可將低電阻狀態及高電阻狀態之一者設定為資料之電阻變化記憶元件、與選擇上述電阻變化記憶元件之2端子開關元件的串聯連接;讀取電路,其於第1讀取期間及第2讀取期間自上述電阻變化記憶元件讀取資料;寫入電路,其於上述第1讀取期間與上述第2讀取期間之間的寫入期間,將資料寫入至上述電阻變化記憶元件;及判定電路,其藉由將基於上述第1讀取期間讀取之資料之第1電壓與基於上述第2讀取期間讀取之資料之第2電壓比較而判定上述第1讀取期間讀取之資料;且該非揮發性記憶裝置構成為於上述第1讀取期間、上述寫入期間及上述第2讀取期間,同一方向之電流流通於上述記憶胞。
以下,參照圖式說明實施形態。
圖1係顯示實施形態之非揮發性記憶裝置之概略構成的方塊圖。
圖1所示之非揮發性記憶裝置係具備:記憶胞陣列10、寫入電路20、讀取電路30、判定電路40、恆定電流電路50及控制電路60。
圖2係顯示記憶胞陣列10之構成之電氣電路圖。
圖2所示之記憶胞陣列10包含:複數條字元線(第1配線)11、複數條位元線(第2配線)12及複數個記憶胞13。字元線11與位元線12相互交叉,且於字元線11與位元線12之交叉點(cross point)配置有記憶胞13。具體而言,字元線11、位元線12及記憶胞13具有積層構造,於字元線11與位元線12間設置有記憶胞13。記憶胞13之一端連接於字元線11,記憶胞13之另一端連接於位元線12。
記憶胞13藉由電阻變化記憶元件14、與選擇電阻變化記憶元件14之2端子選擇元件15之串聯連接而構成。陣列狀配置此種記憶胞13而構成記憶胞陣列10。
電阻變化記憶元件14可將低電阻狀態及具有較低電阻狀態更高之電阻之高電阻狀態之一者選擇性地設定為資料(0或1)。例如,可對電阻變化記憶元件14使用磁阻效應元件,即MTJ(magnetic tunnel junction:磁性穿隧接面)元件。
磁阻效應元件14係包含記憶層、參照層、及記憶層與參照層間之穿隧障壁層。於記憶層之磁化方向相對於參照層之磁化方向平行之情形時,磁阻效應元件14呈低電阻狀態。於記憶層之磁化方向相對於參照層之磁化方向反向平行之情形時,磁阻效應元件14呈高電阻狀態。磁阻效應元件14之電阻狀態(低電阻狀態、高電阻狀態)可根據流通於磁阻效應元件14之寫入電流之方向而設定。又,藉由於磁阻效應元件流通較寫入電流更小之讀取電流而進行讀取。
2端子選擇元件15作為2端子間開關發揮功能。施加於2端子間之電壓小於閾值電壓之情形時,2端子間開關元件為高電阻狀態(例如非電性導通狀態)。施加於2端子間之電壓大於閾值電壓之情形時,2端子間開關元件為低電阻狀態(例如電性導通狀態)。2端子間開關元件亦可於雙向具有上述之功能。
上述之開關元件亦可包含自包含Te、Se及S之群選擇之至少1種硫族元素。或可包含含有該等硫族元素之化合物即硫族化物。又,上述之開關元件亦可包含自包含B、Al、Ga、In、C、Si、Ge、Sn、As、P及Sb之群選擇之至少1種元素。
對字元線11與位元線12之間施加電壓,使施加於2端子選擇元件15之2端子間之電壓大於閾值電壓,藉此,2端子選擇元件15成為低電阻狀態(接通狀態)。
圖3係模式性顯示2端子選擇元件15之電壓-電流特性之圖。若使施加於2端子選擇元件15之2端子間之電壓增加且施加電壓變為V1,則2端子間之電壓減少至V2。若進而使施加電壓增加,則電流急劇增加。即,若一般性記述2端子選擇元件15之電壓-電流特性,則於2端子間之電壓成為V1之前電流單調增加,若2端子間之電壓變為V1,則電壓減少至V2,若使電壓自V2開始增加,則電流單調增加。
返回圖1之說明。
寫入電路20為用以將期望之資料寫入記憶胞13(電阻變化記憶元件14)之電路。即,由寫入電路20經由2端子選擇元件15使寫入電流流通於電阻變化記憶元件14,藉此將期望之資料(與低電阻狀態或高電阻狀態對應之資料)寫入電阻變化記憶元件14。該寫入電路20由寫入驅動器(W/D)等構成。
讀取電路30為用以自記憶胞13(自電阻變化記憶元件14)讀取資料之電路。即,由讀取電路30經由2端子選擇元件15使讀取電流流通於電阻變化記憶元件14,藉此,讀取記憶於電阻變化記憶元件14之資料(與低電阻狀態或高電阻狀態對應之資料)。該讀取電路30由讀取放大器(S/A)等構成。
判定電路40為判定由讀取電路30讀取之資料(與低電阻狀態或高電阻狀態對應之資料)者。關於該判定電路40,稍後詳細地進行說明。
恆定電流電路50為對記憶胞13供給恆定電流者。關於該恆定電流電路50,稍後詳細地進行說明。
控制電路60為控制寫入電路20、讀取電路30及恆定電流電路50等者。
於本實施形態中,讀取動作根據自我參照讀取方式進行。以下,對自我參照讀取方式進行說明。
例如,於使用磁阻效應元件作為電阻變化記憶元件14之情形時,難以增大電阻變化記憶元件14之讀取餘裕。尤其,若每個元件之電阻值不同,則難以將低電阻狀態與高電阻狀態間之閾值固定為特定值。可藉由使用自我參照讀取方式來減少此種問題。
於自我參照讀取方式中,首先,於第1讀取期間,讀取記憶於電阻變化記憶元件14之資料。具體而言,預先保持基於第1讀取期間讀取之資料之第1電壓。接著,於寫入期間,將基準資料寫入電阻變化記憶元件14。具體而言,將與低電阻狀態對應之資料或與高電阻狀態對應之資料作為基準資料寫入電阻變化記憶元件14。接著,於第2讀取期間,自電阻變化記憶元件14讀取基於寫入期間寫入之基準資料之資料。具體而言,讀取基於第2讀取期間讀取之資料之第2電壓。接著,藉由將第1電壓與第2電壓進行比較,判定第1讀取期間讀取之資料。即,藉由將第1電壓與第2電壓進行比較,判定第1讀取期間讀取之資料為與低電阻狀態對應之資料或與高電阻狀態對應之資料。該判定動作由判定電路40進行。
例如,設想使用與低電阻狀態對應之資料作為基準資料之情形。於該情形時,於第1電壓與第2電壓幾乎無異之情形時,判定第1讀取期間讀取之資料(原來記憶之資料)為與低電阻狀態對應之資料。於第1電壓與第2電壓之差較大之情形時,判定第1讀取期間讀取之資料(原來記憶之資料)為與高電阻狀態對應之資料。另,為了進一步提高讀取精度,較佳使用稍後敘述之補償電壓。
藉由使用如上所述之自我參照讀取方式,即便每個元件之電阻值不同,亦可確實地讀取記憶於電阻變化記憶元件14之資料(原來記憶之資料)。
於本實施形態中,於上述之自我參照讀取方式中,構成為於第1讀取期間、寫入期間及第2讀取期間,於記憶胞13流通同一方向之電流。即,構成為由控制電路60控制寫入電路20及讀取電路30,藉此於第1讀取期間、寫入期間及第2讀取期間,於記憶胞13流通同一方向之電流。以下,就該點加以說明。
如上已述,2端子選擇元件15具有如圖3所示之電壓-電流特性。即,當2端子選擇元件15一旦變為斷開狀態時,除非將電壓施加至圖3之電壓V1,否則2端子選擇元件15不會再次變為接通狀態。因此,若於讀取期間與寫入期間,流通於記憶胞13之電流之方向改變,則致使於讀取期間與寫入期間之間的期間,2端子選擇元件15暫時變為斷開狀態,且需使2端子選擇元件15再次轉變為接通狀態。因此,難以進行有效之自我參照讀取動作。
於本實施形態中,由於構成為於第1讀取期間、寫入期間及第2讀取期間,於電阻變化記憶元件14流通同一方向之電流,故可防止如上所述之問題,且可進行有效之讀取動作。
又,於本實施形態中,可藉由設置恆定電流電路50,而更有效地防止如上所述之問題。
即便構成為於第1讀取期間、寫入期間及第2讀取期間,於電阻變化記憶元件14流通同一方向之電流,若於讀取期間與寫入期間之間存在電流未流通於記憶胞13之期間,則有於此種期間2端子選擇元件15變為斷開狀態之虞。
於本實施形態中,可藉由設置恆定電流電路50,而於第1讀取期間、寫入期間及第2讀取期間連續地將電流供給至電阻變化記憶元件14。因此,可防止如上所述之問題,且可進行更有效之讀取動作。
接著,對本實施形態之非揮發性記憶裝置之更詳細之構成例(第1構成例)及更詳細之動作,參照圖4(電氣電路圖)及圖5(時序圖)進行說明。
如圖4所示,寫入電路20包含有寫入驅動器(W/D)21,並由W/D21執行寫入。
讀取電路30包含有取樣保持放大器(S/A)電路31。於S/A電路31內,除S/A主電路外還包含有補償電路32。又,於讀取電路30內包含有恆定電流源(第1恆定電流源)51。即,圖1所示之恆定電流電路50所含之恆定電流源實質上作為恆定電流源51包含於讀取電路30。恆定電流源51由電晶體51a及電晶體51b構成。又,於恆定電流源51經由全域位元線GBL連接有記憶胞13。再者,於讀取電路30內,包含有電晶體對35、電晶體對36、電容器37及電容器38。
如圖5所示,於第1讀取期間RD1中,REN信號為高位準,電晶體51a變為接通狀態。又,由於SPL信號及EVAL信號亦為高位準,故電晶體對35及電晶體對36亦變為接通狀態。其結果,記憶胞13之資料(電阻變化記憶元件之資料)經由電晶體51a、電晶體對35及電晶體對36被讀取,且與記憶胞13之資料對應之電壓被充電至電容器37及電容器38。
於寫入期間WT中,自寫入驅動器21將基準資料(0或1)寫入記憶胞13內之電阻變化記憶元件。又,由於SPL信號被切換成低位準,故電晶體對35變為斷開狀態。其結果,於電容器37保持充電電壓。於本實施形態中,於寫入期間WT中,REN信號(a)亦維持高位準,且電晶體51a維持接通狀態。因此,於記憶胞13,於第1讀取期間RD1及寫入期間WT連續地流通電流。因此,如上已述,記憶胞13內之2端子選擇元件不會變為斷開狀態,而維持接通狀態。相對於此,於比較例之情形時,由於REN信號(b)被切換成低位準,故電晶體51a變為斷開狀態。因此,於記憶胞13不流通電流,且記憶胞13內之2端子選擇元件變為斷開狀態。
於第2讀取期間RD2,REN信號亦維持高位準。又,於第2讀取期間RD2之前半期間,EVAL信號為高位準,故通過電晶體對36將電壓充電至電容器38。即,將與基準資料對應之電壓充電至電容器38。於第2讀取期間RD2之後半期間,EVAL信號變為低位準,故於電容器38保持充電電壓。於第2讀取期間RD2,REN信號亦維持高位準,故於寫入期間WT及第2讀取期間RD2連續地流通電流。因此,如上已述,記憶胞13內之2端子選擇元件不會變為斷開狀態,而維持接通狀態。
圖6(a)係顯示全域位元線GBL及全域字元線GWL之電壓的時序圖,圖6(b)係顯示於記憶胞13流通之電流之時序圖。由圖6(a)及(b)可知,於第1讀取期間RD1、寫入期間WT及第2讀取期間RD2連續地對記憶胞13施加電壓,而於記憶胞13流通電流。
於判定電路40中,比較保持於電容器37之電壓(設為電壓Va)與保持於電容器38之電壓(設為電壓Vb)。此時,並非單純地比較電壓Va與電壓Vb,而是對電壓Va及電壓Vb之一者加上補償電路32所產生之補償電壓。以下,對該補償電路32之功能進行說明。
例如,設想使用低位準資料作為基準資料(與電壓Vb對應之資料)之情形。於該情形時,於電壓Va與電壓Vb幾乎無異之情形時,判定第1讀取期間讀取之資料(原來記憶之資料)為低位準資料。於電壓Va與電壓Vb之差較大之情形時,判定第1讀取期間讀取之資料(原來記憶之資料)為高位準資料。然而,於通常之判定動作中,將原來記憶之資料之電壓位準(設為電壓位準Vx)與基準資料之電壓位準(設為電壓位準Vy)進行比較,判定為Vx>Vy或Vx<Vy。因此,於單純比較電壓Va與電壓Vb之情形時,難以進行正確之判定動作。因此,於本實施形態中,對電壓Va及電壓Vb之一者加上補償電壓。
圖7及圖8係就上述之補償電路32之功能進行顯示之圖。圖7係設置有補償電路32之情形(本實施形態之情形),圖8係未設置補償電路32之情形(比較例之情形)。
於圖8之比較例中,於第1讀取期間讀取之資料(原來記憶之資料)為低位準資料之情形時,較理想為電壓Va與電壓Vb相等。然而,實際上,有時電壓Va為稍微高於電壓Vb之電壓,有時電壓Va為稍微低於電壓Vb之電壓。因此,於比較例之方法中,有無法正確地判別第1讀取期間讀取之資料(原來記憶之資料)之虞。
於圖7所示之本實施形態之例中,對電壓Vb加上補償電壓ΔV並將Vb+ΔV設為基準電壓(閾值電壓)。若以該基準電壓(閾值電壓)Vb+ΔV為基準判定電壓Va,則可確實地判定第1讀取期間讀取之資料(原來記憶之資料)為低位準資料或高位準資料。
另,於上述之例中,對電壓Vb(與基準資料對應之電壓)加上補償電壓ΔV,亦可對電壓Va(與原來記憶之資料對應之電壓)加上補償電壓ΔV。即,於上述之例中,對第2讀取期間自記憶胞13讀取之電壓Vb加上補償電壓ΔV,亦可對第1讀取期間自記憶胞13讀取之電壓Va加上補償電壓ΔV。
接著,對本實施形態之非揮發性記憶裝置之變更例(第2構成例),參照圖9(電氣電路圖)及圖10(時序圖)進行說明。
於圖4所示之第1構成例中,恆定電流電路50包含1個恆定電流源(第1恆定電流源)51,但於第2構成例中,如圖9所示,恆定電流電路50包含2個之恆定電流源(第1恆定電流源)51及恆定電流源(第2恆定電流源)52。另,於本構成例中,第2恆定電流源52以外之基本構成皆與第1構成例同樣。
圖9(a)係顯示全域位元線GBL及全域字元線GWL之電壓之時序圖,圖9(b)係顯示於記憶胞13流通之電流之時序圖。期間P1為第1電流源51之接通期間,期間P2為第2電流源52之接通期間。
由圖9(a)及(b)可知,與第1構成例同樣,於第1讀取期間RD1、寫入期間WT及第2讀取期間RD2連續地對記憶胞13施加電壓,而於記憶胞13流通電流。
於本構成例中,僅於第1讀取期間RD1之初期,使對記憶胞13供給電流之第2恆定電流源52接通。藉由設置該第2恆定電流源52,可於第1讀取期間RD1之初期快速地將2端子選擇元件設為接通狀態,且可將自我參照讀取方式之動作提前。
又,於上述各實施形態中,對應用2端子間開關元件作為選擇器之情形進行說明,但作為選擇器,亦可應用3端子間開關元件即場效電晶體等、MOS(metal oxide semiconductor:金屬氧化物半導體)電晶體或FIN電晶體等選擇電晶體。又可應用2端子型之具有二極體功能之開關元件。
雖對本發明之若干實施形態加以說明,但該等實施形態係作為例而提示者,並非意圖限定發明之範圍。該等新穎之實施形態可以其他各種形態實施,於不脫離發明主旨之範圍內,可進行各種省略、置換、變更。該等實施形態或其之變化皆包含於發明之範圍或主旨,且包含於申請專利範圍記載之發明及與其均等之範圍內。
[相關申請案]
本申請案享有以日本專利申請案第2018-182412號(申請日:2018年9月14日)作為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之所有內容。
10:記憶胞陣列
11:字元線(第1配線)
12:位元線(第2配線)
13:記憶胞
14:電阻變化記憶元件
15:2端子選擇元件
20:寫入電路
21:寫入驅動器
30:讀取電路
31:取樣保持電路
32:補償電路
35:電晶體對
36:電晶體對
37:電容器
38:電容器
40:判定電路
50:恆定電流電路
51:第1恆定電流源
51a:電晶體
51b:電晶體
52:第2恆定電流源
60:控制電路
a:REN信號
b:REN信號
EVAL:信號
EVALb:信號
GBL:全域位元線
GWL:全域字元線
P1:期間
P2:期間
RD1:第1讀取期間
RD2:第2讀取期間
REN:信號
S/A:取樣保持放大器
SPL:信號
SPLb:信號
V1:電壓
V2:電壓
Va:電壓
Vb:電壓
Vb+ΔV 電壓
WT:寫入期間
ΔV:補償電壓
圖1係顯示實施形態之非揮發性記憶裝置之概略構成之方塊圖。
圖2係顯示實施形態之非揮發性記憶裝置之記憶胞陣列之構成的電氣電路圖。
圖3係模式性顯示實施形態之非揮發性記憶裝置之2端子選擇元件之電壓-電流特性的圖。
圖4係顯示實施形態之非揮發性記憶裝置之第1構成例的電氣電路圖。
圖5係顯示實施形態之非揮發性記憶裝置之第1構成例之動作的時序圖。
圖6(a)、(b)係顯示實施形態之非揮發性記憶裝置之第1構成例之動作的時序圖。
圖7係就實施形態之非揮發性記憶裝置之補償電路之功能進行顯示的圖。
圖8係就圖7之比較例進行顯示之圖。
圖9係顯示實施形態之非揮發性記憶裝置之第2構成例的電氣電路圖。
圖10(a)、(b)係顯示實施形態之非揮發性記憶裝置之第2構成例之動作的時序圖。
10:記憶胞陣列
20:寫入電路
30:讀取電路
40:判定電路
50:恆定電流電路
60:控制電路
Claims (9)
- 一種非揮發性記憶裝置,其具備: 第1配線; 第2配線,其與上述第1配線交叉; 記憶胞,其係設置於上述第1配線與上述第2配線之間者,且具有可將低電阻狀態及高電阻狀態之一者設定為資料之電阻變化記憶元件、與選擇上述電阻變化記憶元件之2端子開關元件的串聯連接; 讀取電路,其於第1讀取期間及第2讀取期間自上述電阻變化記憶元件讀取資料; 寫入電路,其於上述第1讀取期間與上述第2讀取期間之間的寫入期間將資料寫入上述電阻變化記憶元件;及 判定電路,其藉由將基於上述第1讀取期間讀取之資料之第1電壓與基於上述第2讀取期間讀取之資料之第2電壓比較而判定上述第1讀取期間讀取之資料;且該非揮發性記憶裝置構成為: 於上述第1讀取期間、上述寫入期間及上述第2讀取期間,於上述記憶胞流通同一方向之電流。
- 如請求項1之非揮發性記憶裝置,其中進而具備: 第1恆定電流源,其於上述第1讀取期間、上述寫入期間及上述第2讀取期間連續地對上述記憶胞供給電流。
- 如請求項2之非揮發性記憶裝置,其中 上述第1恆定電流源包含於上述讀取電路。
- 如請求項2之非揮發性記憶裝置,其中進而具備: 第2恆定電流源,其於上述第1讀取期間之初期對上述記憶胞供給電流。
- 如請求項1之非揮發性記憶裝置,其中 上述第1電壓為對上述第1讀取期間自上述記憶胞讀取之電壓加上補償電壓的電壓。
- 如請求項1之非揮發性記憶裝置,其中 上述第2電壓為對上述第2讀取期間自上述記憶胞讀取之電壓加上補償電壓的電壓。
- 如請求項1之非揮發性記憶裝置,其中 上述2端子開關元件係於施加於2端子間之電壓大於閾值時呈低電阻狀態,於施加於2端子間之電壓小於閾值時呈高電阻狀態。
- 如請求項1之非揮發性記憶裝置,其中 上述2端子開關元件含有硫族元素。
- 如請求項1之非揮發性記憶裝置,其中 上述電阻變化記憶元件為磁阻效應元件。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018-172412 | 2018-09-14 | ||
JP2018172412A JP2020047317A (ja) | 2018-09-14 | 2018-09-14 | 不揮発性記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202011409A true TW202011409A (zh) | 2020-03-16 |
TWI713030B TWI713030B (zh) | 2020-12-11 |
Family
ID=69772554
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108102682A TWI713030B (zh) | 2018-09-14 | 2019-01-24 | 非揮發性記憶裝置及記憶胞之讀取動作方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10861525B2 (zh) |
JP (1) | JP2020047317A (zh) |
CN (1) | CN110910929B (zh) |
TW (1) | TWI713030B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6970132B2 (ja) * | 2019-02-28 | 2021-11-24 | 株式会社東芝 | 磁気記憶装置 |
US11875838B2 (en) * | 2019-07-12 | 2024-01-16 | Semiconductor Energy Laboratory Co., Ltd. | Memory device, semiconductor device, and electronic device |
JP2022137794A (ja) | 2021-03-09 | 2022-09-22 | キオクシア株式会社 | 記憶装置 |
JP2023044267A (ja) | 2021-09-17 | 2023-03-30 | キオクシア株式会社 | メモリシステム |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6188618B1 (en) * | 1998-04-23 | 2001-02-13 | Kabushiki Kaisha Toshiba | Semiconductor device with flexible redundancy system |
JP3959417B2 (ja) | 2004-10-29 | 2007-08-15 | 株式会社東芝 | 半導体メモリの読み出し回路 |
JP2006294179A (ja) * | 2005-04-14 | 2006-10-26 | Renesas Technology Corp | 不揮発性記憶装置 |
US7646627B2 (en) * | 2006-05-18 | 2010-01-12 | Renesas Technology Corp. | Magnetic random access memory having improved read disturb suppression and thermal disturbance resistance |
JP4250644B2 (ja) * | 2006-08-21 | 2009-04-08 | 株式会社東芝 | 磁気記憶素子およびこの磁気記憶素子を備えた磁気メモリならびに磁気メモリの駆動方法 |
US8284595B2 (en) | 2007-11-08 | 2012-10-09 | Nec Corporation | Magnetic random access memory and operating method of the same |
JP5288103B2 (ja) | 2008-04-03 | 2013-09-11 | 日本電気株式会社 | 磁気ランダムアクセスメモリ及びデータ読み出し方法 |
JP5100555B2 (ja) * | 2008-07-30 | 2012-12-19 | 株式会社東芝 | 半導体記憶装置 |
US9025357B2 (en) * | 2010-08-20 | 2015-05-05 | Shine C. Chung | Programmable resistive memory unit with data and reference cells |
WO2012032775A1 (ja) * | 2010-09-07 | 2012-03-15 | パナソニック株式会社 | 抵抗変化型不揮発性記憶装置の検査方法および抵抗変化型不揮発性記憶装置 |
US8902629B2 (en) * | 2010-09-28 | 2014-12-02 | Panasonic Corporation | Forming method of performing forming on variable resistance nonvolatile memory element, and variable resistance nonvolatile memory device |
JP5602175B2 (ja) * | 2012-03-26 | 2014-10-08 | 株式会社東芝 | 不揮発性半導体記憶装置及びそのデータ書き込み方法 |
WO2015129056A1 (en) * | 2014-02-28 | 2015-09-03 | Keisuke Nakatsuka | Magnetoresistive memory device |
US9595311B2 (en) * | 2014-08-13 | 2017-03-14 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor memory device |
CN107408411B (zh) | 2015-03-10 | 2021-01-12 | 东芝存储器株式会社 | 存储器装置及其控制方法 |
US9812502B2 (en) * | 2015-08-31 | 2017-11-07 | Toshiba Memory Corporation | Semiconductor memory device having variable resistance elements provided at intersections of wiring lines |
CN107851451B (zh) * | 2015-09-11 | 2021-11-30 | 东芝存储器株式会社 | 阻变型存储器 |
US9899082B2 (en) * | 2016-03-03 | 2018-02-20 | Toshiba Memory Corporation | Semiconductor memory device |
KR102514045B1 (ko) * | 2016-04-21 | 2023-03-24 | 삼성전자주식회사 | 저항성 메모리 장치 및 이를 포함하는 메모리 시스템 |
US10090029B2 (en) | 2016-06-30 | 2018-10-02 | SK Hynix Inc. | Electronic device for suppressing read disturbance and method of driving the same |
TWI630607B (zh) * | 2016-09-09 | 2018-07-21 | 東芝記憶體股份有限公司 | Memory device |
JP2018156556A (ja) * | 2017-03-21 | 2018-10-04 | 東芝メモリ株式会社 | 計算機システム及びメモリデバイス |
JP2019169209A (ja) * | 2018-03-22 | 2019-10-03 | 東芝メモリ株式会社 | メモリデバイス |
JP2020009514A (ja) * | 2018-07-11 | 2020-01-16 | キオクシア株式会社 | メモリデバイス |
-
2018
- 2018-09-14 JP JP2018172412A patent/JP2020047317A/ja active Pending
-
2019
- 2019-01-24 TW TW108102682A patent/TWI713030B/zh active
- 2019-02-11 CN CN201910109721.9A patent/CN110910929B/zh active Active
- 2019-02-26 US US16/286,526 patent/US10861525B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US10861525B2 (en) | 2020-12-08 |
US20200090723A1 (en) | 2020-03-19 |
TWI713030B (zh) | 2020-12-11 |
CN110910929A (zh) | 2020-03-24 |
JP2020047317A (ja) | 2020-03-26 |
CN110910929B (zh) | 2023-10-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI713030B (zh) | 非揮發性記憶裝置及記憶胞之讀取動作方法 | |
JP4297136B2 (ja) | 記憶装置 | |
JP4670252B2 (ja) | 記憶装置 | |
CN102956265A (zh) | 可变电阻存储器设备及其驱动方法 | |
US10672448B2 (en) | Magnetic storage device | |
US8498144B2 (en) | Semiconductor storage device | |
CN112530492B (zh) | 存储装置 | |
TW201820327A (zh) | 半導體記憶裝置 | |
US10978124B2 (en) | Method and circuits for programming STT-MRAM cells for reducing back-hopping | |
US11961557B2 (en) | Memory device | |
CN113497085B (zh) | 存储装置 | |
CN112530487B (zh) | 存储装置 | |
JP2022137794A (ja) | 記憶装置 | |
US20240145001A1 (en) | Memory device | |
EP4297034A1 (en) | Magnetic memory device | |
TWI826897B (zh) | 儲存裝置 | |
US20230317155A1 (en) | Memory device | |
JP2022136786A (ja) | 不揮発性記憶装置 |