TW201947583A - 半導體裝置和半導體裝置的操作方法 - Google Patents

半導體裝置和半導體裝置的操作方法 Download PDF

Info

Publication number
TW201947583A
TW201947583A TW107144748A TW107144748A TW201947583A TW 201947583 A TW201947583 A TW 201947583A TW 107144748 A TW107144748 A TW 107144748A TW 107144748 A TW107144748 A TW 107144748A TW 201947583 A TW201947583 A TW 201947583A
Authority
TW
Taiwan
Prior art keywords
group
selection
selection lines
lines
semiconductor device
Prior art date
Application number
TW107144748A
Other languages
English (en)
Other versions
TWI768161B (zh
Inventor
金龍竴
李桂憲
梁海宗
燦 林
鄭玟珪
Original Assignee
南韓商愛思開海力士有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商愛思開海力士有限公司 filed Critical 南韓商愛思開海力士有限公司
Publication of TW201947583A publication Critical patent/TW201947583A/zh
Application granted granted Critical
Publication of TWI768161B publication Critical patent/TWI768161B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/32Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/18Bit line organisation; Bit line lay-out
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Non-Volatile Memory (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Bipolar Transistors (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

半導體裝置和半導體裝置的操作方法。一種半導體裝置包括記憶體串,該記憶體串被耦接在共用源極線和位元線之間,所述記憶體串包括至少一個第一選擇電晶體、多個記憶體單元和多個第二選擇電晶體。所述半導體裝置還包括單獨耦接到所述第二選擇電晶體的選擇線。所述半導體裝置還包括控制邏輯電路,該控制邏輯電路被配置為在第一時間使所述選擇線當中的第一組選擇線浮置,並且被配置為在不同於所述第一時間的第二時間使所述選擇線當中的第二組選擇線浮置。

Description

半導體裝置和半導體裝置的操作方法
本公開的各個實施方式涉及電子裝置,並且更具體地,涉及半導體裝置和操作半導體裝置的方法。
相關申請的交叉引用
本申請主張於2018年5月8日提交的韓國專利申請No. 10-2018-0052552的優先權,該韓國專利申請的全部內容以引用方式併入本文中。
半導體記憶體裝置是使用諸如矽(Si)、鍺(Ge)、砷化鎵(GaAs)和磷化銦(InP)這樣的半導體材料製成的記憶體裝置。半導體記憶體裝置被分為揮發性記憶體裝置和非揮發性記憶體裝置。
揮發性記憶體裝置在沒有電力的情況下丟失所儲存的資料。揮發性記憶體裝置的示例可以包括靜態RAM(SRAM)、動態RAM(DRAM)和同步DRAM(SDRAM)。非揮發性記憶體裝置能夠在沒有電力的情況下保持所儲存的資料。非揮發性記憶體裝置的示例包括唯讀記憶體(ROM)、可程式化ROM(PROM)、可抹除可程式化ROM(EPROM)、電可抹除可程式化ROM(EEPROM)、快閃記憶體、相變隨機存取記憶體RAM(PRAM)、磁性RAM(MRAM)、電阻RAM(RRAM)和鐵電RAM(FRAM)。快閃記憶體可以被分為NOR型記憶體和NAND型記憶體。
根據一實施方式,一種半導體裝置可以包括被耦接在共用源極線和位元線之間的記憶體串,所述記憶體串包括至少一個第一選擇電晶體、多個記憶體單元和多個第二選擇電晶體。所述半導體裝置還可以包括單獨耦接到第二選擇電晶體的選擇線。所述半導體裝置還可以包括控制邏輯電路,該控制邏輯電路被配置為在第一時間使各自耦接到所述第二選擇電晶體的第二選擇線當中的第一組選擇線浮置,並且被配置為在不同於所述第一時間的第二時間使所述第二選擇線當中的第二組選擇線浮置。
根據另一實施方式,一種半導體裝置可以包括耦接在共用源極線和位元線之間的記憶體串,並且所述記憶體串包括至少一個第一選擇電晶體、多個記憶體單元和多個第二選擇電晶體。所述半導體裝置還可以包括控制邏輯電路,該控制邏輯電路被配置為向所述多個第二選擇電晶體當中的第一組第二選擇電晶體施加第一閘極感應汲極漏電(GIDL)偏壓,並且被配置為向所述多個第二選擇電晶體當中的第二組第二選擇電晶體施加與所述第一GIDL偏壓不同的第二GIDL偏壓。
根據另外的實施方式,一種半導體裝置可以包括被耦接在共用源極線和位元線之間的記憶體串,所述記憶體串各自包括至少一個第一選擇電晶體、多個記憶體單元和多個第二選擇電晶體。一種操作半導體裝置的方法包括向所述共用源極線和所述位元線中的至少一條施加抹除電壓。該方法還包括在第一時間,使單獨耦接到所述第二選擇電晶體的選擇線當中的第一組選擇線浮置。該方法還包括在不同於所述第一時間的第二時間,使單獨耦接到所述第二選擇電晶體的所述選擇線當中的第二組選擇線浮置。
本教導的各個實施方式可以涉及可靠性提高且操作速度增加的半導體裝置和操作該半導體裝置的方法。
參照附圖描述示例實施方式。然而,實施方式可以按照不同的方式來實施並且不應該被理解為限於本文中闡述的實施方式。相反,提供這些實施方式,使得本公開能夠為本領域技術人員所用。參照附圖詳細地描述各個實施方式。在下面的描述中,為了簡潔明瞭,可以省略對相關功能和構成的詳細描述。另外,實施方式可以按照不同的方式來實施並且不應該被理解為限於本文中提出的實施方式。
在本說明書中,“連接/耦接”是指一個元件不僅直接耦接到另一個元件,而且藉由中間元件間接耦接到另一個元件。在說明書中,當元件被稱為“包括”或“包含”元件時,並沒有排除其它元件,並且該元件還可以包括其它元件,除非關聯的描述做出相反指示。
圖1示出了例示根據實施方式的半導體裝置100的配置的方塊圖。參照圖1,半導體裝置100可以包括單元陣列110和週邊電路120。
單元陣列110可以藉由列線RL耦接到位址解碼器121,並且藉由行線CL耦接到讀和寫電路123。列線RL可以是汲極選擇線、字元線或源極選擇線,並且行線CL可以是位元線。另外,讀和寫電路123可以是頁緩衝器。
單元陣列110可以包括多個記憶體串,並且所述多個記憶體串可以被佈置在相對於基板的水準方向或豎直方向上。另外,單元陣列110可以包括多個記憶體塊,並且所述多個記憶體塊中的每一個可以包括多個頁。例如,半導體裝置100可以以記憶體塊為單位執行抹除操作,並且它可以以頁為單位執行程式化操作或讀操作。
週邊電路120可以包括位址解碼器121、讀和寫電路123、輸入/輸出(I/O)電路124和控制邏輯電路125。
控制邏輯電路125可以耦接到位址解碼器121、讀和寫電路123和輸入/輸出電路124。控制邏輯電路125可以從輸入/輸出電路124接收命令CMD和位址ADDR,並且可以控制位址解碼器121和讀和寫電路123回應於接收到的命令CMD而執行內部操作。
當執行抹除操作時,控制邏輯電路125可以在不同的時間使選擇線浮置。例如,控制邏輯電路125可以在第一時間使選擇線當中的第一組浮置,並且可以在不同於第一時間的第二時間使選擇線當中的第二組浮置。換句話講,控制邏輯電路125可以使一些選擇線的浮置時間延遲。選擇線可以是源極選擇線和汲極選擇線中的任一者或二者。
控制邏輯電路125可以在抹除操作期間將閘極感應汲極漏電(GIDL)偏壓施加到選擇電晶體。GIDL偏壓可以是用於在選擇電晶體中產生GIDL電流的反向偏壓,並且可以是指選擇電晶體的閘極端子和源極端子之間的電壓差。控制邏輯電路125可以向選擇電晶體當中的第一組施加第一GIDL偏壓,並且向選擇電晶體當中的第二組施加第二GIDL偏壓。換句話講,控制邏輯電路125可以使施加到選擇電晶體中的一些的GIDL偏壓增大。本文中,選擇電晶體可以是源極選擇線和汲極選擇線中的任一者或二者。
根據上述控制方法,能夠使抹除操作期間產生的GIDL電流增大。因此,能夠在抹除操作期間向記憶體單元供應足夠量的電洞,並且半導體裝置100的操作特性能夠得以改進。另外,能夠防止選擇電晶體的臨界電壓因熱載流子注入(HCI)而變化。因此,能夠提高半導體裝置100的可靠性。
位址解碼器121可以藉由列線RL耦接到單元陣列110,並且響應於控制邏輯電路125的控制而控制列線RL。因此,位址解碼器121可以從控制邏輯電路125接收位址ADDR,並且響應於接收到的位址ADDR而選擇單元陣列110的記憶體塊中的一個。
可以以頁為單元執行半導體裝置100的程式化操作和讀操作。因此,在程式化操作和讀操作期間,位址ADDR可以包括塊位址和行位址。位址解碼器121可以對位址ADDR中包括的塊位址進行解碼,並且根據解碼後的塊位址來選擇記憶體塊中的一個。位址解碼器121可以對接收到的位址ADDR中包括的行位址進行解碼,並且根據解碼後的行位址來選擇所選擇的記憶體塊的頁中的一個。
可以以記憶體塊為單元執行半導體裝置100的抹除操作。因此,在抹除操作期間,位址ADDR可以包括塊位址。位址解碼器121可以對塊位址進行解碼,並且根據解碼後的塊位址來選擇記憶體塊中的一個。
讀和寫電路123可以藉由行線CL與單元陣列110耦接。在程式化操作期間,讀和寫電路123可以將從輸入/輸出電路124接收到的資料DATA傳送到行線CL,並且可以利用所傳送的資料DATA對所選擇的頁的記憶體單元進行程式化。在讀操作期間,讀和寫電路123可以藉由行線CL從所選擇的頁的記憶體單元讀取資料DATA,並且將所讀取的資料DATA輸出到輸入/輸出電路124。在抹除操作中,讀和寫電路123可以將抹除電壓施加到行線CL。
圖2A、圖2B和圖2C示出了例示根據本公開的實施方式的半導體裝置100的單元陣列結構的電路圖。圖2B示出了圖2A的區域A,並且圖2C示出了圖2A的區域B。
參照圖2A,記憶體串MS可以被耦接在位元線BL和共用源極線CSL之間。另外,記憶體串MS可以包括彼此串聯耦接的至少一個汲極選擇電晶體DST、多個記憶體單元MC和至少一個源極選擇電晶體SST。雖然未在圖2A中示出,但是記憶體串MS還可以包括位於多個記憶體單元MC之間的管式電晶體(pipe transistor)。
字元線WL可以耦接到記憶體單元MC的閘極。汲極選擇線DSL可以耦接到汲極選擇電晶體DST的閘極,並且控制記憶體串MS與位元線BL之間的連接。汲極選擇線DSL可以耦接到源極選擇電晶體SST的閘極,並且控制記憶體串MS與共用源極線CSL之間的連接。
包括在一個記憶體串MS中的源極選擇電晶體SST的數目可以與汲極選擇電晶體DST的數目相同或不同。源極選擇電晶體SST的數目可以大於汲極選擇電晶體的數目,或者汲極選擇電晶體DST的數目可以大於源極選擇電晶體SST的數目。例如,一個記憶體串MS可以包括七個源極選擇電晶體SST和三個汲極選擇電晶體DST。
源極選擇電晶體SST中的至少一個可以是虛設源極選擇電晶體,並且汲極選擇電晶體DST中的至少一個可以是虛設汲極選擇電晶體。
參照圖2B,一個記憶體串MS可以包括多個源極選擇電晶體SST1至SSTN,並且多條源極選擇線SSL1至SSLN可以分別耦接到多個源極選擇電晶體SST1至SSTN的閘極。
源極選擇線SSL1至SSLN可以被分組為多個組G1至GM,並且組G1至GM中的每一個可以包括源極選擇線SSL1至SSLN中的至少一條。例如,第一源極選擇線SSL1至第J源極選擇線SSLJ可以屬於第一組G1,並且第K源極選擇線SSLK至第N源極選擇線SSLN可以屬於第M組GM。另外,組G1至GM可以包括數目不同的源極選擇線(SSL1至SSLN)。以相同的方式,源極選擇電晶體SST1至SSTN可以被劃分為多個組G1至GM,並且組G1至GM中的每一個可以包括源極選擇電晶體SST1至SSTN中的至少一個。這裡,J、K、M和N可以是2或更大的整數,使得滿足J<K<N。
組G1至GM中的至少一個可以包括虛設源極選擇電晶體。例如,與字元線WL相對相鄰的組G1可以包括虛設源極選擇電晶體。另外,包括在對應的組G1中的源極選擇電晶體SST1至SSTJ的全部或部分可以是虛設源極選擇電晶體。
參照圖2C,一個記憶體串MS可以包括多個汲極選擇電晶體DST1至DSTP,並且多條汲極選擇線DSL1至DSLP可以分別耦接到多個汲極選擇電晶體DST1至DSTP的閘極。
汲極選擇線DSL1至DSLP可以被分組為多個組G1至GL,並且組G1至GL中的每一個可以包括汲極選擇線DSL1至DSLP中的至少一條。例如,第一汲極選擇線DSL1至第J汲極選擇線DSLJ可以屬於第一組G1,並且第K汲極選擇線DSLK至第P汲極選擇線DSLP可以屬於第L組GL。另外,組G1至GL可以包括數目不同的汲極選擇線(DSL1至DSLP)。以相同的方式,汲極選擇線DST1至DSTP可以被分組為多個組G1至GL,並且組G1至GL中的每一個可以包括汲極選擇電晶體DST1至DSTP中的至少一個。這裡,J、K、L和P可以是2或更大的整數,使得滿足J<K<P。
組G1至GL中的至少一個可以包括虛設汲極選擇電晶體。例如,組G1至GL當中的與字元線WL相對相鄰的組G1可以包括虛設汲極選擇電晶體。另外,包括在對應的組GL中的汲極選擇電晶體DSTK至DSTP的全部或部分可以是虛設汲極選擇電晶體。
與一個記憶體串MS對應的源極選擇線SSL1至SSLN的組G1至GM的數目可以與汲極選擇線DSL1至DSLP的組G1至GL的數目相同或不同。例如,源極選擇線SSL1至SSLN可以被分組為兩組,並且汲極選擇線DSL1至DSLP可以被分組為單個組。
如本文中使用的,“選擇線”可以是指源極選擇線或汲極選擇線。類似地,“選擇電晶體”可以是指源極選擇電晶體或汲極選擇電晶體。另外,一組選擇電晶體可以包括多個選擇電晶體或者僅一個選擇電晶體。例如,一組選擇電晶體可以包括一個或更多個源極選擇電晶體或者一個或更多個汲極選擇電晶體。在一些實施方式中,選擇線單獨耦接到選擇電晶體指示選擇線和選擇電晶體之間的一對一耦接。可以使用硬體、軟體或其組合來實現控制邏輯電路。另外,如本文中針對一些實施方式使用的控制邏輯電路可以是指單個電路、複合電路、處理器或其組合。如本文中針對一些實施方式使用的措辭“更靠近”指示沿著記憶體串的更小的電氣距離。例如,第一選擇線比第二選擇線更靠近源極選擇線意指第一選擇線和源極選擇線之間的沿著記憶體串的電氣距離小於第二選擇線和源極選擇線之間的沿著記憶體串的電氣距離。
圖3示出了例示根據實施方式的操作半導體裝置的方法的流程圖。以下,參照圖2B中示出的單元陣列110描述對多個源極選擇線分組而成的兩個組執行的抹除操作。
首先,向共用源極線CSL施加抹除電壓V_ERS(S310)。可以向源極選擇線SSL1至SSLN和字元線WL施加接地電壓。隨後,使源極選擇線SSL1至SSLN當中的第一組G1中的源極選擇線SSL1至SSLJ浮置(S320)。隨後,使源極選擇線SSL1至SSLN當中的第二組G2中的源極選擇線SSLK至SSLN浮置(S330)。
根據上述的操作方法,可以藉由源極選擇電晶體(SST1至SSTN)的閘極端子和源極端子之間的電壓差(即,GIDL偏壓)產生GIDL電流。由GIDL電流產生的電洞可以流入記憶體單元MC的通道中並穿隧到每個記憶體單元MC的資料儲存層中,使得記憶體單元MC的資料能夠被抹除。
另外,第一組G1中的源極選擇線SSL1至SSLJ和第二組G2中的源極選擇線SSLK至SSLN可以不被同時浮置。第二組G2的浮置可以被延遲。因此,由與第二組G2對應的源極選擇電晶體SSTK至SSTN產生的GIDL電流可以增大。換句話講,由源極選擇電晶體SSTK至SSTN產生的電洞的量可以增加。然而,第一組G1的浮置也可以被延遲。結果,能夠防止由HCI導致的源極選擇電晶體SST1至SSTJ的臨界電壓的變化。
在該實施方式中,描述了對源極選擇線SSL1至SSLN分組而成的群組執行抹除操作的方法。然而,該抹除操作方法也可適用於汲極選擇線DSL1至DSLP。例如,可以向位元線BL施加抹除電壓V_ERS,並且可以根據群組使汲極選擇線DSL1至DSLP浮置。因此,能夠控制汲極選擇電晶體DST1至DSTP的GIDL偏壓、GIDL電流和臨界電壓變化。
另外,在該實施方式中,源極選擇線SSL1至SSLN可以被分組為兩組。然而,源極選擇線SSL1至SSLN可以被分組為三組或更多組。
圖4A和圖4B示出了例示根據本公開的實施方式的操作半導體裝置的方法的定時圖。以下,參照圖1和圖2B中示出的單元陣列110描述對多個源極選擇線分組而成的兩個組執行的抹除操作。
參照圖4A,可以在第一時間T1向共用源極線CSL施加抹除電壓V_ERS。如所示出的,抹除電壓V_ERS的電位可以逐步地增大。可以向第一組G1和第二組G2中的源極選擇線SSL1至SSLN以及字元線WL施加接地電壓GND。
可以在第二時間T2使第一組G1中的源極選擇線SSL1至SSLJ浮置。因此,當抹除電壓V_ERS的電位增大時,源極選擇線SSL1至SSLJ的電位也可以藉由耦接而增大。換句話講,第二時間T2的源極選擇電晶體SST1至SSTJ中的每一個的閘極端子和源極端子之間的電壓差可以被保持,並且可以向源極選擇電晶體SST1至SSTJ施加第一GIDL偏壓。
然而,仍然可以向第二組G2中的源極選擇線SSLK至SSLN施加接地電壓。因此,隨著抹除電壓V_ERS的電位增大,源極選擇電晶體SSTK至SSTN中的每一個的閘極端子和源極端子之間的電壓差也會增大。
可以在第三時間T3使第二組G2中的源極選擇線SSLK至SSLN浮置。因此,當抹除電壓V_ERS的電位增大時,源極選擇線SSLK至SSLN的電位也可以藉由耦接而增大。換句話講,第三時間T3的源極選擇電晶體SSTK至SSTN中的每一個的閘極端子和源極端子之間的電壓差可以被保持,並且可以向源極選擇電晶體SSTK至SSTN施加第二GIDL偏壓。
在第四時間T4,抹除電壓V_ERS的電位可以不再增大而可以被保持。
根據上述條件,可以由源極選擇電晶體SST1至SSTN產生GIDL電流,並且可以藉由向記憶體單元供應電洞來抹除數據。
另外,抹除電壓V_ERS可以在時段T1至T4期間增大,並且源極選擇線SSL1至SSLN可以在時段T1至T4中被浮置。可以根據源極選擇線SSL1至SSLN被浮置的時間來控制施加到源極選擇電晶體SST1至SSTN的GIDL偏壓值。
例如,隨著第二組G2被浮置的浮置時間被延遲,源極選擇電晶體SSTK至SSTN中的每一個的閘極端子和源極端子之間的電壓差可以增大。因此,與第一組G1相比,施加到第二組G2的源極選擇電晶體SSTK至SSTN的GIDL偏壓可以進一步增加,並且第二組G2的源極選擇電晶體SSTK至SSTN中產生的GIDL電流可以被選擇性地增加。換句話講,由與共用源極線CSL相鄰的源極選擇電晶體SSTK至SSTN產生的電洞的量可以增加。
雖然圖4B的實施方式與圖4A的實施方式相似,但是可以根據不同的順序使第一組G1和第二組G2浮置。更具體地,參照圖4B,可以在第一時間T1使第二組G2中的源極選擇線SSLK至SSLN浮置,並且可以在第二時間T2使第一組G1中的源極選擇線SSL1至SSLJ浮置。
如上所述,當第一組G1中的源極選擇線SSL1至SSLJ的浮置被延遲時,可以向第一組G1中的源極選擇電晶體SST1至SSTJ施加高GIDL偏壓。結果,施加到第一組G1的GIDL偏壓可以相對增加,並且施加到第二組G2的GIDL偏壓可以相對減小。另外,能夠使第二組G2中的源極選擇線SSLK至SSLN與共用源極線CSL之間的偏壓差減小,並且能夠使第一組G1中的源極選擇線SSL1至SSLJ與字元線WL之間的偏壓差減小。結果,能夠防止HCI,並且能夠防止由HCI導致的與字元線WL相鄰的源極選擇電晶體SSTK至SSTN的臨界電壓的變化。
在該實施方式中,描述了對源極選擇線SSL1至SSLN分組而成的組執行抹除操作的方法。然而,該抹除操作方法也可適用於汲極選擇線DSL1至DSLP。另外,在該實施方式中,源極選擇線SSL1至SSLN可以被分組為兩組。然而,源極選擇線SSL1至SSLN可以被分組為三組或更多組。
圖5A和圖5B示出了例示根據實施方式的分組方法的示圖。
如上所述,可以在抹除操作期間使一些選擇線的浮置時間延遲,或者可以使施加到一些選擇電晶體的GIDL偏壓增加。然而,因為對應的選擇電晶體被反復暴露於高電壓,所以隨著反復進行抹除操作,這些選擇電晶體可能受損。因此,根據實施方式,可以將選擇電晶體和與其對應的選擇線進行分組,以便降低抹除應力。
參照圖5A和圖5B,記憶體串MS可以包括七個源極選擇電晶體SST1至SST7,並且可以由七條源極選擇線SSL1至SSL7控制記憶體串MS與共用源極線CSL之間的連接。另外,組G1和G2可以共同地包括與源極選擇電晶體SST1至SST7對應的源極選擇線SSL1至SSL7。第一組G1可以包括源極選擇線SSL1至SSL7中的一些,並且第二組G2可以包括源極選擇線SSL1至SSL7中的其它源極選擇線。
參照第一實施方式E1,第一源極選擇電晶體SST1至第五源極選擇電晶體SST5以及與其對應的第一源極選擇線SSL1至第五源極選擇線SSL5可以構成第一組G1。第一源極選擇線SSL1至第五源極選擇線SSL5可以共同地由第一組源極選擇線G1_SSL控制。
另外,第六源極選擇電晶體SST6和第七源極選擇電晶體SST7以及與其對應的第六源極選擇線SSL6和第七源極選擇線SSL7可以構成第二組G2。屬於第二組G2的第六源極選擇線SSL6和第七源極選擇線SSL7可以共同地由第二組源極選擇線G2_SSL控制。
另外,參照圖5B所示出的第二實施方式E2至第四實施方式E4,與一個記憶體串對應的組(G1和G2)的數目和包括在每個組(G1和G2)中的選擇線(SSL1至SSL7)的數目可以有所不同。
如上所述,藉由將源極選擇電晶體(SST1至SST7)的數目或源極選擇線(SSL1至SSL7)的數目控制成彼此不同,數目較少的源極選擇電晶體(SST1至SST7)或該數目的源極選擇線(SSL1至SSL7)可以被包括在具有高抹除應力的組中。換句話講,數目較少的源極選擇線可以被包括在浮置時間被延遲的組或者被施加高GIDL偏壓的組中。例如,當第二組G2的浮置時間被延遲時,數目少的源極選擇線(SSL6和SSL7)可以被包括在第二組G2中。
可以在製造半導體裝置時或者在程式化/抹除迴圈被重複預定次數時執行分組。分組表可以被儲存在記憶體裝置中或者被從控制器傳送。
在所提出的實施方式中,描述了將包括在一個記憶體串中的七個源極選擇電晶體進行分組的方法。然而,源極選擇電晶體的數目可以有所不同。另外,分組方法也可以應用於汲極選擇電晶體。
圖6示出了例示根據本公開的實施方式的半導體裝置100的單元陣列結構的電路圖。
參照圖6,單元陣列110可以包括多個記憶體塊BLK,並且所述多個記憶體塊BLK中的每一個可以包括多個記憶體串MS11至MS22。例如,第一記憶體塊BLK1可以包括在第一方向I和第二方向II上佈置的記憶體串MS11至MS22。另外,記憶體串MS11至MS22中的每一個可以在第三方向III上延伸。第一方向I可以是列方向,第二方向II可以是行方向,並且第三方向III可以是層疊方向。
多個記憶體串MS11至MS22可以耦接在位元線BL1和BL2與共用源極線CSL之間。另外,記憶體串MS11至MS22中的每一個可以包括至少一個源極選擇電晶體(SST1至SSTN)、記憶體單元MC和至少一個汲極選擇電晶體(DST1至DSTP)。記憶體單元MC的閘極可以耦接到字元線WL。
包括在一個記憶體塊BLK1中的記憶體串MS11至MS22可以共同地耦接到共用源極線CSL。另外,記憶體串MS11至MS22與共用源極線CSL之間的連接可以分別由源極選擇線SSL11和SSL2N控制。
佈置在第一列中的第一記憶體串MS11和MS12中的源極選擇電晶體SST1至SSTN可以耦接到第一源極選擇線SSL11至SSL1N。佈置在第二列中的第二記憶體串MS21和MS22中的源極選擇電晶體SST1至SSTN可以由第二源極選擇線SSL21至SSL2N控制。第一源極選擇線SSL11至SSL1N可以被分組為多個組,並且可以控制每個組。以相同的方式,第二源極選擇線SSL21至SSL2N可以被分組為多個組,並且可以控制每個組。例如,可以在抹除操作期間的不同時間使相應的組浮置,並且可以向這些組施加不同的GIDL偏壓。
包括在一個記憶體塊BLK1中的記憶體串MS11至MS22可以耦接到位元線BL1和BL2。另外,多個記憶體串MS11至MS22與位元線BL1和BL2之間的相應連接可以由汲極選擇線DSL11至DSL2P控制。
佈置在第一列中的第一記憶體串MS11和MS12中的汲極選擇電晶體DST1至DSTP可以由第一汲極選擇線DSL11至DSL1P控制。佈置在第二列中的第二記憶體串MS21和MS22中的汲極選擇電晶體DST1至DSTP可以耦接到第二汲極選擇線DSL21至DSL2P。第一汲極選擇線DSL11至DSL1P可以被分組為多個群組,並且可以控制每個群組。以相同的方式,第二源極選擇線DSL21至DSL2P可以被分組為多個群組,並且可以控制每個群組。例如,可以在抹除操作期間的不同時間使相應的群組浮置,並且可以向這些群組施加不同的GIDL偏壓。
圖7示出了例示根據本公開的實施方式的半導體裝置100的單元陣列結構的電路圖。下文中,省略了對以上已經描述的組件的重複描述。
參照圖7,單元陣列110可以包括多個記憶體塊BLK。記憶體塊BLK中的每一個可以包括多個單元串MS11至MS22。另外,記憶體串MS11至MS22中的每一個可以被佈置成字母“U”的形狀。
另外,記憶體串MS11至MS22中的每一個可以包括至少一個源極選擇電晶體(SST1至SSTN)、記憶體單元MC和至少一個汲極選擇電晶體(DST1至DSTP)。
記憶體單元MC可以在與第一方向I和第二方向II交叉的第三方向III上層疊。另外,記憶體單元MC可以串聯耦接在源極選擇電晶體SST1與管式電晶體PT之間以及管式電晶體PT與汲極選擇電晶體DST1之間。另外,記憶體單元MC的閘極可以分別耦接到字元線WL。管式電晶體PT的閘極可以耦接到管閘PG的閘極。
記憶體串MS11至MS22中的佈置在同一列中的源極選擇電晶體SST1至SSTN可以由在同一列方向上延伸的第一源極選擇線SSL1至SSLN控制。源極選擇線SSL1至SSLN可以被分組為多個群組,並且可以控制每個群組。例如,可以在抹除操作期間的不同時間使相應的群組浮置,並且可以向這些群組施加不同的GIDL偏壓。
記憶體串MS11至MS22中的佈置在同一列中的汲極選擇電晶體DST1至DSTP可以由在同一列方向上延伸的汲極選擇線DSL11至DSL2P控制。汲極選擇線DSL11至DSL2P可以被分組為多個群組,並且可以控制每個群組。例如,可以在抹除操作期間的不同時間使相應的群組浮置,並且可以向這些群組施加不同的GIDL偏壓。
圖8A、圖8B和圖8C示出了例示根據本公開的實施方式的半導體裝置的結構的截面圖。
參照圖8A,根據實施方式的半導體裝置可以包括源極選擇線SSL1至SSLN、字元線WL、汲極選擇線DSL1至DSLP和通道層CH。例如,半導體裝置可以包括彼此交替層疊的導電層和絕緣層,並且導電層可以是源極選擇線SSL1至SSLN或汲極選擇線DSL1至DSLP。
例如,導電層中的一個或更多個上層可以是汲極選擇線DSL1至DSLP,一個或更多個下導電層可以是源極選擇線SSL1至SSLN,而其餘的導電層可以是字元線WL。在該示例中,通道層CH可以在豎直方向穿過層疊結構,通道層CH的底部可以耦接到共用源極線CSL,並且通道層CH的頂部可以耦接到位元線BL。
在另一示例中,一個或更多個上導電層可以是汲極選擇線DSL1至DSLP和源極選擇線SSL1至SSLN,至少一個下導電層可以是管閘,而其餘的導電層可以是字元線WL。在該示例中,通道層CH可以呈“U”形,通道層CH的一個端部可以耦接到共用源極線CSL,並且通道層CH的另一個端部可以耦接到位元線BL。
通道層CH可以穿過源極選擇線SSL1至SSLN、字元線WL和汲極選擇線DSL1至DSLP。例如,在形成穿過層疊結構的開口之後,可以在開口中形成通道層CH。因此,可以藉由沉積方法、選擇性生長方法等來形成通道層CH。另外,通道層CH可以包含諸如矽(Si)、鍺(Ge)等這樣的半導體材料。例如,可以藉由在開口中沉積或生長未摻雜的多晶矽層來形成通道層CH。
源極選擇電晶體、記憶體單元和汲極選擇電晶體可以沿著通道層CH層疊並且共用通道層CH。因此,可以藉由用雜質摻雜通道層CH來形成接面JN,以便控制電晶體的特性。例如,接面JN可以被形成在與源極選擇電晶體或汲極選擇電晶體對應的位置處。
可以藉由使用熱處理工藝擴散雜質來在通道層CH中形成接面JN。例如,通道層CH中的與記憶體單元對應的區域可以是未摻雜有雜質的未摻雜多晶矽層,並且與源極選擇電晶體或汲極選擇電晶體對應的區域可以是摻雜有雜質的摻雜多晶矽層。
當通道層CH被形成為層疊結構時,雜質可以由於處理變數而在相應的通道層CH中以不同的程度擴散。圖8B示出了雜質在第一通道層CH1中充分擴散。第一組G1至第M組GM的所有源極選擇電晶體可以與第一接面JN1交疊。另一方面,圖8C示出了雜質在第二通道層CH2中未充分擴散。第一組G1至第M組GM的源極選擇電晶體中的一些不能與第二接面JN2充分地交疊。具體地,因為雜質濃度因擴散工藝的特性而朝向第二接面JN2的頂部減小,所以位於頂部的第一組G1的源極選擇電晶體不能與第二接面JN2充分地交疊,或者第二接面JN2的雜質濃度不能足夠高。
結果,因為沒有從第一組G1的源極選擇電晶體產生足夠量的電洞,所以會使抹除速度降低,或者會發生抹除故障。因此,可以藉由增加第二組G2的GIDL電流來改善抹除操作。換句話講,位於相對低的位置或者與接面充分交疊的第二組G2的浮置時間可以被延遲。如上所述,可以藉由增加由第二組G2的源極選擇電晶體產生的電洞的量來補償第一組G1中的不足。
另外,第一組G1中的沒有與第二接面JN2充分交疊的選擇電晶體的臨界電壓可以增大,因為電荷由於HCI而在閘絕緣層中被捕獲。因此,藉由將第一組G1的源極選擇線SSL1至SSLJ的浮置時間延遲來增大GIDL偏壓,能夠防止由HCI導致的臨界電壓變化。
圖9示出了例示根據實施方式的記憶體系統1000的配置的方塊圖。參照圖9,記憶體系統1000可以包括記憶體裝置100'和控制器200。
控制器200可以藉由通道CH控制記憶體裝置100',並且記憶體裝置100'可以回應於控制器200的控制而操作。記憶體裝置100'可以包括含有多個記憶體塊的記憶體單元陣列。根據實施方式,記憶體裝置100'可以是上述的半導體裝置100或閃速記憶體裝置。
控制器200可以回應於來自主機(未示出)的請求而命令記憶體裝置100'執行預定操作。另外,記憶體裝置100'可以藉由通道CH從控制器200接收命令和位址,並且可以回應於該位址而存取從記憶體單元陣列選擇的區域。換句話講,記憶體裝置100'可以對根據位址選擇的區域執行與命令對應的內部操作。
控制器200可以控制記憶體裝置100'執行程式化操作、讀操作或抹除操作。在程式化操作期間,控制器200可以藉由通道CH向記憶體裝置100'提供程式化命令、位址和資料,並且記憶體裝置100'可以用資料對按位址選擇的區域進行程式化。在讀操作期間,控制器200可以藉由通道CH向記憶體裝置100'提供讀命令和位址,並且從按位址選擇的區域讀取資料。讀操作可以包括用作由於程式化或抹除操作而需要的驗證的讀操作以及為讀取並輸出儲存在記憶體單元中的資料而執行的讀操作。
在抹除操作期間,控制器200可以藉由通道CH向記憶體裝置100'提供抹除命令和位址,並且記憶體裝置100'可以抹除儲存在按位址選擇的區域中的資料。
記憶體裝置100'可以將源極選擇線或汲極選擇線分組,並且可以在不同的時間使相應的組浮置,或者向相應的組施加不同的GIDL偏壓。能夠使一些選擇電晶體的GIDL電流增大,或者能夠防止選擇電晶體的劣化。因此,能夠提高記憶體裝置100'的抹除操作特性和可靠性。
圖10示出了例示根據實施方式的記憶體系統2000的配置的方塊圖。參照圖10,記憶體系統2000可以包括記憶體裝置2100和控制器2200。
記憶體裝置2100可以是半導體裝置並且包括多個記憶體晶片。半導體記憶體晶片可被劃分成多個組。所述多個組可以藉由第一通道CH1至第k通道CHk與控制器2200通信。記憶體晶片中的每一個可以按照與以上參照圖1描述的半導體裝置100基本上相同的方式進行配置和操作。
每個組可以被配置成藉由單個共用通道與控制器2200進行通信。控制器2200可以按照與以上參照圖9描述的控制器200基本上相同的方式進行配置,並且可以被配置為藉由多個通道CH1至CHk控制記憶體裝置2100的多個記憶體晶片。可以修改記憶體系統2000,使得單個記憶體晶片可以耦接到單個通道。
控制器2200和記憶體裝置2100可以被集成在一個半導體裝置中。根據實施方式,控制器2200和記憶體裝置2100可以被集成到單個半導體裝置中,以形成記憶卡。例如,控制器2200和記憶體裝置2100可以被集成到單個半導體裝置中並且形成諸如國際個人電腦記憶卡協會(PCMCIA)、小型快閃記憶體卡(CF)、智慧媒體卡(SM或SMC)、記憶棒多媒體卡(MMC、RS-MMC或MMCmicro)、SD卡(SD、miniSD、microSD或SDHC)、通用快閃記憶體(UFS)等這樣的記憶卡。
控制器2200和記憶體裝置2100可以被集成到單個半導體裝置中,以形成固態驅動器(SSD)。SSD可以包括用於將資料儲存在記憶體中的記憶體裝置。當記憶體系統2000用作SSD時,能夠顯著地提高耦接到記憶體系統2000的主機的操作速率。
在另一個示例中,記憶體系統2000可以被設置為諸如電腦、超移動PC(UMPC)、工作站、上網本、個人數位助理(PDA)、可攜式電腦、網路平板、無線電話、行動電話、智慧型電話、電子書、可擕式多媒體播放機(PMP)、遊戲控制台、導航裝置、黑匣子、數碼相機、三維電視、數位音訊記錄器、數位音訊播放機、數位圖片播放機、數位圖片記錄器、數位視訊記錄器、能夠在無線環境中發送/接收資訊的裝置、用於形成家用網路的各種裝置中的一種、用於形成電腦網路的各種電子裝置中的一種、用於形成遠端資訊處理網路的各種電子裝置中的一種、RFID裝置或者用於形成計算系統的各種元件中的一個等這樣的電子裝置的各種元件中的一個。
圖11示出了例示根據實施方式的計算系統3000的配置的方塊圖。參照圖11,計算系統3000可以包括中央處理單元3100、隨機存取記憶體(RAM)3200、使用者介面3300、電源3400、系統匯流排3500和記憶體系統2000。
記憶體系統2000可以藉由系統匯流排3500與中央處理單元3100、RAM 3200、使用者介面3300和電源3400電連接。藉由使用者介面3300提供的資料或由中央處理單元3100處理的資料可以被儲存在記憶體系統2000中。
記憶體裝置2100可以藉由控制器2200與系統匯流排3500耦接,或者直接耦接到系統匯流排3500。當記憶體裝置2100直接耦接到系統匯流排3500時,控制器2200的功能可以由中央處理單元3100和RAM 3200來執行。
計算系統3000可以包括圖10中示出的記憶體系統2000或者圖9中示出的記憶體系統1000。另外,計算系統3000可以包括以上參照圖9和圖10描述的記憶體系統1000和2000二者。
根據實施方式,能夠改善抹除操作特性,並且能夠提高可靠性。
對於本領域技術人員將顯而易見的是,能夠在不脫離本教導的精神或範圍的情況下對上述實施方式進行各種修改。因此,本教導旨在涵蓋落入所附的申請專利範圍及其等同物的範圍內的所有這些修改。
已參照附圖描述了本公開的實施方式。在描述中使用的特定術語或詞語應該按照本公開的精神來理解,而不限制其主題。應當理解,本文中描述的教導的許多變形和修改仍將落入所附的申請專利範圍及其等同物中限定的本公開的精神和範圍內。
100‧‧‧半導體裝置
100’‧‧‧半導體裝置
110‧‧‧單元陣列
120‧‧‧週邊電路
121‧‧‧位址解碼器
123‧‧‧讀和寫電路
124‧‧‧輸入/輸出電路
125‧‧‧控制邏輯電路
200‧‧‧控制器
S310-S330‧‧‧步驟
1000‧‧‧記憶體系統
2000‧‧‧記憶體系統
2100‧‧‧記憶體裝置
2200‧‧‧控制器
3000‧‧‧計算系統
3100‧‧‧中央處理單元
3200‧‧‧隨機存取記憶體(RAM)
3300‧‧‧使用者介面
3400‧‧‧電源
3500‧‧‧系統匯流排
附圖與以下的具體實施方式一起被併入說明書中並形成說明書的一部分,並且用於進一步例示包括所要求保護的新穎性的構思的實施方式,並且說明這些實施方式的各種原理和優點,在附圖中,相似的附圖標記在所有不同的視圖中是指相同的或功能上相似的元件。
圖1示出了例示根據本公開的實施方式的記憶體系統的配置的方塊圖。
圖2A、圖2B和圖2C示出了例示根據本公開的實施方式的半導體裝置的單元陣列結構的電路圖。
圖3示出了例示根據本公開的實施方式的操作半導體裝置的方法的流程圖。
圖4A和圖4B示出了例示根據本公開的實施方式的操作半導體裝置的方法的定時圖。
圖5A和圖5B示出了例示根據本公開的實施方式的將多個選擇電晶體分組的方法的圖。
圖6示出了例示根據本公開的實施方式的半導體裝置的單元陣列結構的電路圖。
圖7示出了例示根據本公開的實施方式的半導體裝置的單元陣列結構的電路圖。
圖8A、圖8B和圖8C示出了例示根據本公開的實施方式的半導體裝置的結構的截面圖。
圖9示出了例示根據本公開的實施方式的記憶體系統的配置的方塊圖。
圖10示出了例示根據本公開的實施方式的記憶體系統的配置的方塊圖。
圖11示出了例示根據本公開的實施方式的計算系統的配置的方塊圖。

Claims (26)

  1. 一種半導體裝置,該半導體裝置包括: 記憶體串,該記憶體串被耦接在共用源極線和位元線之間,所述記憶體串包括至少一個第一選擇電晶體、多個記憶體單元和多個第二選擇電晶體; 選擇線,所述選擇線被單獨耦接到所述第二選擇電晶體;以及 控制邏輯電路,該控制邏輯電路被配置為在第一時間使所述選擇線當中的第一組選擇線浮置,並且被配置為在不同於所述第一時間的第二時間使所述選擇線當中的第二組選擇線浮置。
  2. 根據請求項1所述的半導體裝置,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述共用源極線時,所述第一時間發生在所述第二時間之前。
  3. 根據請求項1所述的半導體裝置,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述共用源極線時,所述第一時間發生在所述第二時間之後。
  4. 根據請求項1所述的半導體裝置,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述位元線時,所述第一時間發生在所述第二時間之前。
  5. 根據請求項1所述的半導體裝置,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述位元線時,所述第一時間發生在所述第二時間之後。
  6. 根據請求項1所述的半導體裝置,其中,所述控制邏輯電路在使所述第一組選擇線浮置之後使所述第二組選擇線浮置,並且其中,所述第二組選擇線包括比所述第一組選擇線少的選擇線。
  7. 根據請求項1所述的半導體裝置,其中,所述控制邏輯電路在使所述第一組選擇線浮置之後使所述第二組選擇線浮置,並且施加到所述第二組選擇線的閘極感應汲極漏電(GIDL)偏壓大於施加到所述第一組選擇線的GIDL偏壓。
  8. 根據請求項1所述的半導體裝置,其中,包含在所述第一組選擇線中的選擇線的數目不同於包含在所述第二組選擇線中的選擇線的數目。
  9. 根據請求項1所述的半導體裝置,其中,藉由延遲使所述第二組選擇線浮置的所述第二時間,來增大由所述多個第二選擇電晶體當中的與所述第二組選擇線對應的第二選擇電晶體產生的閘極感應汲極漏電(GIDL)電流。
  10. 根據請求項1所述的半導體裝置,其中,所述控制邏輯電路在抹除電壓增大的時段中使所述第一組選擇線和所述第二組選擇線浮置。
  11. 一種半導體裝置,該半導體裝置包括: 記憶體串,該記憶體串被耦接在共用源極線和位元線之間,所述記憶體串包括至少一個第一選擇電晶體、多個記憶體單元和多個第二選擇電晶體;以及 控制邏輯電路,該控制邏輯電路被配置為向所述多個第二選擇電晶體當中的第一組第二選擇電晶體施加第一閘極感應汲極漏電(GIDL)偏壓,並且被配置為向所述多個第二選擇電晶體當中的第二組第二選擇電晶體施加與所述第一GIDL偏壓不同的第二GIDL偏壓。
  12. 根據請求項11所述的半導體裝置,其中,所述第一GIDL偏壓表示所述第一組第二選擇電晶體中的第二選擇電晶體的閘極端子和源極端子之間的電壓差,並且其中,所述第二GIDL偏壓表示所述第二組第二選擇電晶體中的第二選擇電晶體的閘極端子和源極端子之間的電壓差。
  13. 根據請求項11所述的半導體裝置,其中,所述控制邏輯電路在抹除電壓增大的時段中使所述第一組第二選擇電晶體和所述第二組第二選擇電晶體浮置。
  14. 根據請求項13所述的半導體裝置,其中,所述控制邏輯電路在使所述第一組第二選擇電晶體浮置之後使所述第二組第二選擇電晶體浮置,並且其中,所述第二GIDL偏壓大於所述第一GIDL偏壓。
  15. 根據請求項13所述的半導體裝置,其中,所述控制邏輯電路在使所述第一組第二選擇電晶體浮置之後使所述第二組第二選擇電晶體浮置,並且其中,所述第二組第二選擇電晶體包括比所述第一組第二選擇電晶體少的第二選擇電晶體。
  16. 根據請求項11所述的半導體裝置,其中,包括在所述第一組第二選擇電晶體中的第二選擇電晶體的數目不同於包括在所述第二組第二選擇電晶體中的第二選擇電晶體的數目。
  17. 一種操作半導體裝置的方法,該半導體裝置包括記憶體串,所述記憶體串被耦接在共用源極線和位元線之間,所述記憶體串各自包括至少一個第一選擇電晶體、多個記憶體單元和多個第二選擇電晶體,該方法包括以下步驟: 向所述共用源極線和所述位元線中的至少一者施加抹除電壓; 在第一時間,使單獨耦接到所述第二選擇電晶體的選擇線當中的第一組選擇線浮置;以及 在不同於所述第一時間的第二時間,使單獨耦接到所述第二選擇電晶體的所述選擇線當中的第二組選擇線浮置。
  18. 根據請求項17所述的方法,其中,在使所述第一組選擇線浮置之後使所述第二組選擇線浮置,並且其中,所述第二組選擇線包括比所述第一組選擇線少的選擇線。
  19. 根據請求項17所述的方法,其中,在使所述第一組選擇線浮置之後使所述第二組選擇線浮置,並且施加到所述第二組選擇線的閘極感應汲極漏電(GIDL)偏壓大於施加到所述第一組選擇線的GIDL偏壓。
  20. 根據請求項17所述的方法,其中,包括在所述第一組選擇線中的選擇線的數目不同於包括在所述第二組選擇線中的選擇線的數目。
  21. 根據請求項17所述的方法,其中,藉由延遲所述第二組選擇線的浮置來增大施加到所述多個第二選擇電晶體當中的與所述第二組選擇線對應的第二選擇電晶體的閘極感應汲極漏電(GIDL)偏壓。
  22. 根據請求項17所述的方法,其中,在抹除電壓增大的時段期間使所述第一組選擇線和所述第二組選擇線浮置。
  23. 根據請求項17所述的方法,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述共用源極線時,所述第一時間發生在所述第二時間之前。
  24. 根據請求項17所述的方法,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述共用源極線時,所述第一時間發生在所述第二時間之後。
  25. 根據請求項17所述的方法,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述位元線時,所述第一時間發生在所述第二時間之前。
  26. 根據請求項17所述的方法,其中,當所述第一組選擇線比所述第二組選擇線更靠近所述位元線時,所述第一時間發生在所述第二時間之後。
TW107144748A 2018-05-08 2018-12-12 半導體裝置和半導體裝置的操作方法 TWI768161B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180052552A KR102442218B1 (ko) 2018-05-08 2018-05-08 반도체 장치 및 그 동작 방법
KR10-2018-0052552 2018-05-08

Publications (2)

Publication Number Publication Date
TW201947583A true TW201947583A (zh) 2019-12-16
TWI768161B TWI768161B (zh) 2022-06-21

Family

ID=68463701

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107144748A TWI768161B (zh) 2018-05-08 2018-12-12 半導體裝置和半導體裝置的操作方法

Country Status (4)

Country Link
US (1) US10847226B2 (zh)
KR (1) KR102442218B1 (zh)
CN (1) CN110459252B (zh)
TW (1) TWI768161B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI778643B (zh) * 2020-09-02 2022-09-21 日商鎧俠股份有限公司 半導體記憶裝置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102373845B1 (ko) * 2020-06-05 2022-03-14 한양대학교 산학협력단 Gidl 현상에 의한 홀 주입 기반 메모리 동작을 수행하는 3차원 플래시 메모리
KR20210155663A (ko) 2020-06-16 2021-12-23 에스케이하이닉스 주식회사 메모리 장치 및 그 동작 방법
KR20220031464A (ko) 2020-09-04 2022-03-11 에스케이하이닉스 주식회사 반도체 장치 및 그 동작 방법

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100680485B1 (ko) * 2004-11-30 2007-02-08 주식회사 하이닉스반도체 비휘발성 메모리 소자
KR20080082353A (ko) * 2007-03-08 2008-09-11 삼성전자주식회사 비휘발성 기억 장치
KR101469105B1 (ko) * 2008-07-24 2014-12-05 삼성전자주식회사 불 휘발성 반도체 메모리 장치 및 그것을 포함한 메모리시스템
KR101658479B1 (ko) * 2010-02-09 2016-09-21 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
KR101785010B1 (ko) 2011-07-12 2017-10-12 삼성전자주식회사 불휘발성 메모리 장치
US8553466B2 (en) * 2010-03-04 2013-10-08 Samsung Electronics Co., Ltd. Non-volatile memory device, erasing method thereof, and memory system including the same
US8792282B2 (en) * 2010-03-04 2014-07-29 Samsung Electronics Co., Ltd. Nonvolatile memory devices, memory systems and computing systems
KR101742790B1 (ko) 2010-11-16 2017-06-01 삼성전자주식회사 비휘발성 메모리 장치, 그것의 소거 방법, 그리고 그것을 포함하는 메모리 시스템
JP2012119013A (ja) * 2010-11-29 2012-06-21 Toshiba Corp 不揮発性半導体記憶装置
CN102184740B (zh) * 2011-01-31 2013-10-09 清华大学 垂直折叠式存储器阵列结构
KR101281706B1 (ko) * 2011-02-28 2013-07-03 에스케이하이닉스 주식회사 불휘발성 메모리 장치 및 그의 소거 동작 제어 방법
KR101811035B1 (ko) * 2011-09-30 2017-12-21 삼성전자주식회사 불휘발성 메모리 및 그것의 소거 방법
US9019775B2 (en) * 2012-04-18 2015-04-28 Sandisk Technologies Inc. Erase operation for 3D non-volatile memory with controllable gate-induced drain leakage current
KR20140020628A (ko) * 2012-08-10 2014-02-19 에스케이하이닉스 주식회사 반도체 메모리 장치
KR20150063851A (ko) * 2013-12-02 2015-06-10 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그것의 소거 방법
KR20150137858A (ko) * 2014-05-30 2015-12-09 에스케이하이닉스 주식회사 반도체 메모리 장치, 그것을 포함하는 메모리 시스템 및 그것의 동작 방법
KR20160059747A (ko) * 2014-11-19 2016-05-27 에스케이하이닉스 주식회사 반도체 메모리 장치 그것의 동작 방법
KR20160107549A (ko) * 2015-03-04 2016-09-19 에스케이하이닉스 주식회사 반도체 장치
KR20160133688A (ko) * 2015-05-13 2016-11-23 삼성전자주식회사 메모리 장치 및 이를 포함하는 메모리 시스템
KR102005849B1 (ko) * 2015-11-14 2019-07-31 에스케이하이닉스 주식회사 3 차원 비휘발성 메모리 소자의 초기화 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI778643B (zh) * 2020-09-02 2022-09-21 日商鎧俠股份有限公司 半導體記憶裝置

Also Published As

Publication number Publication date
CN110459252A (zh) 2019-11-15
US20190348121A1 (en) 2019-11-14
KR20190128403A (ko) 2019-11-18
US10847226B2 (en) 2020-11-24
KR102442218B1 (ko) 2022-09-08
TWI768161B (zh) 2022-06-21
CN110459252B (zh) 2023-07-21

Similar Documents

Publication Publication Date Title
TWI819086B (zh) 半導體裝置和該半導體裝置的操作方法
US10176872B2 (en) Semiconductor device having equalizing period, memory system having the same, and read method thereof
US9454999B2 (en) Semiconductor memory device and method of operating the same
US10714184B2 (en) Memory device with improved program performance and method of operating the same
KR101691088B1 (ko) 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
TWI490866B (zh) 非揮發性記憶體裝置、其程式化方法以及包含該裝置與方法之記憶體系統
TWI768161B (zh) 半導體裝置和半導體裝置的操作方法
KR102643666B1 (ko) 반도체 장치 및 그 동작 방법
US12046287B2 (en) Memory device with improved program performance and method of operating the same
CN111354389B (zh) 半导体装置以及该半导体装置的制造方法
KR102618315B1 (ko) 반도체 장치, 메모리 시스템 및 그 동작 방법
KR101666567B1 (ko) 불휘발성 메모리 장치, 그것의 프로그램 방법, 그리고 그것을 포함하는 메모리 시스템
CN111564447A (zh) 三维非易失性存储器装置及其制造方法
US11309029B2 (en) Semiconductor device and operating method thereof
KR20110094989A (ko) 불휘발성 메모리 장치, 그것의 프로그램 방법, 그리고 그것을 포함하는 메모리 시스템