TW201701380A - 用於晶圓級晶片尺寸封裝(wlcsp)之垂直式電感技術 - Google Patents

用於晶圓級晶片尺寸封裝(wlcsp)之垂直式電感技術 Download PDF

Info

Publication number
TW201701380A
TW201701380A TW105112433A TW105112433A TW201701380A TW 201701380 A TW201701380 A TW 201701380A TW 105112433 A TW105112433 A TW 105112433A TW 105112433 A TW105112433 A TW 105112433A TW 201701380 A TW201701380 A TW 201701380A
Authority
TW
Taiwan
Prior art keywords
trace
inductor
core
dielectric layer
microelectronic device
Prior art date
Application number
TW105112433A
Other languages
English (en)
Other versions
TWI693646B (zh
Inventor
安德烈亞斯 沃特
特羅斯登 梅耶爾
格哈德 克諾柏林格
Original Assignee
英特爾Ip公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾Ip公司 filed Critical 英特爾Ip公司
Publication of TW201701380A publication Critical patent/TW201701380A/zh
Application granted granted Critical
Publication of TWI693646B publication Critical patent/TWI693646B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0033Printed inductances with the coil helically wound around a magnetic core
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/06Mounting, supporting or suspending transformers, reactors or choke coils not being of the signal type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • H01F41/04Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets for manufacturing coils
    • H01F41/041Printed circuit coils
    • H01F41/046Printed circuit coils structurally combined with ferromagnetic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5227Inductive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/645Inductive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F2017/0086Printed inductances on semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/28Coils; Windings; Conductive connections
    • H01F27/2804Printed windings
    • H01F2027/2814Printed windings with only part of the coil or of the winding in the printed circuit board, e.g. the remaining coil or winding sections can be made of wires or sheets
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/20Instruments transformers
    • H01F38/22Instruments transformers for single phase ac
    • H01F38/28Current transformers
    • H01F38/30Constructions
    • H01F2038/305Constructions with toroidal magnetic core
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/03444Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
    • H01L2224/0345Physical vapour deposition [PVD], e.g. evaporation, or sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • H01L2224/03462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • H01L2224/03464Electroless plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1131Manufacturing methods by local deposition of the material of the bump connector in liquid form
    • H01L2224/1132Screen printing, i.e. using a stencil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16265Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being a discrete passive component
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16265Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being a discrete passive component
    • H01L2224/16267Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being a discrete passive component the bump connector connecting to a bonding area disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1701Structure
    • H01L2224/1703Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/171Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19102Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
    • H01L2924/19104Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device on the semiconductor or solid-state device, i.e. passive-on-chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires

Abstract

本發明之實施例包括微電子裝置及形成微電子裝置的方法。在實施例中,該微電子裝置包括半導體晶粒,以及電氣耦接至該半導體晶粒的電感器。該電感器可包括遠離該半導體晶粒之表面而延伸的一或多個導電線圈。在實施例中,每一導電線圈可包括多個跡線。例如,第一跡線及第三跡線可形成於第一介電層上方,且第二跡線可形成於第二介電層上方及核心上方。穿過該第二介電層的第一通孔可將該第一跡線耦接至該第二跡線,且穿過該第二介電層的第二通孔可將該第二跡線耦接至該第三跡線。

Description

用於晶圓級晶片尺寸封裝(WLCSP)之垂直式電感技術 發明領域
本發明之實施例大體上係關於半導體裝置之製造。具體而言,本發明之實施例係關於用於半導體裝置的電感器,以及用於製造此類裝置的方法。
發明背景
電感器是用於無線平台之RF電路的關鍵元件。通常而言,電感器形成於半導體晶片的表面上。然而,在晶片表面上形成電感器引起晶粒中之電路與電感器之間的無用耦接,且減小半導體晶片上的寶貴表面積。因此,需要用整合至裝置封裝中的電感器替換晶片上電感器。在晶圓級晶片尺寸封裝(WLCSP)中,整合至封裝中的電感器通常為平面電感器。在平面電感器中,導電線圈的平面大致平行於電感器所連接至之半導體晶粒的表面。由於裝置封裝不延伸至WLCSP中的半導體晶片的外周邊之外,故形成於WLCSP的封裝中的平面電感器具有類似於晶片上電感器之缺點的缺點。首先,在平面電感器中,磁通量線中的大多數穿透至半導體晶粒的表面中。由電感器形成的磁通量 線誘發耦接回該電感器的渦電流,且導致電感器之品質因數不必要地減低。此外,平面電感器的導電線圈位於半導體晶粒的表面附近。導電線圈與晶粒表面的緊密鄰近產生半導體晶粒與電感器之間的非所期望之電容耦接。
形成非平面電感器的一個途徑曾為使用引線接合技術以形成電感器的導電線圈。然而,直接至半導體晶粒的表面的引線接合線圈對晶粒的表面引起顯著的機械應力。現代晶片技術在後段製程(BEOL)堆疊中使用易碎低k介電質及超低k介電質。在許多情況下,認為損壞藉由引線接合之BEOL堆疊的風險過高。
依據本發明之一實施例,係特地提出一種微電子裝置,其包含:一半導體晶粒;以及一電感器,其電氣耦接至該半導體晶粒,其中該電感器包括遠離該半導體晶粒之一表面延伸的一或多個導電線圈。
T‧‧‧厚度
W‧‧‧寬度
x、y、z‧‧‧方向
100~103、200、201‧‧‧微電子裝置
104、304‧‧‧第一介電層
106、206、306‧‧‧第二介電層
108、408‧‧‧阻焊劑層
110、310、410‧‧‧半導體晶粒
111、311‧‧‧表面
112、312‧‧‧觸點
112I‧‧‧輸入觸點
112O‧‧‧輸出觸點
114、118、235、414、459‧‧‧通孔
116、316‧‧‧第一再分配層
120、320‧‧‧第二再分配層
122、222‧‧‧核心
123、323‧‧‧側壁
124、224、324‧‧‧電感器
126、226、326、426、526‧‧‧導電線圈
128、328‧‧‧第一表面
129、329‧‧‧第二表面
131、331‧‧‧第一導電通孔/第一通孔
132、232、232P、232S‧‧‧第一導電跡線/第一跡線
133‧‧‧第二導電通孔/第二通孔
134、234、234P、234S、334‧‧‧第二導電跡線/第二跡線
135、335‧‧‧第三導電通孔/第三通孔
136、336‧‧‧第三導電跡線/第三跡線
137、337‧‧‧第四導電通孔/第四通孔
160、460、461、561‧‧‧焊料凸塊
225‧‧‧變壓器
226P‧‧‧初級導電線圈
226S‧‧‧次級導電線圈
233、333‧‧‧第二通孔
270、270P、270S‧‧‧輸入
271、271P、271S‧‧‧輸出
312I‧‧‧電感器輸入觸點
312O‧‧‧電感器輸出觸點
313‧‧‧第一通孔開口
314、318‧‧‧導電通孔
317‧‧‧第二通孔開口
332、4161、4561‧‧‧第一跡線
360‧‧‧焊料球
412、412I、412O‧‧‧晶粒觸點
416‧‧‧再分配層
4162、4562‧‧‧第二跡線
424‧‧‧封裝電感器
450‧‧‧介電層
455‧‧‧第一選路層
456‧‧‧第二選路層
457‧‧‧焊料遮罩或保護層/焊料遮罩
472‧‧‧襯墊
572‧‧‧接觸襯墊
580‧‧‧電感器基板
590‧‧‧載體
591‧‧‧鍍覆基底層
600‧‧‧計算裝置
602‧‧‧母板
604‧‧‧處理器
606‧‧‧通訊晶片
圖1A為根據本發明之一實施例的具有圍繞核心所形成之電感器的微電子裝置之橫截面例示。
圖1B為根據本發明之一實施例的具有圍繞核心所形成之電感器且具有接觸導電線圈之第一跡線及第三跡線的核心的微電子裝置之橫截面例示。
圖1C為根據本發明之一實施例的具有電感器的微電子裝置之橫截面例示,該電感器具有圍繞核心且穿過核心所形成之導電線圈。
圖1D為根據本發明之一實施例的具有圍繞核心所形成之電感器且具有形成於半導體晶粒的後段製程堆疊中之電感器之一部分的微電子裝置的橫截面例示。
圖2A為根據本發明之一實施例的具有電感器的微電子裝置之平面視圖例示,該電感器具有圍繞核心所形成之多個導電線圈。
圖2B為根據本發明之一實施例的具有變壓器的微電子裝置之平面視圖例示,該變壓器具有圍繞核心所形成之多個導電線圈。
圖3A-3I為根據本發明之一實施例的可用來形成具有圍繞核心所形成之電感器的微電子裝置的處理操作的橫截面例示。
圖4A為根據本發明之一實施例的具有所封裝電感器之微電子裝置的橫截面例示,該所封裝電感器具有第一選路層。
圖4B為根據本發明之一實施例的具有所封裝電感器之微電子裝置的橫截面例示,該所封裝電感器具有第一選路層及第二選路層。
圖4C為根據本發明之一實施例的具有所封裝電感器之微電子裝置的橫截面例示,該所封裝電感器具有第一選路層,且附接至半導體上的第一再分配層。
圖4D為根據本發明之一實施例的具有所封裝電感器之微電子裝置的橫截面例示,該所封裝電感器為引線接合電感器。
圖5A-5F為根據本發明之一實施例的可實行以形成引線接合封裝電感器的處理操作的橫截面例示。
圖6根據本發明之一實施例的包括一或多個微電子裝置的計算裝置的示意圖,該一或多個微電子裝置具有所形成之一或多個電感器。
較佳實施例之詳細說明
本文描述包括垂直定向電感器的系統以及形成此類裝置的方法。在以下說明中,將使用由熟習此項技術者普遍採用之術語描述例示性實行方案的各種態樣,以向其他熟習此項技術者傳達該等熟習此項技術者之工作的實質。然而,將對熟習此項技術者顯而易見的是,可僅使用所描述態樣中之一些來實踐本發明。為了解釋目的,闡述特定數目、材料以及組態以便提供例示性實行方案之全面瞭解。然而,將對熟習此項技術者顯而易見的是,本發明可在無特定細節的情況下得以實踐。在其他情況下,將眾所周知的特徵省略或簡化,以免混淆例示性實行方案。
各種操作將以最有助於理解本發明的方式而輪流描述為多個分散操作,然而,不應將描述次序理解為意指此等操作必然與次序相關。尤其而言,此等操作不必按呈現之次序進行。
本發明的實施例包括微電子裝置,該等微電子裝置包括一或多個垂直定向電感器。如本文所使用,垂直定向電感器為具有沿一平面形成之一或多個導電線圈的電感 器,該平面未大致平行於半導體晶粒的表面,該電感器連接至該半導體晶粒。例如,本發明之實施例可包括具有沿一平面形成之一或多個線圈的垂直定向電感器,該平面與半導體晶粒的表面大致正交,該電感器連接至該半導體晶粒。與平面電感器相比,電感器之垂直定向減少穿透至半導體晶粒的表面中的磁通量線,諸如上文所描述之彼等磁通量線。同樣,減少了半導體晶粒中的渦電流,且提高了電感器之品質因數。此外,與分隔平面電感器中之兩個組件的距離相比,該垂直定向增加電感器的導電線圈與半導體晶粒之間的距離。因此,較之平面電感器,減少了半導體晶粒與電感器之間的電容耦接。
本發明之實施例允許在不實質上降低產出量或提高生產成本的情況下合併一或多個垂直式電感器。未實質上降低產出量,因為已將用來形成電感器的處理操作用來形成將焊料凸塊連接至晶粒表面上之觸點所需的再分配層。例如,在包括兩個再分配層的微電子裝置中,第一再分配層可用於導電線圈之底部部分,且第二再分配層可用於導電線圈之上部部分。由於形成垂直式電感器所需之處理操作及材料可已用來形成用於封裝微電子裝置的再分配層,故當形成根據本發明之一實施例的垂直式電感器時,成本未顯著提高或產出量未顯著降低。
現在參看圖1A,展示了根據本發明之一實施例的微電子裝置100的橫截面例示。微電子裝置100可包括半導體晶粒110。半導體晶粒110可包括裝置電路(未展示)。在 一個實施例中,該半導體晶粒可為經由本體矽或矽晶絕緣體子結構所形成的結晶質基板。在其他實行方案中,該半導體晶粒可經由替代材料形成,該等替代材料可或未必與矽化合,該等替代材料包括但不限於鍺、銻化銦、碲化鉛、砷化銦、磷化銦、砷化鎵、砷化鎵銦、銻化鎵,或III-V族材料或IV族材料的其他組合。儘管此處描述可形成基板之材料的一些實例,但可用作可在其上構造半導體裝置之基礎的任何材料均在本發明範疇內。
微電子裝置100可為形成於較大基板上的多個微電子裝置中之一者,例如像晶圓。在一實施例中,微電子裝置可為晶圓級晶片尺寸封裝(WLCSP)。在某些實施例中,可在封裝操作之後將微電子裝置100自晶圓單獨化,該等封裝操作例如像形成一或多個垂直定向電感器及/或附接一或多個焊料凸塊。
可在半導體晶粒110的表面111上形成一或多個觸點112。觸點112可包括一或多個導電層。舉例而言,觸點112可包括障壁層、有機表面保護(OSP)層、金屬層,或其任何組合。觸點112可提供對半導體晶粒110內的有源裝置電路(未展示)之電連接。可藉由後段製程(BEOL)堆疊將每一觸點112電氣耦接至裝置電路,該後段製程堆疊包括導電跡線與低k介電質材料(未展示)的一或多個交變層。
本發明的實施例包括各自電氣耦接至觸點112的一或多個焊料凸塊160。焊料凸塊160可藉由一或多個再分配層及導電通孔而電氣耦接至觸點112。在圖1A中所例示的 實施例中,焊料凸塊160藉由第一通孔114、第一再分配層116、第二通孔118以及第二再分配層120而電氣耦接至觸點112。儘管所例示實施例包括兩個再分配層,但將瞭解,本發明的實施例不限於此類組態,且可包括一或多個再分配層。根據一實施例,第一再分配層及第二再分配層,以及第一通孔及第二通孔可為導電材料,諸如銅層。根據實施例,該等再分配層及該等通孔可包括單個金屬層、不同金屬層之堆疊,或合金。例如,再分配層可包括障壁層、晶種層等等。
再分配層可藉由一或多個介電層彼此分離。在所例示實施例中,第一再分配層116形成於第一介電層104上方,且第二介電層106將第一再分配層116自第二再分配層120分隔。穿過第一介電層104形成的第一通孔114可將第一再分配層116電氣耦接至觸點112,且穿過第二介電層106形成的第二通孔118可將第一再分配層116電氣耦接至第二再分配層120。舉例而言,介電層104及106可為任何適宜之介電質材料。在一實施例中,介電層可為聚合物材料,例如像聚醯亞胺、環氧樹脂,或Ajinomoto增層膜(ABF)。根據一實施例,阻焊劑108亦可形成於第二介電層106之部分的上方及第二再分配層120之部分的上方,以便防止腐蝕及短路。
在一實施例中,微電子裝置100包括一或多個電感器124。電感器124藉由輸入觸點112I及輸出觸點112O電氣耦接至半導體晶粒110內的裝置電路。本發明的實施例包括 具有圍繞核心122所形成之一或多個導電線圈126的電感器124。在一個實施例中,可由多個導電跡線及通孔形成電感器124的一或多個導電線圈126。在圖1A中所例示的實施例中,導電線圈126包含第一導電通孔131、第一跡線132、第二導電通孔133、第二導電跡線134、第三導電通孔135、第三導電跡線136,以及第四導電通孔137。舉例而言,第一導電通孔131將輸入觸點112I電氣耦接至第一跡線132。第二導電通孔133將第一跡線132電氣耦接至第二跡線134。第三導電通孔135將第二跡線134電氣耦接至第三跡線136,且第三跡線136可藉由第四通孔137電氣耦接至輸出觸點112O。將瞭解,根據不同實施例,用來形成導電線圈126的通孔及跡線的數目可大於或小於圖1A中所例示之跡線及通孔的數目。
在一實施例中,在用來形成再分配層及通孔的同一處理操作期間形成用來形成導電線圈126的多個跡線及通孔,該等再分配層及通孔用來將焊料凸塊160電氣耦接至觸點112。例如,可在形成通孔114期間穿過第一介電層104形成第一通孔131及第四通孔137。此外,可在形成第一再分配層116期間在第一介電層104上方形成第一導電跡線132及第三導電跡線136。可在形成通孔118期間穿過第二介電層106形成第二通孔133及第三通孔135。可在形成第二再分配層120期間形成第二跡線134。因此,可使用與再分配層118及120相同的材料以形成電感器124的導電跡線及通孔。
根據一實施例,電感器124相對於半導體晶粒110的表面111垂直定向。例如,電感器124的導電線圈126沿X-Z平面實質地形成,且半導體晶粒110的表面111沿X-Y平面形成。與平面電感器相比,電感器124之垂直定向減少穿透至半導體晶粒110的表面中的磁通量線,諸如上文所描述之彼等磁通量線。同樣,減少了半導體晶粒110中的渦電流,且提高了電感器124之品質因數。此外,導電線圈126距半導體晶粒110更遠,且因此減少半導體晶粒110與電感器124之間的電容耦接。
電感器124的感應率隨由導電線圈126所封閉的面積而改變。因此,本發明的實施例包括增大由導電線圈126所封閉之面積的核心122。根據一實施例,核心122的第一表面128可形成於第二介電層106上方,其中該核心的側壁123遠離第二介電層106延伸,直至該等側壁到達核心122的第二表面129。儘管所例示實施例將第二表面129展示為與第一表面128大致平行,但將瞭解實施例不限於此類組態。例如,第二表面129可為圓形。
核心122藉由使第二跡線134之一部分在Z方向上自第二介電層106轉向而增大封閉面積。在所例示實施例中,第二跡線134部分地沿第二介電層106且沿側壁123且在核心122的第二表面129上方形成。在此類實施例中,由導電線圈126所封閉的面積可包含核心122的橫斷面面積及第二介電層106之一部分,如圖1A中所例示。可藉由改變核心122的幾何形狀來增加或減少由電感器124所封閉的面積。 例如,可修改核心的厚度T、核心的寬度W,及/或側壁123的斜率/形狀,以為電感器124提供所需感應率。
根據本發明之一實施例,可經由一或多種材料形成核心122。在一個實施例中,核心122可為複合材料。舉例而言,該複合基體可為環氧樹脂、聚醯亞胺、苯並環丁烯(BCB)等等,且用於複合的填料材料可包括亞鐵鹽(例如,NiZn亞鐵鹽,或MnZn亞鐵鹽),或包括Ni、Fe或Co中之一或多者的磁粒子或奈米粒子。本發明的另外之實施例可包括用於核心122的單一材料。例如,該核心可為Ni或Co。如以下將更詳細地描述,可經由網版印刷製程、噴射印刷製程、濺鍍製程等等來形成核心122。核心122的形狀可取決於用來形成核心122的製程及材料。例如,在列印操作中,核心122的側壁123可塌陷且形成彎曲的側壁123。同樣,根據本發明的實施例,核心122的形狀不限於圖中所揭示之形狀及尺寸。根據本發明的實施例,可藉由選擇用於核心122的不同材料來修改電感器124的感應率。例如,較之以具有相對低的磁導率的材料形成之核心122,選擇用於核心122之具有高磁導率的材料可提高核心122的感應率。
現在參看圖1B,例示了根據另外之實施例的微電子裝置101的橫截面例示。微電子裝置101大致類似於上文所描述之微電子裝置100,但不同的是核心122的第一表面128未形成於第二介電層106上方。實情為,實施例包括部分地在第一跡線132、第三跡線136以及第一介電層104上方形成核心的第一表面128。在此類實施例中,第二介電層 106可形成於核心122的側壁123及第二表面129上方,且第二跡線134可形成於第二介電層106上方。
現在參看圖1C,展示了根據一實施例的微電子裝置102的橫截面例示。微電子裝置102大致類似於上文所描述之微電子裝置100,但不同的是導電線圈126穿過核心122。在此類實施例中,核心122可在導電線圈126內部且圍繞導電線圈126之部分來形成。如所例示,第二跡線134藉由延伸穿過核心122的通孔138而電氣耦接至第一跡線132及第三跡線136,且第二介電層106形成於第一跡線132及第三跡線136上方。在此類實施例中,第二跡線134不需沿核心122的側壁123延伸。因此,歸因於處理操作之變化性及材料容差的側壁斜率及/或形狀之不一致性不改變由電感器124所封閉的面積。根據一實施例,通孔138可經雷射鑽孔。雷射鑽孔可達到的高精密度允許由導電線圈126所封閉之面積精確且高度可重複。同樣,當通孔138用來形成電感器124的導電線圈126時,可消除如上所描述之可歸因於側壁的形狀及斜率的任何改變。
根據本發明的另外之實施例,導電線圈126之一部分可形成於半導體晶粒110的BEOL堆疊中。圖1D為包括此類電感器124之微電子裝置103的橫截面例示。根據一實施例,微電子裝置103大致類似於上文所描述之微電子裝置100,但不同的是導電線圈126的第一跡線132及第三跡線136形成於半導體晶粒110的BEOL堆疊中。在此類實施例中,可使用習知BEOL處理操作來形成跡線。在BEOL堆疊 中包括第一跡線132及第三跡線136允許僅使用單個介電層104來形成垂直定向電感器124。如所例示,微電子裝置103可包括具有第一介電層104及形成於第一介電層104上方之第一再分配層118的封裝。隨後可在用來形成第一再分配層118的相同處理操作期間形成第二跡線134。其後,根據一實施例,可在第二跡線134上方形成阻焊劑層108。
圖1A-1D中所例示之實施例描繪具有單個導電線圈126的電感器124。然而,本發明的實施例不限於此類組態。例如,電感器可包括多個導電線圈。現在參看圖2A,展示了根據本發明之一實施例的具有多個導電線圈226之電感器224的平面視圖,該等多個導電線圈形成於微電子裝置200上。在圖2A中,省略對微電子裝置200的裝置電路及焊料遮罩之觸點,以防不必要地混淆該圖式。在一實施例中,電感器224的第一導電線圈226始於裝置輸入270。自輸入270,第二跡線234經過第二介電層206上方且隨後經過核心222上方。第二跡線234可隨後沿核心222之相對側面上的第二介電層206而過,直至到達通孔235。因此,第二跡線234可部分地在第二介電層206上方及核心222的表面上方形成。將瞭解,核心222的側壁及第二表面在圖2A中未彼此區別,因為核心222在Z方向上向外延伸,在所例示之X-Y平面上不可見。在另外之實施例中,第二跡線234可僅形成於核心222上方且未必接觸第二介電層206。例如,當穿過核心222形成類似於圖1C中所例示之通孔138的通孔(圖2A中未展示)時,第二跡線可不接觸第二介電層206。
根據一實施例,通孔235穿過第二介電層206延伸,以與導電線圈226的第一導電跡線232連接。將第一跡線232用虛線標出輪廓,以指示該第一跡線形成於核心222之下且形成於第二介電層206之下。在一實施例中,第二跡線232經過核心222下方且與第二通孔233連接。第二通孔233將第一導電跡線232電氣耦接至開始第二導電線圈226的下一第二導電跡線234。根據一實施例,可隨後形成一或多個另外之導電線圈226,且最後之導電線圈226終止於輸出271。儘管所例示實施例將輸入270及輸出271描繪為均形成於第二介電層206上方,但將瞭解,輸入270及輸出271可形成於第二介電層206下方。另外之實施例可包括在第二介電層206下方形成輸入270及輸出271中之一者,且在第二介電層206上方形成輸入270及輸出271中之其他者。
現在參看圖2B,例示了包括初級電感器及次級電感器的微電子裝置201,該初級電感器及該次級電感器垂直定向且指叉狀結合以形成變壓器225。如所例示,初級電感器包括一或多個初級導電線圈226P且包括輸入270P及輸出271P,且次級電感器包括一或多個次級導電線圈226S且包括輸入270S及輸出271S。每一導電線圈226P及226S大致類似於相對於圖2A所例示及描述之導電線圈226,但不同的是該等導電線圈指叉狀結合以便形成變壓器225。儘管圖2B中所例示之實施例展示初級電感器及次級電感器均包括兩個導電線圈226,但實施例不限於此類組態。例如,每一電感器可形成有一或多個導電線圈226。
現在參看圖3A-3I,展示了用於形成垂直定向電感器的各種處理操作的橫截面例示。在圖3A中,展示了半導體晶粒310。半導體晶粒310可包括有源裝置電路(未展示)。此外,晶粒觸點312I可用作用於電感器的輸入觸點,且晶粒觸點312O可用作用於該電感器的輸出觸點。可提供多個晶粒觸點312以允許焊料凸塊電氣耦接至裝置電路。根據一實施例,第一介電層304已形成於半導體晶粒310的表面311上方。舉例而言,第一介電層304可為聚合物材料,例如像聚醯亞胺、環氧樹脂或ABF。
現在參看圖3B,本發明的實施例包括形成穿過第一介電層304的多個第一通孔開口313。開口313可形成於觸點312中之一或多者之上。在一實施例中,經由石印蝕刻操作或藉由雷射來形成第一通孔開口313。
現在參看圖3C,本發明的實施例包括在晶粒觸點312上方之第一通孔開口313中之每一者中形成多個導電通孔314。此外,第一通孔331及第四通孔337可分別形成於電感器輸入觸點312I與電感器輸出觸點312O上方。同樣,可使用與用來形成導電通孔314相同的處理操作以形成用於電感器的輸入通孔及輸出通孔。根據一實施例,第一再分配層316可形成於第一介電層304上方。此外,第一跡線332及第三跡線336可形成於第一介電層304上方。同樣,可使用與形成第一再分配層316相同的處理操作以形成第一跡線332及第三跡線336。在一實施例中,可經由單個處理操作以形成第一再分配層316、第一跡線332、第三跡線336、 第一通孔331、第四通孔337以及導電通孔314。舉例而言,該處理操作可為電鍍操作、無電鍍操作、列印操作、濺鍍操作等等。在一實施例中,用來形成導電特徵的處理操作可包括在曝露表面上方濺鍍晶種層。其後,可在該晶種層上方應用阻鍍劑層且將該阻鍍劑層圖案化。在將阻鍍劑層圖案化後,鍍覆操作(例如,電鍍製程)可形成導電特徵。緊隨導電特徵之形成,可移除阻鍍劑。在一實施例中,亦可經由蝕刻製程移除晶種層之由阻鍍劑覆蓋的剩餘部分。在一實施例中,導電跡線、通孔以及再分配層可為導電層,諸如銅層。另外之實施例可包括單個金屬層、不同金屬層的堆疊,或合金。例如,該等層可包括障壁層、晶種層等等。
現在參看圖3D,本發明的實施例包括在第一再分配層316、第一跡線332、第三跡線336上方以及第一介電層304之曝露部分的上方形成第二介電層306。在一實施例中,第二介電層306可為任何適宜之介電質。舉例而言,第二介電層306可為聚合物材料,例如像聚醯亞胺、環氧樹脂或ABF。
現在參看圖3E,實施例包括在第二介電層306上方形成核心322。根據一實施例,核心322之第一表面328與第二介電層306接觸,且包括遠離第二介電層306延伸及終止於第二表面329的側壁323。儘管所例示實施例將第二表面329展示為與第一表面328大致平行,但將瞭解實施例不限於此類組態。例如,第二表面329可為圓形。如所例示, 核心322具有非豎直側壁323,但實施例不限於此類組態。當經由絲網印刷操作形成核心322時,傾斜的側壁323可為合乎需要的。在此類實施例中,用於列印操作的模版可包括傾斜側壁,以在當自表面移除模版時允許釋放。因此,側壁的形狀及/或斜率可取決於用於核心322的材料及用來沉積核心~322的製程。因此,本發明的實施例不限於圖式中所例示之核心322的形狀。
在一實施例中,可經由一或多種材料形成核心。例如,核心322可為複合材料。舉例而言,該複合基體可為環氧樹脂、聚醯亞胺、苯並環丁烯(BCB)等等,且用於複合的填料材料可包括亞鐵鹽(例如,NiZn亞鐵鹽,或MnZn亞鐵鹽),或包括Ni、Fe或Co中之一或多者的磁粒子或奈米粒子。本發明的另外之實施例可包括用於核心322的單一材料。例如,該核心可為Ni或Co。將瞭解,當由導電材料(例如,本體Ni、Co或Fe)製成核心322時,需在核心322的表面上方形成將以其他方式接觸導電線圈的另外之介電質或絕緣層,以便防止電感器短路。在一實施例中,可經由網版印刷製程、噴射印刷製程、濺鍍製程等等將核心322沉積至第二介電層306的表面上。
將瞭解,用於形成第二介電層306及核心322的處理操作的次序可反轉。在此類實施例中,核心322的第一表面328可形成於第一跡線332及第三跡線336上方,且與第一跡線332及第三跡線336接觸。此外,第二介電層306可形成於核心322的側壁323及第二表面329上方。此類實施例將其 後緊隨大致類似於本文所描述之彼等操作的操作,且形成大致類似於圖1B中所例示之裝置的裝置。
現在參看圖3F,本發明的實施例包括形成穿過第二介電層306的第二通孔開口317。在一實施例中,經由石印蝕刻操作或藉由雷射來形成第二通孔開口317。本發明的實施例包括在第一再分配線316中之一或多者之上形成開口。此外,實施例包括在第一跡線332及第三跡線336之上形成開口317。
儘管未在圖3F中所例示之實施例中展示,但本發明的實施例亦可包括穿過核心322的雷射鑽孔,以形成用於貫穿核心通孔的開口,諸如在圖1C中所例示之彼等開口。在形成貫穿核心通孔後,用來形成圖1C中之微電子裝置的處理操作大致類似於相對於圖3A-3I所描述之彼等處理操作,且因此將不在此處重複。
現在參看圖3G,本發明的實施例包括在開口317中之一或多者中形成導電通孔318,且在第二介電層306上方形成第二再分配層320。此外,可在開口317中形成第二通孔333及第三通孔335,該等開口分別形成於第一跡線332及第三跡線336上方。在一實施例中,可形成將第二通孔333電氣耦接至第三通孔335的第二跡線334,以便完成電感器324的導電線圈326。
根據一實施例,導電線圈326可包含圍繞核心322形成的多個跡線及通孔。在圖3G中所例示之實施例中,導電線圈326包含第一導電通孔331、第一跡線332、第二導電 通孔333、第二導電跡線334、第三導電通孔335、第三導電跡線336以及第四導電通孔337。在實施例中,核心322藉由使第二跡線334之一部分在Z方向上自第二介電層306轉向而增加由導電線圈所封閉的面積。在所例示實施例中,第二跡線334部分地沿第二介電層306、沿側壁323以及在核心322的第二表面329上方形成。在此類實施例中,由導電線圈326所封閉的面積可包含核心322的橫斷面面積及第二介電層306之一部分,如圖3G中所例示。可藉由改變核心322的幾何形狀來增加或減少由導電線圈326所封閉的面積。例如,可修改核心322的厚度、核心322的寬度及/或側壁323的斜率/形狀,以為電感器324提供所需感應率。
在一實施例中,可經由同一處理操作形成第二再分配層320、第二跡線334、第二通孔333、第三通孔335以及導電通孔318。舉例而言,該處理操作可為電鍍操作、無電鍍操作、列印操作、濺鍍操作等等。在一實施例中,導電跡線、通孔以及再分配層可為導電層,諸如銅層。另外之實施例可包括單個金屬層、不同金屬層的堆疊,或合金。例如,該等層可包括障壁層、晶種層等等。
現在參看圖3H,本發明的實施例包括在第二再分配層320上方形成阻焊劑層308。阻焊劑層308電氣地隔離第二再分配層320與第二跡線334,且亦可提供腐蝕保護。在一實施例中,將阻焊劑層308圖案化以提供用於附接焊料凸塊的開口。如圖3I中所例示,可將焊料球360放置於第二再分配層320的曝露部分上。舉例而言,焊料球360可經由 列印操作、電鍍操作、噴射操作而形成於第二再分配層320上,或例如經由取放操作形成為預成型球,等等。
除圍繞在用於形成再分配層的處理操作期間所製造之核心形成電感器之外,本發明的實施例亦可包括封裝電感器。根據一實施例,可經由倒裝接合製程將封裝電感器附接至微電子裝置。儘管因BEOL堆疊的低k間層介電質的碎裂風險而未必在半導體晶粒的有源表面上方使用引線接合,但可利用倒裝接合,因為該製程在BEOL堆疊上誘發更少應力。圖4A-4D為根據本發明之各種實施例的包括封裝電感器的微電子裝置的橫截面例示。
現在參看圖4A,例示了根據本發明之一實施例的具有封裝電感器424的微電子裝置。如所例示,半導體裝置400大致類似於上文在圖1A中所描述之彼等半導體裝置,但不同的是電感器424的導電線圈426至少部分地在封裝組件中形成。根據一實施例,導電線圈426包括選路層455及通孔459。選路層455及通孔459為導電材料。根據一實施例,選路層455及通孔459可包括單個金屬層、不同金屬層之堆疊,或合金。例如,選路層455及通孔459可包括障壁層、晶種層等等。根據一實施例,通孔459可穿過介電層450形成。例如,可將用於通孔的開口穿過介電層450雷射鑽孔。根據本發明之一實施例,介電層450可為任何適宜之介電質材料。例如,介電質可為樹脂(例如,BT樹脂)、環氧樹脂或環氧樹脂複合(例如,FR4)。本發明的實施例亦可包括形成於選路層455上方的焊料遮罩或保護層457。在選路 層455上方提供焊料遮罩457可保護選路層455不受氧化。
根據一實施例,通孔459可電氣耦接至形成於半導體晶粒410上的晶粒觸點412。在所例示實施例中,通孔459藉由焊料凸塊461電氣耦接至半導體晶粒410上的再分配層416。焊料凸塊461可為用於倒裝接合的適宜焊料凸塊。例如,焊料凸塊461可為受控塌陷晶片連接(C4)凸塊。本發明的實施例包括將再分配層416電氣耦接至晶粒觸點412的一或多個另外之再分配層或通孔414,以完成電感器424的導電線圈426。根據本發明的另外之實施例,焊料凸塊461可直接連接至晶粒觸點412,且可省略再分配層416及通孔414。
現在參看圖4B,展示了根據本發明的另外之實施例的具有封裝電感器424的微電子裝置的例示。圖4B中的封裝電感器大致類似於圖4A中的封裝電感器,但不同的是第二選路層456形成於介電層450的與在其上形成第一選路層455的表面相對之表面上。第二選路層456包括第一跡線4561及第二跡線4562。每一跡線電氣耦接至通孔459中之一者。第二選路層456之包括為電感器424的設計提供另外之靈活性。例如,第二選路層456允許通孔459之間距不同於晶粒觸點412之間距。因此,第二選路層456允許增大由導電線圈426所封閉之面積。
現在參看圖4C,展示了根據本發明的另外之實施例的具有封裝電感器424的微電子裝置的例示。圖4C中的封裝電感器允許在無第二選路層456形成於封裝電感器上 的情況下增大由導電線圈426所封閉的面積。實情為,本發明的實施例包括形成於半導體晶粒410的第一介電層404上方的再分配層416。再分配層416包括第一跡線4161及第二跡線4162。每一跡線藉由焊料凸塊461電氣耦接至封裝電感器424。因此,本發明的實施例包括形成於半導體晶粒410上的而非形成於封裝電感器424上的導電線圈426之部分。此外,再分配層416之包括為電感器424的設計提供另外之靈活性。例如,再分配層416允許通孔459之間距不同於晶粒觸點412之間距。因此,再分配層416允許增大由導電線圈426所封閉之面積。
現在參看圖4D,展示了根據本發明的另外之實施例的具有封裝電感器424的微電子裝置的例示。根據一實施例,封裝電感器424可包括引線接合之導電線圈426。儘管因引線接合誘發可使BEOL堆疊之低k介電質材料破裂的過多應力,故上文所描述之引線接合不適用,但本發明之實施例在將封裝電感器424連接至半導體晶粒410之前進行引線接合製程。如所例示,導電線圈426引線接合至形成於基板層450中的襯墊472。其後,可將接觸襯墊472倒裝接合至半導體晶粒410的晶粒觸點412。倒裝接合在BEOL堆疊上誘發更少應力,且因此不導致低k介電質材料碎裂。
諸如在圖4D中所例示之彼等引線接合封裝電感器可藉由諸如在圖5A-5F中所例示之彼等製程來形成。現在參看圖5A,鍍覆基底層591形成於載體590上方。根據一實施例,載體590為可再用基板。例如,載體590可為玻璃基 板。實施例包括可自載體590移除之鍍覆基底層591,以便允許在形成封裝電感器後自載體590移除該封裝電感器。
現在參看圖5B,本發明的實施例包括在鍍覆基底層591上形成接觸襯墊572。在一實施例中,可經由電沉積及蝕刻製程或任何其他適宜之製程來形成接觸襯墊572。舉例而言,接觸襯墊572可包括單個金屬層、不同金屬層的堆疊,或合金。例如,接觸襯墊572可包括障壁層、晶種層等等。
現在參看圖5C,實施例包括在兩個接觸襯墊572之間形成導電線圈526。根據一實施例,導電線圈526的每一末端引線接合至接觸襯墊572。由於未在半導體晶粒的表面上進行引線接合製程,故所增加的應力可歸因於BEOL堆疊不會經歷引線接合製程。導電線圈526可為通常用於引線接合製程的任何導電材料。舉例而言,導電線圈可為銅、銀、金、鋁,或其合金。
現在參看圖5D,本發明的實施例包括圍繞導電線圈及在接觸襯墊572上方形成電感器基板580。電感器基板580可圍繞導電線圈526且在導電線圈526內部形成。在一實施例中,可經由模製化合物形成電感器基板580。舉例而言,該模製化合物可為樹脂(例如,BT樹脂)、環氧樹脂或環氧樹脂複合(例如,FR4)。
現在參看圖5E,本發明的實施例包括例如經由分層製程以自鍍覆基底層591移除載體590。實施例亦可包括移除鍍覆基底層591以曝露接觸襯墊572。舉例而言,可經 由蝕刻製程移除鍍覆基底層591。現在參看圖5F,本發明的實施例包括將焊料凸塊561應用至接觸襯墊572。舉例而言,焊料凸塊561可經由列印操作、電鍍操作、噴射操作而形成於接觸襯墊572上,或例如經由取放操作形成為預成型球,等等。
圖6例示根據本發明之一個實行方案的計算裝置600。計算裝置600收納母板602。母板602可包括若干組件,包括但不限於處理器604及至少一個通訊晶片606。處理器604實體地及電氣地耦接至母板602。在一些實行方案中,至少一個通訊晶片606亦實體地及電氣地耦接至母板602。在其他實行方案中,通訊晶片606為處理器604的部分。
取決於其應用,計算裝置600可包括其他組件,該等其他組件可為或可並未實體地及電氣地耦接至母板602。此等其他組件包括但不限於依電性記憶體(例如,DRAM)、非依電性記憶體(例如,ROM)、快閃記憶體、圖形處理器、數位信號處理器、加密處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速計、迴轉儀、揚聲器、攝影機及大容量儲存裝置(諸如硬碟片驅動機、光碟片(CD)、數位通用碟片(DVD)等)。
通訊晶片606致能用於資料至計算裝置600及自該計算裝置之傳遞之無線通訊。「無線」一詞及其派生詞可用以描述可經由非固體媒體藉由調變電磁輻射之使用來通 訊資料的電路、裝置、系統、方法、技術、通訊通道等。該術語並非暗示相關聯裝置不含有任何引線,但是在一些實施例中該等相關聯裝置可不含有任何引線。通訊晶片606可實行若干無線標準或協定中任何無線標準或協定,包括但不限於Wi-Fi(IEEE 802.11族)、WiMAX(IEEE 802.16族)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍牙、上述各者之衍生物,以及指定為3G、4G、5G及其他的任何其他無線協定。計算裝置600可包括多個通訊晶片606。例如,第一通訊晶片606可專用於較短範圍之無線通訊,諸如Wi-Fi及藍牙,且第二通訊晶片606可專用於較長範圍之無線通訊,諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO等等。
計算裝置600的處理器604包括封裝於處理器604內的積體電路晶粒。在本發明的一些實行方案中,處理器的積體電路晶粒包括一或多個裝置,諸如包括第一級互連的裝置,該第一級互連包括根據本發明之實行方案的基於Zn的IMC的障壁層。「處理器」一詞可指代處理來自暫存器及/或記憶體的電子資料以將該電子資料變換成可儲存在暫存器及/或記憶體中的其他電子資料的任何裝置或裝置之部分。
通訊晶片606亦包括封裝於通訊晶片606內的積體電路晶粒。根據本發明的另一實行方案,通訊晶片的積體電路晶粒包括一或多個裝置,諸如包括第一級互連的裝 置,該第一級互連包括根據本發明之實行方案的基於Zn的IMC的障壁層。
本發明的實施例包括微電子裝置,該微電子裝置包含:半導體晶粒;以及電感器,其電氣耦接至該半導體晶粒,其中該電感器包括遠離該半導體晶粒之表面延伸的一或多個導電線圈。
本發明的另外之實施例包括微電子裝置,其中圍繞核心形成一或多個導電線圈。
本發明的另外之實施例包括微電子裝置,其中該等一或多個導電線圈包含藉由一或多個通孔彼此電氣耦接的多個跡線。
本發明的另外之實施例包括微電子裝置,其中導電線圈中的多個跡線包含形成於第一介電層上方的第一跡線及第三跡線,以及形成於第二介電層上方及核心上方的第二跡線,且其中穿過第二介電層的第一通孔將第一跡線耦接至第二跡線,且穿過第二介電層的第二通孔將第二跡線耦接至第三跡線。
本發明的另外之實施例包括微電子裝置,其中第一跡線及第三跡線形成於第一介電層上方,且第二跡線形成於核心上方,且其中穿過核心的第一通孔將第一跡線耦接至第二跡線,且穿過核心的第二通孔將第二跡線耦接至第三跡線。
本發明的另外之實施例包括微電子裝置,其中第一通孔及第二通孔亦穿過第二介電層形成。
本發明的另外之實施例包括微電子裝置,其中核心的第一表面形成於第一跡線及第三跡線上方且與第一跡線及第三跡線接觸,且第二介電層形成於側壁及核心的第二表面上方。
本發明的另外之實施例包括微電子裝置,其中導電線圈中的多個跡線包含形成於半導體晶粒的後段製程堆疊中的第一跡線及第三跡線,以及形成於第一介電層上方及核心上方的第二跡線,且其中穿過第一介電層的第一通孔將第一跡線電氣耦接至第二跡線,且穿過第一介電層的第二通孔將第二跡線電氣耦接至第三跡線。
本發明的另外之實施例包括微電子裝置,其中該核心為磁性材料。
本發明的另外之實施例包括微電子裝置,其中該核心為鎳或鈷。
本發明的另外之實施例包括微電子裝置,其中該核心為複合材料。
本發明的另外之實施例包括微電子裝置,其中複合材料包括聚合物基體,該聚合物基體包含環氧樹脂、聚醯亞胺、苯並環丁烯(BCB),以及填料材料,其包含鎳鋅亞鐵鹽、錳鋅亞鐵鹽、鎳、鐵或鈷。
本發明的另外之實施例包括微電子裝置,其進一步包含第二電感器,該第二電感器與第一電感器指叉狀結合以形成變壓器。
本發明的另外之實施例包括微電子裝置,其中電 感器經由焊料球電氣耦接至半導體晶粒。
本發明的另外之實施例包括微電子裝置,其中電感器包含具有經由導電跡線彼此電氣耦接之第一通孔及第二通孔的介電層,且其中第一通孔及第二通孔電氣耦接至焊料球。
本發明的另外之實施例包括微電子裝置,其中焊料球耦接至形成於半導體晶粒上的第一再分配線及第二再分配線。
本發明的另外之實施例包括微電子裝置,其中電感器包含介電層,該介電層具有經由第一導電跡線彼此電氣耦接的第一通孔及第二通孔,以及耦接至第一通孔的第一再分配線及耦接至第二通孔的第二再分配線,其中第一再分配線及第二再分配線中之每一者形成於電感器基板之相對於第一導電跡線的表面之表面上,且其中第一再分配線及第二再分配線電氣耦接至焊料球。
本發明的另外之實施例包括微電子裝置,其中電感器包含具有第一接觸襯墊及第二接觸襯墊的介電層,該第一接觸襯墊及該第二接觸襯墊藉由形成於介電層中的引線接合導電線圈彼此電氣耦接,且其中第一接觸襯墊及第二接觸襯墊電氣耦接至焊料球。
本發明的實施例亦可包括一種在微電子裝置上形成電感器的方法,該方法包含:形成穿過形成於半導體晶粒之表面上方的第一介電層的電感器輸入開口及電感器輸出開口,以曝露形成於半導體晶粒之表面上的電感器輸 入觸點及電感器輸出觸點;形成穿過電感器輸入開口的第一通孔及穿過電感器輸出開口的第四通孔;在第一介電層上方形成第一跡線及第三跡線,其中第一跡線藉由第一通孔電氣耦接至電感器輸入觸點,且第三跡線藉由第四通孔電氣耦接至電感器輸出觸點;在第一介電層、第一跡線以及第三跡線上方形成第二介電層;在第一跡線及第三跡線上方形成核心;形成穿過第二介電層的第二通孔及第三通孔,該第二通孔電氣耦接至第一跡線且該第三通孔電氣耦接至第三跡線;以及在核心及第二介電層上方形成第二跡線,其中該第二跡線電氣耦接至第二通孔及第三通孔。本發明的另外之實施例包括一種在微電子裝置上形成電感器的方法,該方法進一步包含在第二介電層上方及第二跡線上方形成焊料遮罩層。
本發明的另外之實施例包括一種在微電子裝置上形成電感器的方法,其中在形成核心之後形成第二介電層,且其中該核心與第一跡線及第三跡線接觸。
本發明的另外之實施例包括一種在微電子裝置上形成電感器的方法,其中經由網版印刷製程、噴射印刷製程或濺鍍製程形成該核心。
本發明的另外之實施例包括一種在微電子裝置上形成電感器的方法,其中該核心為磁性材料。
本發明的一實施例包括一種在微電子裝置上形成電感器的方法,該方法包含:形成穿過形成於半導體晶粒之表面上方的第一介電層的電感器輸入開口及電感器輸 出開口,以曝露形成於半導體晶粒之表面上的電感器輸入觸點及電感器輸出觸點;形成穿過電感器輸入開口的第一通孔及穿過電感器輸出開口的第四通孔;在第一介電層上方形成第一跡線及第三跡線,其中第一跡線藉由第一通孔電氣耦接至電感器輸入觸點,且第三跡線藉由第四通孔電氣耦接至電感器輸出觸點;在第一介電層、第一跡線以及第三跡線上方形成第二介電層;在第一跡線及第三跡線上方形成核心;形成穿過該核心的第一通孔及第二通孔;以及在該核心上方形成第二跡線,該第二跡線電氣耦接至第一貫穿核心通孔及第二貫穿核心通孔。
本發明的另外之實施例包括一種在微電子裝置上形成電感器的方法,其中經由雷射剝蝕製程形成開口,第一貫穿核心通孔及第二貫穿核心通孔形成於該開口中。
x、y、z‧‧‧方向
T‧‧‧厚度
W‧‧‧寬度
100‧‧‧微電子裝置
104‧‧‧第一介電層
106‧‧‧第二介電層
108‧‧‧阻焊劑層
110‧‧‧半導體晶粒
111‧‧‧表面
112‧‧‧觸點
112I‧‧‧輸入觸點
112O‧‧‧輸出觸點
114、118‧‧‧通孔
116‧‧‧第一再分配層
120‧‧‧第二再分配層
122‧‧‧核心
123‧‧‧側壁
124‧‧‧電感器
126‧‧‧導電線圈
128‧‧‧第一表面
129‧‧‧第二表面
131‧‧‧第一導電通孔
132‧‧‧第一跡線
133‧‧‧第二導電通孔
134‧‧‧第二導電跡線
135‧‧‧第三導電通孔
136‧‧‧第三導電跡線
137‧‧‧第四導電通孔
160‧‧‧焊料凸塊

Claims (25)

  1. 一種微電子裝置,其包含:一半導體晶粒;以及一電感器,其電氣耦接至該半導體晶粒,其中該電感器包括一或多個導電線圈其延伸遠離該半導體晶粒之一表面。
  2. 如請求項1之微電子裝置,其中該一或多個導電線圈圍繞一核心而形成。
  3. 如請求項2之微電子裝置,其中該一或多個導電線圈包含藉由一或多個通孔彼此電氣耦接之複數個跡線。
  4. 如請求項3之微電子裝置,其中該導電線圈中的該等複數個跡線包含形成於一第一介電層上方的一第一跡線及一第三跡線,以及形成於一第二介電層上方及該核心上方的一第二跡線,且其中穿過該第二介電層的一第一通孔將該第一跡線耦接至該第二跡線,且穿過該第二介電層的一第二通孔將該第二跡線耦接至該第三跡線。
  5. 如請求項3之微電子裝置,其中一第一跡線及一第三跡線被形成於一第一介電層上方,且一第二跡線被形成於該核心上方,且其中穿過該核心的一第一通孔將該第一跡線耦接至該第二跡線,且穿過該核心的一第二通孔將該第二跡線耦接至該第三跡線。
  6. 如請求項5之微電子裝置,其中該第一通孔及該第二通孔亦穿過一第二介電層而被形成。
  7. 如請求項4之微電子裝置,其中該核心之一第一表面被形成於該第一跡線及該第三跡線上方且與該第一跡線及該第三跡線接觸,且該第二介電層被形成於側壁及該核心之一第二表面上方。
  8. 如請求項3之微電子裝置,其中該導電線圈中的該等複數個跡線包含形成於該半導體晶粒之一後段製程堆疊中的一第一跡線及一第三跡線,以及形成於一第一介電層上方及該核心上方的一第二跡線,且其中穿過該第一介電層的一第一通孔將該第一跡線電氣耦接至該第二跡線,且穿過該第一介電層的一第二通孔將該第二跡線電氣耦接至該第三跡線。
  9. 如請求項2之微電子裝置,其中該核心為一磁性材料。
  10. 如請求項9之微電子裝置,其中該核心為鎳或鈷。
  11. 如請求項9之微電子裝置,其中該核心為一複合材料。
  12. 如請求項11之微電子裝置,其中該複合材料包括一聚合物基體,其包含環氧樹脂、聚醯亞胺、苯並環丁烯(BCB),以及一填料材料,其包含鎳鋅亞鐵鹽、錳鋅亞鐵鹽、鎳、鐵或鈷。
  13. 如請求項1之微電子裝置,其進一步包含一第二電感器,其與該第一電感器指叉狀結合(interdigitated)以形成一變壓器。
  14. 如請求項1之微電子裝置,其中該電感器經由焊料球電氣耦接至該半導體晶粒。
  15. 如請求項14之微電子裝置,其中該電感器包含一介電 層,其具有經由一導電跡線彼此電氣耦接的一第一通孔及一第二通孔,且其中該第一通孔及該第二通孔電氣耦接至該等焊料球。
  16. 如請求項15之微電子裝置,其中該等焊料球耦接至形成於該半導體晶粒上的一第一再分配線及一第二再分配線。
  17. 如請求項14之微電子裝置,其中該電感器包含一介電層,其具有經由一第一導電跡線彼此電氣耦接的一第一通孔及一第二通孔,以及耦接至該第一通孔的第一再分配線及耦接至該第二通孔的一第二再分配線,其中該等第一及第二再分配線中之每一者被形成於該電感器基板之相對於該第一導電跡線的該表面之一表面上,且其中該等第一及第二再分配線電氣耦接至該等焊料球。
  18. 如請求項14之微電子裝置,其中該電感器包含一介電層,其具有一第一接觸襯墊及一第二接觸襯墊藉由形成於該介電層中的一引線接合導電線圈彼此電氣耦接,且其中該等第一及第二接觸襯墊電氣耦接至該等焊料球。
  19. 一種在一微電子裝置上形成一電感器之方法,其包含:形成一電感器輸入開口及一電感器輸出開口穿過形成於一半導體晶粒之一表面上方的一第一介電層,以曝露被形成於該半導體晶粒之該表面上的一電感器輸入觸點及一電感器輸出觸點;形成穿過該電感器輸入開口的一第一通孔及穿過該電感器輸出開口的一第四通孔; 在該第一介電層上方形成一第一跡線及一第三跡線,其中該第一跡線藉由該第一通孔電氣耦接至該電感器輸入觸點,且該第三跡線藉由該第四通孔電氣耦接至該電感器輸出觸點;在該第一介電層、該第一跡線以及該第三跡線上方形成一第二介電層;在該第一跡線及該第三跡線上方形成一核心;形成穿過該第二介電層的一第二通孔及一第三通孔,該第二通孔電氣耦接至該第一跡線且該第三通孔電氣耦接至該第三跡線;以及在該核心及該第二介電層上方形成一第二跡線,其中該第二跡線電氣耦接至該第二通孔及該第三通孔。
  20. 如請求項19之方法,其進一步包含在該第二介電層上方及該第二跡線上方形成一焊料遮罩層。
  21. 如請求項19之方法,其中該第二介電層在形成該核心之後被形成,且其中該核心與該第一跡線及該第三跡線接觸。
  22. 如請求項19之方法,其中該核心經由一網版印刷製程、一噴射印刷製程或一濺鍍製程而被形成。
  23. 如請求項22之方法,其中該核心為一磁性材料。
  24. 一種在一微電子裝置上形成一電感器之方法,其包含:形成一電感器輸入開口及一電感器輸出開口穿過形成於一半導體晶粒之一表面上方的一第一介電層,以曝露形成於該半導體晶粒之該表面上的一電感器輸入 觸點及一電感器輸出觸點;形成穿過該電感器輸入開口的一第一通孔及穿過該電感器輸出開口的一第四通孔;在該第一介電層上方形成一第一跡線及一第三跡線,其中該第一跡線藉由該第一通孔電氣耦接至該電感器輸入觸點,且該第三跡線藉由該第四通孔電氣耦接至該電感器輸出觸點;在該第一介電層、該第一跡線以及該第三跡線上方形成一第二介電層;在該第一跡線及該第三跡線上方形成一核心;形成穿過該核心的一第一通孔及一第二通孔;以及在該核心上方形成一第二跡線,其電氣耦接至該穿過核心的第一通孔及該穿過核心的第二通孔。
  25. 如請求項24之方法,其中該開口經由一雷射剝蝕製程而被形成,該穿過核心的第一通孔及該穿過核心的第二通孔被形成於該開口中。
TW105112433A 2015-06-25 2016-04-21 用於晶圓級晶片尺寸封裝(wlcsp)之垂直式電感技術 TWI693646B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/US15/37834 2015-06-25
PCT/US2015/037834 WO2016209245A1 (en) 2015-06-25 2015-06-25 Vertical inductor for wlcsp

Publications (2)

Publication Number Publication Date
TW201701380A true TW201701380A (zh) 2017-01-01
TWI693646B TWI693646B (zh) 2020-05-11

Family

ID=57585849

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105112433A TWI693646B (zh) 2015-06-25 2016-04-21 用於晶圓級晶片尺寸封裝(wlcsp)之垂直式電感技術

Country Status (7)

Country Link
US (3) US10290412B2 (zh)
EP (1) EP3314650B1 (zh)
JP (1) JP6629351B2 (zh)
KR (1) KR102310655B1 (zh)
CN (1) CN107750391A (zh)
TW (1) TWI693646B (zh)
WO (1) WO2016209245A1 (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI592956B (zh) * 2015-06-25 2017-07-21 Wafer Mems Co Ltd Core inductor production methods
US20170092412A1 (en) * 2015-09-26 2017-03-30 Mathew J. Manusharow Package integrated power inductors using lithographically defined vias
US10354786B2 (en) * 2016-10-01 2019-07-16 Intel Corporation Hybrid magnetic material structures for electronic devices and circuits
CN106898458B (zh) * 2017-03-24 2018-08-10 上海华虹宏力半导体制造有限公司 电感器及其形成方法
US10818627B2 (en) * 2017-08-29 2020-10-27 Advanced Semiconductor Engineering, Inc. Electronic component including a conductive pillar and method of manufacturing the same
US11764187B2 (en) 2017-09-29 2023-09-19 Intel Corporation Semiconductor packages, and methods for forming semiconductor packages
US10658281B2 (en) * 2017-09-29 2020-05-19 Intel Corporation Integrated circuit substrate and method of making
US11322290B2 (en) * 2018-06-19 2022-05-03 Intel Corporation Techniques for an inductor at a first level interface
US20200005990A1 (en) * 2018-06-29 2020-01-02 Intel Corporation Structures within a substrate layer to cure magnetic paste
US11804456B2 (en) * 2018-08-21 2023-10-31 Intel Corporation Wirebond and leadframe magnetic inductors
EP3864696A4 (en) * 2018-10-26 2021-12-08 Huawei Technologies Co., Ltd. DESIGN FOR EMBEDDED THIN FILM MAGNETIC INDUCER FOR APPLICATIONS WITH INTEGRATED VOLTAGE REGULATOR (IVR)
US10670804B1 (en) * 2018-12-28 2020-06-02 Globalfoundries Inc. Composite waveguiding structures including semiconductor fins
US11437303B2 (en) 2019-02-12 2022-09-06 Texas Instruments Incorporated Floated singulation
US11600590B2 (en) * 2019-03-22 2023-03-07 Advanced Semiconductor Engineering, Inc. Semiconductor device and semiconductor package
US11626336B2 (en) * 2019-10-01 2023-04-11 Qualcomm Incorporated Package comprising a solder resist layer configured as a seating plane for a device
WO2021071901A1 (en) * 2019-10-08 2021-04-15 Murata Manufacturing Co., Ltd. Silicon transformer integrated chip

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5246787A (en) * 1975-10-11 1977-04-13 Hitachi Ltd Coil for integrated circuit and process for production of same
JPS56125866A (en) * 1980-03-10 1981-10-02 Toko Inc Coil
EP0725407A1 (en) * 1995-02-03 1996-08-07 International Business Machines Corporation Three-dimensional integrated circuit inductor
US6249039B1 (en) * 1998-09-10 2001-06-19 Bourns, Inc. Integrated inductive components and method of fabricating such components
US20030038366A1 (en) * 1999-03-09 2003-02-27 Kabushiki Kaisha Toshiba Three-dimensional semiconductor device having plural active semiconductor components
JP2002100733A (ja) * 2000-09-21 2002-04-05 Nec Corp 高周波集積回路装置
US6856007B2 (en) * 2001-08-28 2005-02-15 Tessera, Inc. High-frequency chip packages
US7381483B2 (en) * 2002-06-24 2008-06-03 The Hong Kong Polytechnic University Core having magnetic properties
AU2002368201A1 (en) * 2002-09-10 2004-04-30 Semiconductor Components Industries L.L.C. Semiconductor device with wire bond inductor and method
JP2004274004A (ja) 2003-01-16 2004-09-30 Fuji Electric Device Technology Co Ltd 超小型電力変換装置
US6998952B2 (en) * 2003-12-05 2006-02-14 Freescale Semiconductor, Inc. Inductive device including bond wires
JP2007150022A (ja) * 2005-11-29 2007-06-14 Seiko Epson Corp 電子基板、その製造方法および電子機器
TWI302027B (en) * 2006-03-17 2008-10-11 Ind Tech Res Inst A wafer level packaging structure with inductors and manufacture method thereof
JP2007281230A (ja) * 2006-04-07 2007-10-25 Fujikura Ltd 半導体装置およびその製造方法
US7786837B2 (en) * 2007-06-12 2010-08-31 Alpha And Omega Semiconductor Incorporated Semiconductor power device having a stacked discrete inductor structure
JP2009038297A (ja) * 2007-08-03 2009-02-19 Asahi Kasei Electronics Co Ltd 半導体装置
US7952160B2 (en) * 2007-12-31 2011-05-31 Intel Corporation Packaged voltage regulator and inductor array
US7666688B2 (en) 2008-01-25 2010-02-23 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a coil inductor
US8130067B2 (en) * 2010-05-11 2012-03-06 Texas Instruments Incorporated High frequency semiconductor transformer
US20130307117A1 (en) 2012-05-18 2013-11-21 Texas Instruments Incorporated Structure and Method for Inductors Integrated into Semiconductor Device Packages
US9437570B2 (en) * 2013-12-05 2016-09-06 Infineon Technologies Americas Corp Power converter package with an integrated output inductor

Also Published As

Publication number Publication date
US20220122756A1 (en) 2022-04-21
EP3314650B1 (en) 2023-03-15
KR102310655B1 (ko) 2021-10-08
JP2018524800A (ja) 2018-08-30
EP3314650A1 (en) 2018-05-02
EP3314650A4 (en) 2019-03-20
US20190221349A1 (en) 2019-07-18
JP6629351B2 (ja) 2020-01-15
US20160379747A1 (en) 2016-12-29
WO2016209245A1 (en) 2016-12-29
TWI693646B (zh) 2020-05-11
US20200381161A1 (en) 2020-12-03
CN107750391A (zh) 2018-03-02
US10290412B2 (en) 2019-05-14
KR20180026472A (ko) 2018-03-12
US11250981B2 (en) 2022-02-15
US10784033B2 (en) 2020-09-22

Similar Documents

Publication Publication Date Title
TWI693646B (zh) 用於晶圓級晶片尺寸封裝(wlcsp)之垂直式電感技術
JP6285617B1 (ja) パッケージ基板内に埋め込まれた保護リングを有する磁気コアインダクタを備える集積デバイスパッケージ
US9443921B2 (en) Semiconductor package structure and semiconductor manufacturing process
US9153547B2 (en) Integrated inductor structure and method of fabrication
US8709831B2 (en) Integrated circuits with magnetic core inductors and methods of fabrications thereof
EP3120674B1 (en) Face-up substrate integration with solder ball connection in semiconductor package
US20190272936A1 (en) Fully embedded magnetic-core in core layer for custom inductor in ic substrate
US11723222B2 (en) Integrated circuit (IC) package with integrated inductor having core magnetic field (B field) extending parallel to substrate
US11450471B2 (en) Methods to selectively embed magnetic materials in substrate and corresponding structures
US8519524B1 (en) Chip stacking structure and fabricating method of the chip stacking structure
US11984246B2 (en) Vertical inductor for WLCSP
US11367557B2 (en) Semiconductor chip having one or more on-chip metal winding and enclosed by top and bottom chip-external ferromagnetic cores
TWI652864B (zh) Insert frame with polymer matrix and manufacturing method thereof
US10175309B2 (en) Magneto-impedance sensing device and manufacturing method thereof
CN112310037A (zh) 半导体装置封装及其制造方法
EP4203008A1 (en) Package architecture with in-glass blind and through cavities to accommodate dies
US20210050289A1 (en) Hybrid glass core for wafer level and panel level packaging applications
US20180047660A1 (en) Land grid array (lga) packaging of passive-on-glass (pog) structure