TW201535813A - 積體電路裝置及製造方法、及重置具有頂電極及底電極之電阻式隨機存取記憶體單元的方法 - Google Patents

積體電路裝置及製造方法、及重置具有頂電極及底電極之電阻式隨機存取記憶體單元的方法 Download PDF

Info

Publication number
TW201535813A
TW201535813A TW103145706A TW103145706A TW201535813A TW 201535813 A TW201535813 A TW 201535813A TW 103145706 A TW103145706 A TW 103145706A TW 103145706 A TW103145706 A TW 103145706A TW 201535813 A TW201535813 A TW 201535813A
Authority
TW
Taiwan
Prior art keywords
random access
access memory
resistive random
metal interconnect
memory cell
Prior art date
Application number
TW103145706A
Other languages
English (en)
Other versions
TWI538269B (zh
Inventor
Chun-Yang Tsai
Yu-Wei Ting
Kuo-Ching Huang
Original Assignee
Taiwan Semiconductor Mfg Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Mfg Co Ltd filed Critical Taiwan Semiconductor Mfg Co Ltd
Publication of TW201535813A publication Critical patent/TW201535813A/zh
Application granted granted Critical
Publication of TWI538269B publication Critical patent/TWI538269B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/40Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0097Erasing, e.g. resetting, circuits or methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/101Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including resistors or capacitors only
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/063Shaping switching materials by etching of pre-deposited switching material layers, e.g. lithography
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0071Write using write potential applied to access device gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/79Array wherein the access device being a transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/82Array having, for accessing a cell, a word line, a bit line and a plate or source line receiving different potentials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種積體電路裝置,包括:電阻式隨機存取記憶體單元陣列;用於電阻式隨機存取記憶體單元陣列之位元線陣列;以及用於電阻式隨機存取記憶體單元陣列之源極線陣列。位元線陣列及源極線陣列均形成於電阻式隨機存取記憶體單元陣列之上的金屬內連線層中。源極線藉此被提供予高於傳統的導線尺寸,其可提高約一個數量級的重置速度。而電阻式隨機存取記憶體單元電晶體的壽命和電阻式隨機存取記憶體單元裝置的耐久性因此提高至類似的程度。

Description

改良RRAM可靠度之金屬線連接,包含此之半導體配置及其製造方法 【優先權及交互參考資料】
本申請案要求於2013年12月27日提申之美國臨時申請案No.61/921148的優先權。
本揭露係關於具有電阻式隨機存取記憶體的積體電路裝置、製造此裝置的方法、以及操作此裝置的方法。
電阻式隨機存取記憶體(resistive random access memory,RRAM)具有結構簡單、操作電壓低、高速、良好耐受性(endurance)及CMOS製程相容性。電阻式隨機存取記憶體是提供傳統快閃記憶體(flash memory)小型化取代品中最具前景的替代方案。電阻式隨機存取記憶體已在如:光學硬碟及非揮發性記憶陣列(non-violate memory arrays)等裝置中發現廣泛的應用。
電阻式隨機存取記憶體單元將資料儲存於可經誘導而進行相變化之材料層中。可於全部或部份之材料層中誘導相變化以在高阻態及低阻態之間做轉換。阻態可經查詢或詮釋為0或1。
在典型的電阻式隨機存取記憶體單元中,資料儲 存層包括非晶態金屬氧化物。經由施加足夠的電壓,可誘導形成跨越資料儲存層的金屬橋接而產生低阻態。可經由施加短高電流密度脈衝破壞金屬橋接並重回高阻態,其熔化或破除全部或部份之金屬結構。資料儲存層快速冷卻並保持於高阻態,直到再次被誘導為低阻態。通常形成電阻式隨機存取記憶體單元在前段(front end of line,FEOL)製程後。在典型的設計中,電阻式隨機存取記憶體單元的陣列係形成於一對金屬內連線層之間。
搭配附圖閱讀以下詳細的描述說明可以對本揭露各個面向有更完善的了解。必須強調的是,根據常規作法,附圖中各項特徵並未按照真實比例繪示。事實上,各項特徵尺寸比例可能任意放大或縮小,以使討論內容更清楚明瞭。
第1圖係根據本揭露的一些實施例繪示電阻式隨機存取記憶體裝置。
第2A-2C圖係根據本揭露的一些實施例繪示一些適用於變電阻式記憶體裝置的示例性線路尺寸。
第3圖係根據本揭露的一些實施例繪示設置電阻式隨機存取記憶體單元的方法流程圖。
第4圖為一圖表,其根據本揭露的一些實施例顯示當電阻式隨機存取記憶體單元經歷設置流程(setting process)時,電阻式隨機存取記憶體單元的跨過電壓和通過電流。
第5圖係根據本揭露的一些實施例繪示重置電阻式隨機存取記憶體單元的方法流程圖。
第6圖為一圖表,其根據本揭露的一些實施例顯示當電阻式隨機存取記憶體單元經歷重置流程(resetting process)時,電阻式隨機存取記憶體單元的跨過電壓和通過電流。
第7圖是根據本揭露的一些實施例繪示電阻式隨機存取記憶體裝置製造方法的流程圖。
第8-10圖係根據本揭露的一些實施例繪示製造電阻式隨機存取記憶體裝置的各個中間階段的剖面圖。
第11-15係圖係根據本揭露的一些實施例繪示製造電阻式隨機存取記憶體單元的各個中間階段的剖面圖。
第16-17圖係根據其他本揭露一些的實施例繪示製造電阻式隨機存取記憶體裝置的各個中間階段的剖面圖。
以下提供許多不同實施例或示例,以施行所請標的之各種特徵。以下描述元件及設置之特定示例以簡化本揭露。當然,此等僅為示例,並非意圖作為限定。舉例而言,在以下”形成第一特徵於第二特徵上或上方”的描述中,可能包含第一特徵及第二特徵形成直接接觸的實施方式,亦可能包含形成額外的特徵於第一特徵及第二特徵之間,而第一特徵與第二特徵並未直接接觸的實施方式。此外,本揭露在不同例子可能使用重複的標號數字及/或字母。此重複係為了簡化及清楚之目的,並非代表所討論之不同實施例及/或結構間具有特定的關係。
再者,本文使用之空間性相對詞語,例如:”下面”、”之下”、”較低”、”之上”、”較高”及其相似者, 係為了簡單描述如圖中繪示之元件或特徵相對另一元件或特徵之關係。這些空間性相對詞語意圖涵蓋除了圖中所繪示方位以外,裝置於使用或操作中之不同方位。此設備或組件亦可轉向(旋轉90度或於其他方向),而所使用之空間性詞語亦可依此理解。
隨著積體電路的密度增加,金屬內連線層中線路的電阻-電容(RC)延遲已經開始對積體電路效能有顯著影響。現代積體電路(ICs)藉由使用銅代替鋁及使用低介電常數介電質代替二氧化矽(SiO2)以減少金屬內連線層中的電阻-電容延遲。亦可藉由調整尺寸(scaling)來使用較粗的線路製作較長連接以減少電阻-電容延遲。
調整尺寸係藉由改變金屬內連線層之間的線路粗度和寬度完成。最低的金屬內連線層,其最接近基板,具有最細和最窄的線路。在最低層中的線路具有最高的電阻-電容延遲,其被用於產生局部內連接。線路的粗度、寬度和間隔隨著金屬內連線層增加而逐漸提升。最頂層的金屬內連線層具有最粗、最寬且最廣間隔的線路。最上層具有最低的電阻-電容延遲,且被用於電源和時脈分佈(clock distribution)以及全區訊號路由(global signal routing)。
通常現代的積體電路包括數千個具有複雜相互關係的元件。由於這樣的複雜性,經常藉由電子設計自動化(electronic design automation,EDA)程序的運算來決定線路金屬內連線層之間線路的位置和路由。通常,許多不同的電路設計可以符合提供給電子設計自動化程式的功能性規格。除了基 本的設計限制,還有與例如:效能、功率、訊號完整性、可靠性和產量等多種不同的效能目標有關的項目。由於評估限制函數和目標函數大量的可行性和運算需求,定義最佳設計在數學上是難以獲得的。在數學上難以獲得,意指存在最佳解(值/設計)但無法在可行的時間週期內被確定。因此,雖然電子設計自動化尋求最佳解,但求解過程一定會被為了在實際時間限制內求得最佳解的設計規則所限制。
已經證實對每個電阻式隨機存取記憶體單元提供電晶體這種具有1T1R架構的電阻式隨機存取記憶體裝置,其耐用性時常受限於電晶體的壽命。更進一步證實電晶體的老化主要發生在重置作業期間。由於基體效應(body effect),重置作業在電晶體閘極上所需的電壓比設置作業要高的多。已發現降低源極線的片電阻(sheet resistance),可顯著提昇重置速度。舉例而言,藉由將源極線的尺寸從位於第二金屬內連線層(M2)中的傳統線路尺寸,增加至位於第六金屬交聯層(M6)中的線路尺寸,可以使重置作業所需的時間減少大約一個數量級(one order of magnitude)。而電阻式隨機存取記憶體的電晶體壽命和電阻式隨機存取記憶體裝置的耐久性可以因而增加約一個數量級。
第1圖根據本揭露的一些實施例提供積體電路裝置100的繪示圖。積體電路裝置100包括半導體基板101和形成於基板101之上的複數個金屬內連線層131(M1-M6)。電阻式隨機存取記憶體單元125可以形成於金屬內連線層131其中之一、這些層其中兩層之間或更高的膜層之中。在大多數的實施 例中,電阻式隨機存取記憶體單元125形成於第四(M4)金屬內連線層131之上以滿足熱預算(thermal budget)限制。在一些實施例中,電阻式隨機存取記憶體單元125形成於第四(M4)與第五(M5)金屬內連線層131之間,如第1圖中所示。
電阻式隨機存取記憶體單元125是形成記憶區塊(memory block)之電阻式隨機存取記憶體單元125陣列的其中之一。於記憶區塊中,用以定位電阻式隨機存取記憶體單元125之位元線133係形成於電阻式隨機存取記憶體單元125上的金屬內連線層131中。在第1圖的實施例中,位元線133形成於第五(M5)金屬內連線層131之中。在大多數的實施例中,位元線133藉由導孔129連接至電阻式隨機存取記憶體單元125的頂電極127。
用於選擇電阻式隨機存取記憶體單元125的轉換裝置形成於基板101上。在第1圖的實施例中,轉換裝置是電晶體105。這代表實施例具有1T1R架構。在一些實施例中,轉換裝置是二極體且其架構為1D1R。在一些實施例中,轉換裝置是雙極性接面型電晶體(bipolar junction transistor)且其架構為1BJT1R。在一些實施例中,轉換裝置是雙極性轉換器(bipolar switch)且其架構為1S1R。
在第1圖的實施例中,電晶體105是被隔離區域103分離之電阻式隨機存取記憶體單元125陣列的其中之一。電晶體105包括源極區域107、汲極區域113、閘極111和閘極介電109。汲極區域113經由接觸插塞115、形成於第一至第四(M1-M4)金屬內連線層131之中的導孔119、以及形成於這些金 屬內連線層131之間的導孔117連接至電阻式隨機存取記憶體單元125的底電極123。用以轉換電晶體105的字元線135係形成於第三(M3)金屬內連線層131之中。
源極線137供給用以重置電阻式隨機存取記憶體單元125之電流脈衝。在裝置100中,源極線137經由接觸插塞145、形成於第一至第四(M1-M5)金屬內連線層131之中的導孔143、以及形成於這些金屬內連線層131之間的導孔141連接至源極區域107。經由傳統設計規則,源極線137將會被定位於第二(M2)金屬內連線層131之中且可以具有比位元線133更小的剖面面積。根據本揭露的一些實施例,源極線137具有的剖面面積大於或等於位元線133的剖面面積。在大多數的實施例中,源極線137具有的剖面面積大於或等於位元線133的剖面面積。在大多數的實施例中,源極線137形成於電阻式隨機存取記憶體單元125之上的金屬內連線層131之中。在大多數的實施例中,源極線137形成於金屬內連線層131之中,且此金屬內連線層131位於位元線133所在之金屬內連線層131之上。在第1圖的實施例中,源極線137形成於第六(M6)金屬內連線層131之中。
在大多數的實施例中,金屬內連線層131係位於調整配置(scaled arrangement)中。在調整配置中,在基板101之上,任一金屬內連線層131中之導電線的剖面面積平均值、眾數或最大值都隨著基板101之上的高度增加而增加。在單一金屬內連線層131中的導電線寬度通常是一致的,因此在大多數實施例中,在特定金屬內連線層131中的導電線的剖面面積平 均值、眾數或最大值全部都是大約相等的。
在一些實施例中,一些相鄰金屬內連線層131的導電線的剖面面積平均值、眾數(mode)或最大值可能相同。在大多數的實施例中,一些金屬內連線層131的導電線的剖面面積平均值、眾數或最大值係大於其他金屬內連線層131,且具有較大的剖面面積平均值、眾數或最大值數值的金屬內連線層131係在那些具有較小數值的膜層之上。在一些實施例中,導電線在剖面圖中是大約矩形,而剖面面積是厚度與寬度的乘積。厚度係指垂直或基本上垂直於基板101的尺寸。寬度係指平行或基本上平行於基板101的尺寸,且在一些實施例中,其係與那些遠大於被稱之為導電線結構寬度之長度有所區隔。增加剖面面積可以透過增加寬度、增加厚度或增加二者而實現。在大多數的實施例中,片電阻與剖面面積大約成反比。
第2A-2C圖繪示導電線153、155和157,根據本揭露的一些實施例。導電線153、155和156分別具有寬度153W、155W和157W,以及厚度153T、155T和157T。在一些實施例中,導電線153形成於第二(M2)金屬內連線層131之中。可以預期以現前技術的電子設計自動化程式會把源極線置放於M2之中。在一些實施例中,導電線153形成於第三(M3)金屬內連線層131之中。在一些實施例中,導電線153是字元線(WL)135。在一些實施例中,導電線155形成於第五(M5)金屬內連線層131之中。在一些實施例中,導電線155是位元線(BL)133。在一些實施例中,導電線157形成於第六(M6)金屬內連線層131之中。在一些實施例中,導電線157是源極線(SL)137。下列表格根據本 揭露的一些實施例提供這些導電線的相對尺寸和剖面面積的範圍:
根據本揭露的一些實施例,相較於根據傳統設計規則配置或置放源極線137所得的剖面面積和片電阻,將源極線137置放於第四(M4)金屬內連線層131之上,增加其剖面面積及降低其片電阻兩倍或更多。在一些實施例中,源極線137的剖面面積與位元線133的剖面面積相等。在大多數的實施例中,源極線137的剖面面積大於位元線133的剖面面積。在一些實施例中,位元線133和電阻式隨機存取記憶體單元125被置放或形成於膜層中,此膜層係位於包含源極線133和字元線135的金屬內連線層131之間。在大多數的實施例中,字元線135係位於位元線133和電阻式隨機存取記憶體單元125之下。
位元線133、字元線135和源極線137係用於設置(ser)或重置(reset)電阻式隨機存取記憶體單元125。第3圖提供 用以設置電阻式隨機存取記憶體單元125的流程300的例子。流程300包括步驟301,設置源極線137為參考電壓(reference voltage),其通常是接地(ground);步驟303,設置字元線135為足以啟動電晶體105的偏差電壓;以及步驟305,脈衝位元線133以提供電壓-電流循環(voltage-current cycle),如第4圖中所示。在大多數的實施例中,對於設置作業300,1.4伏特的偏差電壓係足以啟動電晶體105。
第5圖提供用以重置電阻式隨機存取記憶體單元125的流程310的例子。流程310包括步驟311,設置位元線133為參考電壓,其通常是接地;步驟313,設置字元線135為足以啟動電晶體105的偏差電壓;以及步驟315,脈衝源極線137以提供電壓-電流循環,如第6圖中所示。在大多數的實施例中,偏差電壓需要超過2伏特,對於重置作業310,例如:2.4伏特係足以啟動電晶體105。如第4和第6圖所示,重置作業310相較於設置作業300需要更高振幅的脈衝。所示的電壓是元件125的跨過電壓。步驟303和313以略為較高的電壓脈衝位元線133或源極線137,以克服這些線的寄生電阻(parasitic resistances)。提供源極線137低於位元線133的片電阻,使得設置和重置流程的脈衝需求更接近相等。
第7圖根據本揭露的另一個實施例的例子,提供用以形成電阻式隨機存取記憶體單元125的流程200的流程圖。根據本揭露的一些實施例,流程200可以形成電阻式隨機存取記憶體裝置100。根據本揭露的一些實施例,第8-10圖和第16-17圖繪示製造電阻式隨機存取記憶體裝置100的中間階段。根據 本揭露的一些實施例,第11-15圖繪示形成電阻式隨機存取記憶體單元125各個階段的剖面圖,以及如第16圖所標示之區域126之中的結構。
流程200始於前段(front end of line,FEOL)製程210。前段製程210可以包括形成用以選擇電阻式隨機存取記憶體單元125之轉換裝置的步驟。在第7圖中的例子中,前段製程210包括在基板101中形成隔離區域103的步驟211、在基板101上形成電晶體105的步驟213、矽化(saliciding)電晶體105之源極區域107和汲極區域113的步驟215以及形成源極接觸145和汲極接觸115的步驟217。第8圖繪示緊接在前段製程210之後的裝置100。
繼續流程200的步驟220,如第9圖中所示,形成用於裝置100的第一至第四(M1-M4)金屬內連線層131。步驟220包括形成字元線135的步驟221。在大多數的實施例中,字元線135形成於第一至第三金屬內連線層131之中。在一些實施例中,字元線135形成於第三(M3)金屬內連線層131其中之一之中,如第9圖中所示。
金屬內連線層131包括在介電質139基質(matrices)中的導電線和導孔。導電線和導孔可以由任何導電材料所形成。在一些實施例中,第一金屬內連線層(M1)之上所有金屬內連線層131的導電材料為銅。介電質139可以是任何適合的介電材料且可以包括多層不同的介電材料。在大多數的實施例中,介電質139是低介電(low-k dielectric)的材料。在一些實施例中,介電質139是超低介電的材料。超低介電的材料是材料具 有約2.1或更低的介電常數。超低介電的材料通常由具有20%或更多空洞(孔或氣隙)的低介電材料所形成。在大多數的實施例中,介電蝕刻停止層121形成於第一(M1)至第四(M4)之每一個金屬內連線層131之上。在大多數的實施例中,金屬內連線層131藉由鑲嵌(damascene)或雙重鑲嵌(dual damascene)製程所形成。
流程200繼續到形成電阻式隨機存取記憶體單元125的系列步驟230。這些步驟的第一步是形成孔洞124,而電阻式隨機存取記憶體單元125可藉此與位於下方金屬內連線層131中的導孔119形成接觸,如第10和11圖中所示。孔洞124可以形成穿過介電質139,或只穿過蝕刻停止層121,如圖中所示。
系列步驟230繼續到步驟233,形成電阻式隨機存取記憶體堆疊160,而電阻式隨機存取記憶體單元125由此形成。在一些實施例中,在步驟233之前,導電材料填入孔洞124以產生底電極導孔。在其他實施例中,電阻式隨機存取記憶體堆疊160形成於孔洞124之上且填入孔洞124,如第12圖中所示。在大多數的實施例中,電阻式隨機存取記憶體堆疊160包括擴散阻障層161、底電極層163、電阻式隨機存取記憶體介電質層165、蓋層167和頂電極層169,如第12圖中所示。這些層的順序是針對位元線133耦合至頂電極層169的案例。當包括蓋層167時,位元線可以被定義做為定址線(addressing line),其耦合至電阻式隨機存取記憶體介電質層165與蓋層167的同一邊。
擴散阻障層161是可選的(optional)。可以包括擴散 阻障層161以防止由底部接觸像是導孔119的材料所造成之底電極層163汙染。在一些包括擴散阻障層161的實施例中,底部接觸為銅而底電極163為易受銅汙染的材料。在部份此些實施例中,底電極層163為氮化鈦(TiN)。擴散阻障層161可以具有任何適合的組成以及可以藉由任何適合的製程所形成。在大多數的實施例中,擴散阻障層161是從由鋁(Al)、錳(Mn)、鈷(Co)、鈦(Ti)、鉭(Ta)、鎢(W)、鎳(Ni)、錫(Sn)、鎂(Mg)組成的群組中所選出的金屬之導電氧化物、氮化物或氮氧化物。在一些實施例中,擴散阻障層161是氮化鉭(TaN)。擴散阻障層161可以具有任何適合的厚度。適合的厚度是大到足以提供作為有效的擴散阻障層,但不會過大導致過高的電阻。在大多數的實施例中,擴散阻障層161之厚度範圍介於20-300埃(Å)。在一些實施例中,擴散阻障層161之厚度範圍介於100-300埃(Å),例如:200埃(Å)。
底電極層163可以具有任何適合的組成以及可以藉由任何適合的製程所形成。適合的組成之例子包括金屬、金屬氮化物和摻雜多晶矽(doped polysilicon),但不限於此。在一些實施例中,底電極層163是金屬。舉例而言,金屬可以是鋁(Al)、鈦(Ti)、鉭(Ta)、金(Au)、鉑(Pt)、鎢(W)、鎳(Ni)、銥(Ir)或銅(Cu)。在一些實施例中,底電極層163是金屬氮化物。舉例而言,金屬氮化物可以是氮化鉭(TaN)。在一些實施例中,底電極層163是摻雜多晶矽。摻雜多晶矽可以是p+摻雜多晶矽或n+摻雜多晶矽二者其一。在大多數的實施例中,底電極層163之厚度範圍介於20-200埃(Å)。在一些實施例中,底電極層163 之厚度範圍介於50-150埃(Å),例如:100埃(Å)。
電阻式隨機存取記憶體介電質165可為任何適用於電阻式隨機存取記憶體單元的資料儲存層的材料。電阻式隨機存取記憶體單元資料儲存層之適宜材料係可經誘導而進行介於高阻態及低阻態間可逆相變化的材料。在一些實施例中,相變化係介於非晶態及金屬態。此相變化可伴隨或相關於化學組成之改變。例如:當非晶態金屬氧化物進行相變化為金屬態時可能失去氧。此氧可能儲存於仍為非晶態之部份電阻式隨機存取記憶體介電質165或鄰近層中。在低阻態時,電阻式隨機存取記憶體介電質165為高介電常數介電質(high-k dielectric)。在部份實施例中,電阻式隨機存取記憶體介電質165為過渡金屬氧化物。電阻式隨機存取記憶體介電質165之適宜材料的例子包括:氧化鎳(NiOx)、氧化鉭(TayOx)、氧化鈦(TiOx)、氧化鉿(HfOx)、氧化鉭(TayOX)、氧化鎢(WOx)、氧化鋯(ZrOx)、氧化鋁(AlyOx)及鈦酸鍶(SrTiOx)。在大多數的實施例中,電電阻式隨機存取記憶體介電質165之厚度範圍介於20-100埃(Å)。電阻式隨機存取記憶體介電質165之厚度範圍介於30-70埃(Å),例如:50埃(Å)。
蓋層167是可選的(optional)。在一些實施例中,蓋層167提供實行電阻式隨機存取記憶體介電質165相變化的氧儲存功能。在一些實施例中,蓋層167為金屬或含氧濃度相對低之金屬氧化物。適用於蓋層167之金屬的例子包括鈦(Ti)、鉿(Hf)、鉑(Pt)及鋁(Al)。適用於蓋層167的金屬氧化物的例子包括氧化鈦(TiOX)、氧化鉿(HfOX)、氧化鋯(ZrOX)、氧化鍺 (GeOX)、氧化鈰(CeOX)。蓋層167可以具有任何適合的厚度。在大多數的實施例中,蓋層167之厚度範圍介於20-100埃(Å)。在一些實施例中,蓋層167之厚度範圍介於30-70埃(Å),例如:50埃(Å)。在提供蓋層167的例子中,其位置係在電阻式隨機存取記憶體介電質165與位元線133連接的同一側。
頂電極層169可以具有任何被確定適用於底電極層163的組成。頂電極層169可以具有任何適合的厚度。在大多數的實施例中,頂電極層169之厚度範圍介於100-400埃(Å)。在典型的實施例中,頂電極層169之厚度範圍介於150-300埃(Å),例如:250埃(Å)。
形成電阻式隨機存取記憶體單元125的系列步驟230可以繼續到圖案化頂電極層169的步驟235和形成間隔物(spacer)171的步驟237,如第13圖中所示。在大多數的實施例中,圖案化頂電極層169的步驟235包括持續蝕刻穿過蓋層167。在大多數的實施例中,電阻式隨機存取記憶體介電質165在圖案化頂電極169中提供作為蝕刻停止層。形成間隔物171的步驟237包括沉積間隔物材料層和蝕刻以形成間隔物171。間隔物171可以由任何適合的間隔物材料所形成。適用於間隔物171的材料,舉例而言,包括氮化矽(SiN)、氮氧化矽(SiON)和氧化矽(SiO2),但不限於此。
系列步驟230繼續到步驟239,其圖案化底電極層163以形成如第14圖中所示之結構。如第14圖中所示,圖案化底電極層163可以包括圖案化蓋層161。
流程200繼續到步驟240,形成頂電極導孔129以 形成如第15和16圖中所示之結構。在大多數的實施例中,形成頂電極導孔129包括形成介電質層139、圖案化用於頂電極導孔129之穿過介電質層139的孔洞,以及以金屬填入孔洞以形成頂電極導孔129,如第15和16圖中所示。
流程200繼續到步驟250,形成第五(M5)金屬內連線層131以形成如第17圖中所示之結構。在本例中,形成第五(M5)金屬內連線層131包括形成位元線133的步驟251。流程200的順序將位元線133置放於電阻式隨機存取記憶體單元125之上。
流程200繼續到步驟250,形成第六(M6)金屬內連線層131以形成如第1圖中所示之結構。在本例中,形成第六(M5)金屬內連線層131包括形成源極線137的步驟261。流程200的順序將源極線137置放於電阻式隨機存取記憶體單元125之上且於位元線133之上。以傳統尺寸比例的金屬內連線層131,這使得源極線137的剖面面積大於位元線133的剖面面積且大於電阻式隨機存取記憶體單元125先前形成的源極線的剖面面積。
本揭露一實施例是包括電阻式隨機存取記憶體單元陣列之積體電路裝置、連接至電阻式隨機存取記憶體單元陣列的位元線陣列,以及用於電阻式隨機存取記憶體單元陣列的源極線陣列。源極線和位元線係配置以乘載用以設置和重置電阻式隨機存取記憶體單元的電流。源極線具有較位元線更大的剖面面積。
本揭露另一實施例是積體電路裝置,包括:半導體基板、形成於半導體基板之上的複數個金屬內連線層、位於 二個金屬內連線層之間的電阻式隨機存取記憶體單元、耦合至電阻式隨機存取記憶體單元的位元線,以及配置以選擇性地耦合至電阻式隨機存取記憶體單元的源極線。源極線和位元線都位於半導體基板之上比電阻式隨機存取記憶體單元更高的金屬內連線層之中。
本揭露另一實施例是重置電阻式隨機存取記憶體單元的方法。此法包括耦合電阻式隨機存取記憶體單元的頂電極至位元線、耦合電阻式隨機存取記憶體單元的底電極至源極線,此源極線具有較位元線更低的片電阻、以及驅動源極線的電壓以傳送電流脈衝穿過電阻式隨機存取記憶體單元。此電流脈衝重置電阻式隨機存取記憶體單元。
本揭露另一實施例是操作具有電阻式隨機存取記憶體單元積體電路裝置的方法。電阻式隨機存取記憶體單元具有頂電極和底電極,以及高組態和低組態。此法包括設置電阻式隨機存取記憶體單元至高組態和重置電阻式隨機存取記憶體單元至低組態。重置電阻式隨機存取記憶體單元至低組態包括:通過源極線連接電阻式隨機存取記憶體單元的底電極至源極電位,而通過位元線連接電阻式隨機存取記憶體單元的頂電極至參考電位。源極線具有較位元線更大的剖面面積。
另一個本揭露的實施例是製造積體電路裝置的方法。此方法包括:使半導體基板通過前段製程、形成第一組金屬內連線層於基板之上、形成電阻式隨機存取記憶體單元於第一組金屬內連線層之上以及形成第二組金屬內連線層於第一組金屬內連線層與電阻式隨機存取記憶體單元之上。形成第二 組金屬內連線層包括形成用以設置和重置電阻式隨機存取記憶體單元的位元線和源極線。
上述列舉概述了一些實施例的特徵,以使此技藝人士對本揭露之各個面向更為明瞭。應了解的是,此技藝人士可以本揭露為基礎設計或改良其他製程及結構,以執行及/或達成與本文不同實施例中所述之相同目的及/或相同之優點。此技藝人士亦應可理解,此類等同結構並未偏離本揭露之精神與範圍,且其可在不偏離本揭露之精神與範圍中做各種改變、取代及變化。

Claims (20)

  1. 一種積體電路裝置,包括:一電阻式隨機存取記憶體單元陣列;一位元線陣列,連接至該電阻式隨機存取記憶體單元陣列,任一該些位元線具有一第一剖面面積;以及一源極線陣列,用於該電阻式隨機存取記憶體單元陣列,任一該些源極線具有一第二剖面面積;其中該第二剖面面積係大於該第一剖面面積;以及該些源極線及該些位元線係配置以承載用以設置及重置該些電阻式隨機存取記憶體單元之電流。
  2. 如申請專利範圍第1項所述之積體電路裝置,更包括:一電晶體陣列,一對一對應於該些電阻式隨機存取記憶體單元,該些電晶體包括複數個源極區域、複數個汲極區域及複數個閘極電極;其中該些源極區域連接至該些源極線;以及該些汲極區域係連接至該些電阻式隨機存取記憶體單元。
  3. 如申請專利範圍第2項所述之積體電路裝置,更包括:一字元線陣列,配置以定址該些電阻式隨機存取記憶體單元;其中該些字元線係連接至該些閘極電極。
  4. 如申請專利範圍第3項所述之積體電路裝置,更包括:一基板;複數個金屬內連線層,位於該基板之上之不同高度;其中該電阻式隨機存取記憶體單元陣列係位於該些金屬內 連線層其中兩層之間;該些源極線係位於該基板之上高於該電阻式隨機存取記憶體單元陣列之一金屬內連線層中;該些位元線係位於該基板之上高於該電阻式隨機存取記憶體單元陣列之一金屬內連線層中;以及該些字元線係位於該基板之上不高於該電阻式隨機存取記憶體單元陣列之一金屬內連線層中。
  5. 如申請專利範圍第1項所述之積體電路裝置,更包括:一基板;複數個金屬內連線層,位於該基板之上之不同高度;其中該電阻式隨機存取記憶體單元陣列係位於該些金屬內連線層其中兩層之間;以及該些源極線係位於該基板上高於該些電阻式隨機存取記憶體單元之一金屬內連線層中。
  6. 如申請專利範圍第5項所述之積體電路裝置,其中:該些位元線係連接至該些電阻式隨機存取記憶體單元之頂電極;以及該些位元線係位於該基板之上高於該電阻式隨機存取記憶體單元陣列之一金屬內連線層中。
  7. 如申請專利範圍第6項所述之積體電路裝置,其中:該些源極線係位一金屬內連線層中,且該金屬內連線層係高於該些位元線所在之該金屬內連線層。
  8. 如申請專利範圍第7項所述之積體電路裝置,其中該些金屬內連線層之至少兩層係形成於該電阻式隨機存取記憶體單 元陣列之下。
  9. 如申請專利範圍第8項所述之積體電路裝置,更包括:一電晶體陣列,形成於該基板之上低於該些金屬內連線層,該些電晶體包括複數個源極區域、複數個汲極區域及複數個閘極電極;其中該些電晶體之該些源極區域連接至該些源極線;以及該些電晶體之該些汲極區域係連接至該些電阻式隨機存取記憶體單元之底電極。
  10. 如申請專利範圍第9項所述之積體電路裝置,其中該些金屬內連線層之至少四層係形成於該電阻式隨機存取記憶體單元陣列之下。
  11. 如申請專利範圍第1項所述之積體電路裝置,更包括:一基板具有一表面;以及複數個金屬內連線層位於該表面之上;其中該電阻式隨機存取記憶體單元陣列係位於該些金屬內連線層其中兩層之中;該些電阻式隨機存取記憶體單元包括複數個頂電極、複數個底電極及位於該些頂電極及該些底電極之間的複數個電阻式隨機存取記憶體單元介電層;該些位元線係連接至該些頂電極;該些底電極係連接至位於該基板表面上之複數個第一接觸;以及該些源極線係連接至位於該基板表面上之複數個第二接觸。
  12. 如申請專利範圍第11項所述之積體電路裝置,其中該些源極線係位於該基板表面上高於該電阻式隨機存取記憶體單元陣列之一金屬內連線層中。
  13. 如申請專利範圍第11項所述之積體電路裝置,其中該些源極線係位於該基板表面上高於該些位元線之一金屬內連線層中。
  14. 一種重置具有頂電極及底電極之電阻式隨機存取記憶體單元的方法,包括:耦合該頂電極至一位元線;耦合該底電極至一源極線,其中該源極線具有之片電阻係小於該位元線;以及驅動該源極線之電壓以傳送一電流脈衝通過該電阻式隨機存取記憶體單元;其中該電流脈衝重置該電阻式隨機存取記憶體單元。
  15. 如申請專利範圍第14項所述之方法,其中:該底電極係經由具有一閘極之一電晶體耦合至該源極線;以及耦合該底電極至該源極線包括驅動該閘極之電壓。
  16. 一種積體電路裝置的製造方法,包括:使一半導體基板通過前段製程;形成一第一組金屬內連線層於該基板之上;形成一電阻式隨機存取記憶體單元於該第一組金屬內連線層之上;以及形成一第二組金屬內連線層於該第一組金屬內連線層與該 電阻式隨機存取記憶體單元之上;其中形成該第二組金屬內連線層包括形成用以設置和重置該電阻式隨機存取記憶體單元的一位元線和一源極線。
  17. 如申請專利範圍第16項所述之方法,其中位於該第一組金屬內連線層之一金屬內連線層具有之厚度係小於該源極線所在之一金屬內連線層。
  18. 如申請專利範圍第16項所述之方法,其中:使該半導體基板通過前段製程包括形成複數個接觸於該基板上;以及形成該第一組金屬內連線層包括形成連接該源極線及該電阻式隨機存取記憶體單元至該些接觸的複數個導孔。
  19. 如申請專利範圍第16項所述之方法,其中該位元線係在該源極線之前形成。
  20. 如申請專利範圍第16項所述之方法,其中該第一組金屬內連線層包括至少四層金屬內連線層。
TW103145706A 2013-12-27 2014-12-26 積體電路裝置及其製造方法、及重置具有頂電極及底電極之電阻式隨機存取記憶體單元的方法 TWI538269B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201361921148P 2013-12-27 2013-12-27
US14/152,244 US9230647B2 (en) 2013-12-27 2014-01-10 Metal line connection for improved RRAM reliability, semiconductor arrangement comprising the same, and manufacture thereof

Publications (2)

Publication Number Publication Date
TW201535813A true TW201535813A (zh) 2015-09-16
TWI538269B TWI538269B (zh) 2016-06-11

Family

ID=53482549

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103145706A TWI538269B (zh) 2013-12-27 2014-12-26 積體電路裝置及其製造方法、及重置具有頂電極及底電極之電阻式隨機存取記憶體單元的方法

Country Status (5)

Country Link
US (3) US9230647B2 (zh)
KR (1) KR101667857B1 (zh)
CN (1) CN104752456B (zh)
DE (1) DE102014119142A1 (zh)
TW (1) TWI538269B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10312189B2 (en) 2015-11-16 2019-06-04 Taiwan Semiconductor Manufacturing Co., Ltd. Enhancing integrated circuit density with active atomic reservoir
US10950540B2 (en) 2015-11-16 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Enhancing integrated circuit density with active atomic reservoir
TWI747904B (zh) * 2016-01-25 2021-12-01 南韓商三星電子股份有限公司 系統晶片、時鐘閘控元件、時鐘多工器元件及分頻元件

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI544670B (zh) * 2014-03-26 2016-08-01 華邦電子股份有限公司 非揮發性記憶體元件及其製造方法
US9818694B2 (en) * 2015-11-16 2017-11-14 Taiwan Semiconductor Manufacturing Company, Ltd. Active atomic reservoir for enhancing electromigration reliability in integrated circuits
US9704564B2 (en) * 2015-11-30 2017-07-11 Taiwan Semiconductor Manufacturing Company, Ltd. SRAM structure with reduced capacitance and resistance
US9666587B1 (en) * 2016-01-29 2017-05-30 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
US10163981B2 (en) 2016-04-27 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. Metal landing method for RRAM technology
CN107665946A (zh) * 2016-07-29 2018-02-06 联华电子股份有限公司 半导体元件及其制造方法
US9947680B2 (en) * 2016-09-16 2018-04-17 Toshiba Memory Corporation Semiconductor memory device
US10157840B2 (en) * 2016-12-02 2018-12-18 Taiwan Semiconductor Manufacturing Company Limited Integrated circuit having a high cell density
TWI713242B (zh) 2017-01-23 2020-12-11 聯華電子股份有限公司 電阻式記憶體及其製作方法
US10756258B2 (en) 2017-11-27 2020-08-25 Taiwan Semiconductor Manufacturing Co., Ltd. Memory device and fabrication method thereof
US10916498B2 (en) * 2018-03-28 2021-02-09 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnect structure for logic circuit
KR20190122421A (ko) 2018-04-20 2019-10-30 삼성전자주식회사 반도체 소자
US10985316B2 (en) 2018-09-27 2021-04-20 Taiwan Semiconductor Manufacturing Co., Ltd. Bottom electrode structure in memory device
US11910723B2 (en) 2019-10-31 2024-02-20 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device with electrically parallel source lines
US11705177B2 (en) * 2021-03-12 2023-07-18 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices and methods of manufacturing thereof

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6849891B1 (en) 2003-12-08 2005-02-01 Sharp Laboratories Of America, Inc. RRAM memory cell electrodes
JP4401874B2 (ja) * 2004-06-21 2010-01-20 株式会社ルネサステクノロジ 半導体装置
US7169637B2 (en) 2004-07-01 2007-01-30 Sharp Laboratories Of America, Inc. One mask Pt/PCMO/Pt stack etching process for RRAM applications
US7230845B1 (en) * 2005-07-29 2007-06-12 Grandis, Inc. Magnetic devices having a hard bias field and magnetic memory devices using the magnetic devices
US7531825B2 (en) 2005-12-27 2009-05-12 Macronix International Co., Ltd. Method for forming self-aligned thermal isolation cell for a variable resistance memory array
KR101176543B1 (ko) 2006-03-10 2012-08-28 삼성전자주식회사 저항성 메모리소자
US7407858B2 (en) 2006-04-11 2008-08-05 Sharp Laboratories Of America, Inc. Resistance random access memory devices and method of fabrication
US7524722B2 (en) 2006-10-12 2009-04-28 Macronix International Co., Ltd. Resistance type memory device and fabricating method and operating method thereof
US7382647B1 (en) 2007-02-27 2008-06-03 International Business Machines Corporation Rectifying element for a crosspoint based memory array architecture
TWI357149B (en) 2007-03-22 2012-01-21 Ind Tech Res Inst Resistance random access memory and fabricating me
US7579612B2 (en) 2007-04-25 2009-08-25 Taiwan Semiconductor Manufacturing Company, Ltd. Resistive memory device having enhanced resist ratio and method of manufacturing same
US8154003B2 (en) 2007-08-09 2012-04-10 Taiwan Semiconductor Manufacturing Company, Ltd. Resistive non-volatile memory device
TWI364836B (en) 2007-11-23 2012-05-21 Ind Tech Res Inst Resistance memory and method for manufacturing the same
US8669597B2 (en) * 2008-05-06 2014-03-11 Spansion Llc Memory device interconnects and method of manufacturing
US7782646B2 (en) 2008-06-30 2010-08-24 International Business Machines Corporation High density content addressable memory using phase change devices
US7795606B2 (en) 2008-08-05 2010-09-14 Seagate Technology Llc Non-volatile memory cell with enhanced filament formation characteristics
US20100108980A1 (en) 2008-11-03 2010-05-06 Industrial Technology Research Institute Resistive memory array
KR101052875B1 (ko) 2008-12-30 2011-07-29 주식회사 하이닉스반도체 저항성 램 소자의 제조방법
JP5282607B2 (ja) 2009-02-26 2013-09-04 ソニー株式会社 抵抗変化型メモリデバイスおよびその動作方法
WO2010103649A1 (ja) * 2009-03-12 2010-09-16 富士通株式会社 複合抵抗変化素子及びその製造方法
TWI431825B (zh) 2009-05-26 2014-03-21 Ind Tech Res Inst 交叉點型電阻式記憶體陣列以及其製造方法
US8325508B2 (en) 2009-06-08 2012-12-04 Panasonic Corporation Writing method for variable resistance nonvolatile memory element, and variable resistance nonvolatile memory device
US20120044749A1 (en) 2009-11-02 2012-02-23 Shunsaku Muraoka Variable resistance nonvolatile storage device and method of forming memory cell
TWI416661B (zh) 2009-12-29 2013-11-21 Ind Tech Res Inst 空隙製造方法、電阻式記憶元件及其製造方法
US20120020140A1 (en) 2010-07-20 2012-01-26 Industrial Technology Research Institute Resistive memory cell and operation thereof, and resistive memory and operation and fabrication thereof
US9219005B2 (en) * 2011-06-28 2015-12-22 Monolithic 3D Inc. Semiconductor system and device
EP2731110B1 (en) * 2010-12-14 2016-09-07 SanDisk Technologies LLC Architecture for three dimensional non-volatile storage with vertical bit lines
US8699259B2 (en) * 2011-03-02 2014-04-15 Sandisk 3D Llc Non-volatile storage system using opposite polarity programming signals for MIM memory cell
US20120241710A1 (en) 2011-03-21 2012-09-27 Nanyang Technological University Fabrication of RRAM Cell Using CMOS Compatible Processes
US9299746B2 (en) 2011-10-12 2016-03-29 Hewlett-Packard Enterprise Development LP Select device for cross point memory structures
JP5867704B2 (ja) * 2011-12-21 2016-02-24 凸版印刷株式会社 不揮発性メモリセルアレイ
US8659090B2 (en) 2011-12-22 2014-02-25 Taiwan Semiconductor Manufacturing Company, Ltd. Resistive memory and methods for forming the same
US9112148B2 (en) * 2013-09-30 2015-08-18 Taiwan Semiconductor Manufacturing Co., Ltd. RRAM cell structure with laterally offset BEVA/TEVA

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10312189B2 (en) 2015-11-16 2019-06-04 Taiwan Semiconductor Manufacturing Co., Ltd. Enhancing integrated circuit density with active atomic reservoir
TWI662675B (zh) * 2015-11-16 2019-06-11 台灣積體電路製造股份有限公司 積體電路
US10950540B2 (en) 2015-11-16 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Enhancing integrated circuit density with active atomic reservoir
TWI747904B (zh) * 2016-01-25 2021-12-01 南韓商三星電子股份有限公司 系統晶片、時鐘閘控元件、時鐘多工器元件及分頻元件

Also Published As

Publication number Publication date
KR20150077330A (ko) 2015-07-07
CN104752456A (zh) 2015-07-01
US9472596B2 (en) 2016-10-18
US20150187418A1 (en) 2015-07-02
TWI538269B (zh) 2016-06-11
DE102014119142A1 (de) 2015-07-02
CN104752456B (zh) 2018-01-26
US20170033161A1 (en) 2017-02-02
KR101667857B1 (ko) 2016-10-19
US9230647B2 (en) 2016-01-05
US20160099291A1 (en) 2016-04-07
US9893122B2 (en) 2018-02-13

Similar Documents

Publication Publication Date Title
TWI538269B (zh) 積體電路裝置及其製造方法、及重置具有頂電極及底電極之電阻式隨機存取記憶體單元的方法
US11944021B2 (en) Metal landing on top electrode of RRAM
US11158789B2 (en) Leakage resistant RRAM/MIM structure
KR101671632B1 (ko) 개선된 저항성 랜덤 액세스 메모리(rram) 구조
CN104900804B (zh) 具有导电蚀刻停止层的rram单元结构
TWI699914B (zh) 半導體元件及其製作方法
KR101598716B1 (ko) Rram 디바이스의 상부 전극 차단층
TW589753B (en) Resistance random access memory and method for fabricating the same
TWI713242B (zh) 電阻式記憶體及其製作方法
TWI403011B (zh) Nonvolatile semiconductor memory device
TWI524477B (zh) 記憶體陣列中之電阻式記憶體單元的形成方法、記憶體單元裝置及電阻式開關記憶體陣列
US10957742B2 (en) Resistive random-access memory array with reduced switching resistance variability
CN112310281A (zh) 集成电路元件及其制造方法
US20100237319A1 (en) Nonvolatile semiconductor memory device
US9257486B2 (en) RRAM array having lateral RRAM cells and vertical conducting structures
US20230157187A1 (en) Resistive memory device with enhanced local electric field and methods of forming the same
US20230284540A1 (en) Resistive memory device with ultra-thin barrier layer and methods of forming the same