TW201403825A - 積體電路裝置及其製造方法 - Google Patents

積體電路裝置及其製造方法 Download PDF

Info

Publication number
TW201403825A
TW201403825A TW102121473A TW102121473A TW201403825A TW 201403825 A TW201403825 A TW 201403825A TW 102121473 A TW102121473 A TW 102121473A TW 102121473 A TW102121473 A TW 102121473A TW 201403825 A TW201403825 A TW 201403825A
Authority
TW
Taiwan
Prior art keywords
trench
gate
body portion
drift region
integrated circuit
Prior art date
Application number
TW102121473A
Other languages
English (en)
Other versions
TWI503984B (zh
Inventor
Chun-Wai Ng
Hsueh-Liang Chou
Po-Chih Su
Ruey-Hsin Liu
Original Assignee
Taiwan Semiconductor Mfg
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Mfg filed Critical Taiwan Semiconductor Mfg
Publication of TW201403825A publication Critical patent/TW201403825A/zh
Application granted granted Critical
Publication of TWI503984B publication Critical patent/TWI503984B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/66704Lateral DMOS transistors, i.e. LDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/7824Lateral DMOS transistors, i.e. LDMOS transistors with a substrate comprising an insulating layer, e.g. SOI-LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/7825Lateral DMOS transistors, i.e. LDMOS transistors with trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7856Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with an non-uniform gate, e.g. varying doping structure, shape or composition on different sides of the fin, or different gate insulator thickness or composition on opposing fin sides

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本發明提供一種積體電路裝置及其製造方法。上述積體電路裝置包括一墊層,其具有第一摻雜類型的主體部分,主體部分橫向鄰接於第二摻雜類型的漂移區部分;一溝槽,形成於墊層中,延伸穿過主體部分和漂移區部分之間的介面;一閘極,形成於溝槽中,且位於墊層的一頂面上方,閘極沿著位於主體部分和漂移區部分之間的介面延伸;一介電材料,形成於溝槽中,且位於閘極的相對側上;以及一場板,嵌入於位於閘極的相對側的其中之一個上的介電材料中。

Description

積體電路裝置及其製造方法
本發明係有關於一種積體電路裝置及其製造方法,特別係有關於一種鰭式金氧半導體場效電晶體裝置及其製造方法。
半導體裝置可應用於大量的電子裝置,例如電腦、手機或其他的電子裝置。可藉由於半導體晶片上方沉積多種類型的材料薄膜,且圖案化上述材料薄膜以形成積體電路的方式,於半導體晶片上形成包括積體電路的半導體裝置。積體電路係包括例如金氧半導體(MOS)電晶體的場效電晶體(FETs)。
半導體工業的一個目標為持續微縮各別場效電晶體的尺寸和增加各別場效電晶體的速度。鰭式場效電晶體不僅可以提升元件的面積密度,而且可以改善通道的閘極控制。
鰭式場效電晶體的導通電阻(on-resistance)會被數個因子限制。舉例來說,這些因子包括通道密度和漂移區的摻質濃度。
有鑑於此,本發明揭露之一實施例係提供一種積體電路裝置。上述積體電路裝置包括一墊層,其具有一第一摻 雜類型的一主體部分,上述主體部分橫向鄰接於一第二摻雜類型一漂移區部分;一溝槽,形成於上述墊層中,上述溝槽係延伸穿過上述主體部分和上述漂移區部分之間的一介面;一閘極,形成於上述溝槽中,且位於上述墊層的一頂面上方,上述閘極沿著位於上述主體部分和上述漂移區部分之間的上述介面延伸;一介電材料,形成於上述溝槽中,且位於上述閘極的複數個相對側上;以及一場板,嵌入於位於上述閘極的上述些相對側的其中之一個上的上述介電材料中。
本發明揭露之另一實施例係提供一種積體電路裝置。上述積體電路裝置包括一基板;一墊層,藉由上述基板支撐,上述墊層具有一第一摻雜類型的一主體部分,上述主體部分橫向鄰接於一第二摻雜類型一漂移區部分;一溝槽,形成於上述墊層中,上述溝槽係延伸穿過上述主體部分和上述漂移區部分之間的一介面;一閘極,形成於上述溝槽中,且位於上述墊層的一頂面上方,上述閘極沿著位於上述主體部分和上述漂移區部分之間的上述介面延伸;一介電材料,形成於上述溝槽中,且位於上述閘極的複數個相對側上;以及一場板材料,嵌入於上述介電材料中,且位於上述閘極的一源極和一汲極兩者上,位於上述閘極的上述汲極上的上述場板材料係做為一場板。
本發明揭露之又另一實施例係提供一種鰭式場效電晶體裝置的製造方法。上述方法包括於一墊層中形成一溝槽,上述墊層具有一第一摻雜類型的一主體部分,上述主體部分橫向鄰接於一第二摻雜類型一漂移區部分,上述溝槽係延伸 穿過上述主體部分和上述漂移區部分之間的一介面;於上述溝槽中且於上述墊層的一頂面上方形成一閘極,上述閘極沿著位於上述主體部分和上述漂移區部分之間的上述介面延伸;於上述溝槽中且於上述閘極的複數個相對側上形成一介電材料;以及於上述閘極的上述些相對側的其中之一個上的上述介電材料中嵌入一場板。
10‧‧‧鰭式場效電晶體裝置
12‧‧‧墊層
14‧‧‧溝槽
16‧‧‧閘極
18‧‧‧介電材料
20‧‧‧場板材料
21‧‧‧場板
22‧‧‧基板
24‧‧‧埋藏層
26‧‧‧主體部分
28‧‧‧漂移區部分
30‧‧‧介面
32‧‧‧頂面
34‧‧‧薄層
36‧‧‧溝槽底面
38‧‧‧溝槽側壁
40‧‧‧閘極側壁
42‧‧‧厚度
44‧‧‧p型重摻雜區
46‧‧‧n型重摻雜區
48‧‧‧源極
50‧‧‧汲極
52‧‧‧電流
第1圖為本發明一實施例之包括一溝槽場板的一鰭式場效電晶體裝置的剖面圖。
第2圖為沿第1圖A-A’切線的剖面圖。
第3圖為沿第1圖B-B’切線的剖面圖。
第4-9圖為如第1圖所示的本發明一實施例之包括一溝槽場板的一鰭式場效電晶體裝置的製造方法。
以下以各實施例詳細說明並伴隨著圖式說明之範例,做為本發明之參考依據。在圖式或說明書描述中,相似或相同之部分皆使用相同之圖號。且在圖式中,實施例之形狀或是厚度可擴大,並以簡化或是方便標示。再者,圖式中各元件之部分將以分別描述說明之,值得注意的是,圖中未繪示或描述之元件,為所屬技術領域中具有通常知識者所知的形式。
本發明以實施例揭露鰭式金氧半導體場效電晶體(FinFET MOS)。然而,也可包括其他積體電路和電子結構,但未限制於多重閘極場效電晶體(MuGFET)和奈米線裝置 (nanowise devices)。
請參考第1-3圖,係顯示本發明一實施例之一鰭式場效電晶體裝置10。會詳細說明於後,鰭式場效電晶體裝置10係提供較小的通道和漂移區電阻,和較小的裝置整體導通電阻(on-resistance)。另外,鰭式場效電晶體裝置10係使用較少光罩數目的簡易製程。如第1-3圖所示,鰭式場效電晶體裝置10通常包括一墊層12、一溝槽14、一閘極16、一介電材料18和一場板材料20,場板材料20係用來形成一場板(field plate)21。
如第1-3圖所示,墊層12被一基板22和一埋藏層24支撐。在本發明一實施例中,基板22可由一半導體材料形成,且埋藏層24可為一絕緣層、一p型埋藏層或其他適當的材料。在本發明一實施例中,墊層12可由n型半導體材料形成或摻雜n型摻質。墊層12通常分為p型摻雜的一主體部分26,上述主體部分26係橫向或垂直鄰接於n型摻雜的一漂移區部分28。在不同實施例中,可用其他的方式摻雜上述主體部分26和漂移區部分28以及鰭式場效電晶體裝置10的其他部分。
請再參考第1-3圖,溝槽14通常會形成於墊層12內。在本發明一實施例中,溝槽14係延伸穿過上述主體部分26和漂移區部分28之間的一介面30。換句話說,係部分形成於上述主體部分26和漂移區部分28兩者中。在本發明一實施例中,溝槽14的長軸,其於第1圖中為溝槽14的水平長度,係正交於上述主體部分26和漂移區部分28之間的介面30。在本發明一實施例中,可使用遮罩和乾蝕刻製程形成溝槽14。
在本發明一實施例中,一閘極16係形成於溝槽14 中,且位於墊層12的一頂面32上方,且上述閘極16沿著位於上述主體部分26和漂移區部分28之間的介面30延伸。在本發明一實施例中,溝槽14的長軸,其於第1圖中為溝槽14的水平長度,係正交於上述閘極16的長軸。在本發明一實施例中,可由多晶矽及/或其他適當閘極材料形成上述閘極16。如第1圖所示,上述閘極16的一垂直高度係大於溝槽14的一深度。因此,上述閘極16會突出於墊層12的頂面32上。藉由使用一三維(3D)閘極16(也稱為一摺疊閘極(folded gate)),可增加鰭式場效電晶體裝置10的通道密度,且可降低鰭式場效電晶體裝置10的通道電阻。
如第1-3圖所示,在本發明一實施例中,鄰接於上述閘極16之墊層12的主體部分26的一薄層34的n型摻質摻雜濃度大於n型摻雜的漂移區部分28的n型摻質摻雜濃度。上述主體部分26的n型重摻雜的薄層34通常設置接近於一溝槽底面36,且在溝槽側壁38背後,且接近於鄰接閘極16之墊層12的頂面32,如第2圖所示。在本發明一實施例中,可藉由摻雜製程形成薄層34。
請再參考第1-3圖,介電材料18係形成於位於閘極16相對側的溝槽14中。可藉由例如沉積或一熱氧化製程形成介電材料18。在本發明一實施例中,介電材料18包括一氧化層。在本發明一實施例中,如第2圖所示,介電材料18係形成於溝槽底面36、溝槽側壁38和閘極側壁40上。在本發明一實施例中,介電材料18的厚度42介於100Å和10μm之間。
如第1-2圖所示,一場板材料20係嵌入介電材料中 且位於閘極16的右手側(意即汲極側)以形成場板21。在本發明一實施例中,相同或相似的場板材料20也會嵌入介電材料18中且位於於閘極16的左手側。然而,閘極16的左手側沒有場板效應,因此,沒有場板21位於閘極16的左手側/源極側。在本發明一實施例中,場板材料20可包括多晶矽及/或具電導率(electrical conductivity)之其他適當材料。如圖所示,形成於溝槽14中的場板材料20,且位於閘極16兩側上的分開及各自獨立的部分。在本發明一實施例中,如第2圖所示,場板材料20的頂面和介電材料18的頂面共平面。藉由使用場板21,可於相同崩潰電壓下增加漂移區的摻質濃度,且可降低漂移區的電阻。藉由降低通道區和漂移區的電阻,可降低鰭式場效電晶體裝置10整體的導通電阻(on-resistance)。
請再參考第1-3圖,一p型重摻雜區44係形成於鰭式場效電晶體裝置10的一末端,而一n型重摻雜區46係形成於鰭式場效電晶體裝置10的另一末端。p型重摻雜區44可做為鰭式場效電晶體裝置10的一源極48的一部分。n型重摻雜區46可做為鰭式場效電晶體裝置10的一汲極50。
如第1-3圖所示,源極48、閘極16和場板21可使用相同的溝槽14形成。的確,溝槽14的尺寸和形狀係直接地影響源極48的尺寸和位置。另外,在本發明一實施例中,溝槽14通常容納場板材料20介電材料18和部分閘極16,或者,溝槽14通常被場板材料20、介電材料18和部分閘極16填充。
請參考第2-3圖,在本發明一實施例中,溝槽14係延伸至汲極50,以提供流經鰭式場效電晶體裝置10的均勻電流 52。另外,在本發明一實施例中,可藉由調整場板21的一長度及/或漂移區部分28的一長度來變更鰭式場效電晶體裝置10的崩潰電壓。
請參考第4-9圖,第4-9圖係顯示本發明一實施例之鰭式場效電晶體裝置10的製造方法。首先,請參考第4圖,於基板22和埋藏層24上方形成墊層12。之後,進行一第一遮罩製程,以定義主動區,其為如第4圖所示之墊層12的區域。換句話說,如第4圖所示區域以外的區域係被遮罩覆蓋。定義出主動區之後,氧化墊層12,且對墊層12的主體部分26進行一p型離子植入製程,以與n型摻雜的漂移區部分區分。在本發明一實施例中,可由一n型半導體材料形成墊層12。
接著,如第5圖所示,形成一溝槽14。在本發明一實施例中,可藉由一第二遮罩製程和一乾蝕刻製程形成溝槽14。然而,在不同實施例中可以其他的方式形成溝槽14。如第5圖所示,溝槽14係延伸穿過介面30,且延伸進入主體部分26和漂移區部分28。之後,如第6圖所示,進行一閘極氧化製程和一多晶矽沉積製程,以形成閘極16。可藉由一第三遮罩製程和一蝕刻製程定義閘極16的尺寸和維度。再者,可藉由一乾蝕刻製程或其他適當的蝕刻製程形成閘極16。
請參考第7圖,進行一第四遮罩製程,且對鄰接閘極16的墊層12的主體部分26進行n型離子植入製程,以形成n型重摻雜薄層34和n型重摻雜區46。然後,如第8圖所示,進行一氧化物沉積製程和一多晶矽沉積製程,以於結構上方依序全面性沉積一氧化物和一多晶矽(圖未顯示)。如第8圖所示,當沉積 氧化物和多晶矽之後,可進行一第五遮罩製程、一多晶矽蝕刻製程和一氧化物蝕刻製程以定義場板21,上述場板21係內嵌於介電材料18中。
如第9圖所示,可進行一第六遮罩製程和一p型離子植入製程,以於閘極16之與汲極50的相對側形成源極48。接著,可進行一第七遮罩製程和一金屬化製程。另外,可進行一第八遮罩製程和一保護層製程(圖未顯示),以完成鰭式場效電晶體裝置10。應該理解的是,也可使用其他常用的半導體製程或製造步驟,為了方便起見在此不再詳細描述,以一起形成或部分形成如第4-9圖所示的鰭式場效電晶體裝置10的製造方法的步驟。
從前述應該理解可鰭式場效電晶體裝置10係提供降低的通道電阻和漂移區電阻,且可降低裝置整體的導通電阻(on-resistance)。藉由使用相同的溝槽形成源極、汲極和閘極(也稱為一摺疊閘極)和場板的方式,以一簡單且具較少光罩數目的製程來形成鰭式場效電晶體裝置10。另外,可藉由調整場板及/或漂移區的長度,於相同矽基板上製造數個鰭式場效電晶體裝置10,且每一個鰭式場效電晶體裝置10係具有不同的崩潰電壓(breakdown voltage)。此外,可於相同矽基板上整合鰭式場效電晶體裝置10和其他裝置。
在本發明一實施例中,一積體電路裝置包括一墊層,其具有一第一摻雜類型的一主體部分,上述主體部分橫向鄰接於一第二摻雜類型一漂移區部分;一溝槽,形成於上述墊層中,上述溝槽係延伸穿過上述主體部分和上述漂移區部分之 間的一介面;一閘極,形成於上述溝槽中,且位於上述墊層的一頂面上方,上述閘極沿著位於上述主體部分和上述漂移區部分之間的上述介面延伸;一介電材料,形成於上述溝槽中,且位於上述閘極的複數個相對側上;以及一場板,嵌入於位於上述閘極的上述些相對側的其中之一個上的上述介電材料中。
在本發明一實施例中,一積體電路裝置包括一基板;一墊層,藉由上述基板支撐,上述墊層具有一第一摻雜類型的一主體部分,上述主體部分橫向鄰接於一第二摻雜類型一漂移區部分;一溝槽,形成於上述墊層中,上述溝槽係延伸穿過上述主體部分和上述漂移區部分之間的一介面;一閘極,形成於上述溝槽中,且位於上述墊層的一頂面上方,上述閘極沿著位於上述主體部分和上述漂移區部分之間的上述介面延伸;一介電材料,形成於上述溝槽中,且位於上述閘極的複數個相對側上;以及一場板材料,嵌入於上述介電材料中,且位於上述閘極的一源極和一汲極兩者上,位於上述閘極的上述汲極上的上述場板材料係做為一場板。
在本發明一實施例中,一鰭式場效電晶體裝置的製造方法包括於一墊層中形成一溝槽,上述墊層具有一第一摻雜類型的一主體部分,上述主體部分橫向鄰接於一第二摻雜類型一漂移區部分,上述溝槽係延伸穿過上述主體部分和上述漂移區部分之間的一介面;於上述溝槽中且於上述墊層的一頂面上方形成一閘極,上述閘極沿著位於上述主體部分和上述漂移區部分之間的上述介面延伸;於上述溝槽中且於上述閘極的複數個相對側上形成一介電材料;以及於上述閘極的上述些相對 側的其中之一個上的上述介電材料中嵌入一場板。
雖然本發明已以實施例揭露於上,然其並非用以限定本發明,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10‧‧‧鰭式場效電晶體裝置
12‧‧‧墊層
14‧‧‧溝槽
16‧‧‧閘極
18‧‧‧介電材料
20‧‧‧場板材料
22‧‧‧基板
24‧‧‧埋藏層
26‧‧‧主體部分
28‧‧‧漂移區部分
30‧‧‧介面
34‧‧‧薄層
44‧‧‧p型重摻雜區
46‧‧‧n型重摻雜區
48‧‧‧源極
50‧‧‧汲極

Claims (10)

  1. 一種積體電路裝置,包括:一墊層,其具有一第一摻雜類型的一主體部分,該主體部分橫向鄰接於一第二摻雜類型一漂移區部分;一溝槽,形成於該墊層中,該溝槽係延伸穿過該主體部分和該漂移區部分之間的一介面;一閘極,形成於該溝槽中,且位於該墊層的一頂面上方,該閘極沿著位於該主體部分和該漂移區部分之間的該介面延伸;一介電材料,形成於該溝槽中,且位於該閘極的複數個相對側上;以及一場板,嵌入於位於該閘極的該些相對側的其中之一個上的該介電材料中。
  2. 如申請專利範圍第1項所述之積體電路裝置,更包括一源極,至少部分形成於接近該主體部分的該墊層的該溝槽內。
  3. 如申請專利範圍第1項所述之積體電路裝置,其中該溝槽的一長軸與該閘極的一長軸正交及與該主體部分和該漂移區部分之間的該介面正交。
  4. 如申請專利範圍第1項所述之積體電路裝置,其中形成於該溝槽中的該介電材料係設置於複數個溝槽側壁及至少一溝槽側壁和一溝槽底面上。
  5. 如申請專利範圍第1項所述之積體電路裝置,其中該溝槽的深度少於該閘極的一高度,且其中該場板和該介電材料的頂面為共平面。
  6. 如申請專利範圍第1項所述之積體電路裝置,其中於接近該主體部分的該墊層的該溝槽的一底面和側壁係摻雜該第二摻雜類型,且其摻雜濃度高於該漂移區部分的摻雜濃度。
  7. 如申請專利範圍第1項所述之積體電路裝置,其中位於該溝槽外的該墊層的該漂移區部分係定義為一漂移區。
  8. 一種積體電路裝置的製造方法,包括下列步驟:於一墊層中形成一溝槽,該墊層具有一第一摻雜類型的一主體部分,該主體部分橫向鄰接於一第二摻雜類型一漂移區部分,該溝槽係延伸穿過該主體部分和該漂移區部分之間的一介面;於該溝槽中且於該墊層的一頂面上方形成一閘極,該閘極沿著位於該主體部分和該漂移區部分之間的該介面延伸;於該溝槽中且於該閘極的複數個相對側上形成一介電材料;以及於該閘極的該些相對側的其中之一個上的該介電材料中嵌入一場板。
  9. 如申請專利範圍第8項所述之積體電路裝置的製造方法,更包括使用該溝槽形成一源極。
  10. 如申請專利範圍第8項所述之積體電路裝置的製造方法,更包括該溝槽的一長軸定向以與該閘極的一長軸正交。
TW102121473A 2012-07-11 2013-06-18 積體電路裝置及其製造方法 TWI503984B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/546,738 US8921934B2 (en) 2012-07-11 2012-07-11 FinFET with trench field plate

Publications (2)

Publication Number Publication Date
TW201403825A true TW201403825A (zh) 2014-01-16
TWI503984B TWI503984B (zh) 2015-10-11

Family

ID=49913256

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102121473A TWI503984B (zh) 2012-07-11 2013-06-18 積體電路裝置及其製造方法

Country Status (3)

Country Link
US (3) US8921934B2 (zh)
CN (1) CN103545372B (zh)
TW (1) TWI503984B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9461164B2 (en) 2013-09-16 2016-10-04 Infineon Technologies Ag Semiconductor device and method of manufacturing the same
US9123801B2 (en) * 2013-09-16 2015-09-01 Infineon Technologies Ag Semiconductor device, integrated circuit and method of manufacturing a semiconductor device
US9449968B2 (en) * 2013-12-27 2016-09-20 Infineon Technologies Austria Ag Method for manufacturing a semiconductor device and a semiconductor device
DE102015109538B3 (de) * 2015-06-15 2016-12-08 Infineon Technologies Ag Transistor mit verbessertem Lawinendurchbruchsverhalten und Verfahren zur Herstellung
DE102016107714B4 (de) * 2015-08-14 2019-07-18 Infineon Technologies Dresden Gmbh Halbleitervorrichtung mit einer Transistorzelle, die einen Sourcekontakt in einem Graben umfasst, Verfahren zum Herstellen der Halbleitervorrichtung und integrierte Schaltung
CN105070661B (zh) * 2015-08-19 2019-02-01 工业和信息化部电子第五研究所华东分所 一种功率器件结构的制备方法及结构
CN107180762B (zh) * 2016-03-09 2019-12-03 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US10020381B1 (en) 2017-05-17 2018-07-10 International Business Machines Corporation Embedded bottom metal contact formed by a self-aligned contact process for vertical transistors
CN107546274B (zh) * 2017-08-22 2020-01-17 电子科技大学 一种具有阶梯型沟槽的ldmos器件
US10121878B1 (en) 2017-09-21 2018-11-06 Globalfoundries Inc. LDMOS finFET structures with multiple gate structures
US10290712B1 (en) 2017-10-30 2019-05-14 Globalfoundries Inc. LDMOS finFET structures with shallow trench isolation inside the fin
US10164006B1 (en) 2017-10-30 2018-12-25 Globalfoundries Inc. LDMOS FinFET structures with trench isolation in the drain extension
US10475921B2 (en) 2018-02-05 2019-11-12 Globalfoundries Inc. Laterally diffused field effect transistor and a method of manufacturing the same
JP7137979B2 (ja) 2018-07-09 2022-09-15 キオクシア株式会社 半導体装置
US10644149B1 (en) 2018-10-26 2020-05-05 Globalfoundries Inc. LDMOS fin-type field-effect transistors including a dummy gate
US11201244B2 (en) 2019-05-13 2021-12-14 International Business Machines Corporation FinFET resistive switching device having interstitial charged particles for memory and computational applications
US11195947B2 (en) 2019-10-24 2021-12-07 Globalfoundries U.S. Inc. Semiconductor device with doped region adjacent isolation structure in extension region
US11508842B2 (en) * 2020-07-06 2022-11-22 Texas Instruments Incorporated Fin field effect transistor with field plating
CN114613846B (zh) * 2022-05-09 2022-09-30 恒泰柯半导体(上海)有限公司 一种sgt器件及其制备方法
CN117497599A (zh) * 2023-12-28 2024-02-02 深圳天狼芯半导体有限公司 一种mos管及其制备方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6720615B2 (en) * 1996-01-22 2004-04-13 Fuji Electric Co., Ltd. Vertical-type MIS semiconductor device
KR100306744B1 (ko) * 1998-11-17 2001-12-17 오길록 트렌치게이트전력소자의제조방법
DE10131705B4 (de) * 2001-06-29 2010-03-18 Atmel Automotive Gmbh Verfahren zur Herstellung eines DMOS-Transistors
US6657252B2 (en) * 2002-03-19 2003-12-02 International Business Machines Corporation FinFET CMOS with NVRAM capability
US7667268B2 (en) * 2002-08-14 2010-02-23 Advanced Analogic Technologies, Inc. Isolated transistor
US7719054B2 (en) * 2006-05-31 2010-05-18 Advanced Analogic Technologies, Inc. High-voltage lateral DMOS device
DE10339455B3 (de) * 2003-08-27 2005-05-04 Infineon Technologies Ag Vertikales Halbleiterbauelement mit einer eine Feldelektrode aufweisenden Driftzone und Verfahren zur Herstellung einer solchen Driftzone
US20080038890A1 (en) * 2006-08-10 2008-02-14 General Electric Company Method for improved trench protection in vertical umosfet devices
US8093621B2 (en) * 2008-12-23 2012-01-10 Power Integrations, Inc. VTS insulated gate bipolar transistor
US7723785B2 (en) * 2007-07-31 2010-05-25 Taiwan Semiconductor Manufacturing Company, Ltd. High performance power MOS structure
US8159029B2 (en) * 2008-10-22 2012-04-17 Taiwan Semiconductor Manufacturing Company, Ltd. High voltage device having reduced on-state resistance
EP3460845A1 (en) * 2010-07-30 2019-03-27 Monolithic 3D Inc. A 3d semiconductor device and system
US8901676B2 (en) * 2011-01-03 2014-12-02 International Business Machines Corporation Lateral extended drain metal oxide semiconductor field effect transistor (LEDMOSFET) having a high drain-to-body breakdown voltage (Vb), a method of forming an LEDMOSFET, and a silicon-controlled rectifier (SCR) incorporating a complementary pair of LEDMOSFETs
US9620637B2 (en) * 2013-05-24 2017-04-11 Infineon Technologies Ag Semiconductor device comprising a gate electrode connected to a source terminal

Also Published As

Publication number Publication date
US10090390B2 (en) 2018-10-02
US8921934B2 (en) 2014-12-30
US20170301762A1 (en) 2017-10-19
US20140015048A1 (en) 2014-01-16
CN103545372B (zh) 2016-05-04
CN103545372A (zh) 2014-01-29
US20150118814A1 (en) 2015-04-30
US9698227B2 (en) 2017-07-04
TWI503984B (zh) 2015-10-11

Similar Documents

Publication Publication Date Title
TWI503984B (zh) 積體電路裝置及其製造方法
US11810823B2 (en) Semiconductor arrangements and methods for manufacturing the same
US11088248B2 (en) LDD-free semiconductor structure and manufacturing method of the same
KR102191220B1 (ko) 소스/드레인 연장 영역들을 포함하는 집적 회로 소자들 및 이를 형성하는 방법들
US8653609B2 (en) FinFET design with reduced current crowding
TWI556442B (zh) 積體電路元件及其製造方法
CN111584486B (zh) 具有交错结构的半导体装置及其制造方法及电子设备
JP5159096B2 (ja) コーナ部が支配的なトライ・ゲート型電界効果トランジスタ
US8728885B1 (en) Methods of forming a three-dimensional semiconductor device with a nanowire channel structure
US8410547B2 (en) Semiconductor device and method for fabricating the same
CN104517857A (zh) 包括鳍形场效应晶体管的集成电路器件及其形成方法
TW201628195A (zh) Finfet結構及其製造方法
US9076870B2 (en) Method for forming fin-shaped structure
US9614088B2 (en) Metal gate structure and manufacturing method thereof
CN103000664A (zh) 半导体器件及其制造方法
CN105374878B (zh) 包括带电荷穿通阻止层以降低穿通的半导体器件及其制造方法
CN110120418B (zh) 垂直纳米线晶体管及其形成方法
TW201508920A (zh) 半導體裝置及其製造方法
TWI511294B (zh) 半導體裝置及其製造方法
US9773902B2 (en) Trench-gate semiconductor device and method for forming the same
CN114267715A (zh) 具有漂移区的高压无结FinFET器件及其制备方法
KR101396088B1 (ko) 3차원 cmos 전계효과 트랜지스터 및 이의 제조방법
CN114284334A (zh) 具有超结结构的高压无结FinFET器件及其制备方法