TW201035344A - Substrate processing method and substrate processing apparatus - Google Patents

Substrate processing method and substrate processing apparatus Download PDF

Info

Publication number
TW201035344A
TW201035344A TW098139421A TW98139421A TW201035344A TW 201035344 A TW201035344 A TW 201035344A TW 098139421 A TW098139421 A TW 098139421A TW 98139421 A TW98139421 A TW 98139421A TW 201035344 A TW201035344 A TW 201035344A
Authority
TW
Taiwan
Prior art keywords
gas
catalyst
substrate
substrate processing
flow rate
Prior art date
Application number
TW098139421A
Other languages
English (en)
Other versions
TWI400343B (zh
Inventor
Kanji Yasui
Hiroshi Nishiyama
Yasunobu Inoue
Mitsuru Ushijima
Katsuhiko Iwabuchi
Original Assignee
Nat Univ Corp Nagaoka Univ Tec
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nat Univ Corp Nagaoka Univ Tec, Tokyo Electron Ltd filed Critical Nat Univ Corp Nagaoka Univ Tec
Publication of TW201035344A publication Critical patent/TW201035344A/zh
Application granted granted Critical
Publication of TWI400343B publication Critical patent/TWI400343B/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/407Oxides of zinc, germanium, cadmium, indium, tin, thallium or bismuth
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02181Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing hafnium, e.g. HfO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31127Etching organic layers
    • H01L21/31133Etching organic layers by chemical means
    • H01L21/31138Etching organic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3141Deposition using atomic layer deposition techniques [ALD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • H01L21/31645Deposition of Hafnium oxides, e.g. HfO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/3165Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation
    • H01L21/31654Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation of semiconductor materials, e.g. the body itself
    • H01L21/31658Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation of semiconductor materials, e.g. the body itself by thermal oxidation, e.g. of SiGe
    • H01L21/31662Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation of semiconductor materials, e.g. the body itself by thermal oxidation, e.g. of SiGe of silicon in uncombined form
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02211Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound being a silane, e.g. disilane, methylsilane or chlorosilane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)
  • Formation Of Insulating Films (AREA)
  • Drying Of Semiconductors (AREA)
  • Catalysts (AREA)

Description

201035344 六、發明說明: 【發明所屬之技;^領域】 本發明係關於一種基板處理方法及基板處理裝置。 【先前技術】 作為基板處理方法,已知一種於各種基板表面形成 氧化鋅、氧化鈇等金屬氧化物薄膜的方法。具體說明, 可舉出如專利文獻1〜3所記載之脈衝雷射沉積法(pLD) 、雷射消融法(Laser Abrasion)、濺鍍法的各種CVD法等 的方法。 該等成膜方法係將雷射光束照射至預先準備好的 乾材表面,或使得高速粒子等衝撞至靶材表面,而將前 述所產生之靶材微粒子沉積至基板表面,抑或使得有機 金屬化合物等與反應氣體一同地接觸到已加熱至高溫 的基板表面’而藉由於該表面所產生之熱分解反應來堆 積成膜。 又’於半導體等製程中,必須要進行如去除有機物 :多晶矽膜等之膜品質改善、對缺氧狀態之氧化膜進行 氧植入、Si基板表面氧化等的基板處理。 專利文獻1:日本特開2004-244716號公報 專利文獻2 :日本特開2000-281495號公報 專利文獻3.曰本特開平6-128743號公報 然而,引用文獻1〜3所記載之成膜方法必須使用大 里忐源,特別是欲在大面積基板上均勻地成膜之情況, 3 201035344 將會提高製造成本。 又,前述基板處理必須使用對應所欲實施之基板處 理的裝置,特別是欲針對大面積基板進行均勻處理之情 況’往往會使得裝置變得高價。 本發明有鑑於4述問題,提供一種藉由利用觸媒反 應所伴隨產生之化學能,而能以低成本高效率地進行基 板表面處理的基板處理方法及基板處理裝置。又,能以 低成本高效率地形成金屬氧化物等之化合物膜,以提供 作為基板處理方法之成膜方法以及作為基板處理裝置 之成膜裝置。 【發明内容】 本發明之第1樣態係提供一種針對基板進行處理的 基板處理方法,其包含有: 設置步驟’係將基板設置於容器内; 導入步驟,係朝向收納有觸媒的觸媒反應部内部, 以第1流量導入Η2氣體,且與該Η 2氣體獨立地以第2流量 導入〇2氣體,並使得由接觸至該觸媒的該%氣體及該 〇2氣體所產生之Ηβ氣體從該觸媒反應部朝向該基板 噴出;以及 〇2流量減少步驟,係將導入該觸媒反應部之該〇2 氣體流量減少至較該第2流量更少的第3流量; 其中係由該導入步驟、該〇2流量減少步驟之順序並 以特定之反覆頻率而反覆地針對該基板進行處理。 201035344 本發明之第2樣態係提供一種基板處理裝置,其具 備有: ' 基板支撐部’係設置於容器内而用以支撐基板; 觸媒反應部’係獨立地導入H2氣體及〇2氣體,並將 因該H2氣體及該〇2氣體接觸至觸媒所產生的h2〇氣體 喷出至該容器内; 控制閥,係對應該Hz氣體及該〇2氣體所設置,用以 0 控制該H2氣體及該〇2氣體之導入或供給;以及 控制機構,係控制該控制閥。 【實施方式】 膜裝置。 其次, 依本發明只施形態,可提供一種藉由利用觸媒反應 所伴Ik產生之化學能,而能以低成本高效率地進行基板 表面處理的基板處理方法及基板處縣置。又,能以低 成本高效率地形成金屬氧化物等化合物膜,以提供作為 基板處理料之颜方法以及作為基减_置之成 以下係說明Μ實財發明之最佳形態。 (第1實施形態)
置。圖1係本實施形態 施形態之成膜裴置中, 的平面圖。 5 201035344 本實施形態之成膜裝置係針對例如顯示器面板用 之基板或半導體晶圓等進行成膜的裝置,且設置有作為 觸媒反應部之複數個觸媒反應容糾。各觸^反應容器 11内係設置有㈣U,並藉聽料人叩祕給有Η 氣體與〇2氣體之混合氣體等。藉由從氣體導人^所導2 入的氏氣體姚氣體之混合氣體,會料觸媒反 11内的觸媒12進行伴隨著大量發熱之化學1應,^產^ 南溫之H20氣體。又’於觸媒反應容糾之氣體導入口 13的相反側處(觸媒12介設於其間)係設置有喷出口 14, 能將藉由觸媒12所產生之高溫η鐵體強勁地喷出至 處理室湖。噴出口 14之前端部係漏斗狀,即,係 了於前端處擴張成較廣π徑的形狀。另外,於處理室 内^在台座21上設置有基板22,並朝向該基板^喷出 Η2〇氣體。 另-方面,於觸媒反應容器U之間處設置有成膜氣 體喷嘴15,藉由成職射嘴15之賴氣體導入口 μ 來導入由DMZ(Zn(CH3)2)等有機金屬化合物所組成 膜氣體’並從成職时嘴丨5之前端部來供給成膜 。本實施織巾’與從觸媒反應容如之噴出口 喷 出之高溫H2〇氣體的噴出方向交又般地(相對該嘴出方 向幾乎呈垂直),從成職體噴嘴15之前端部來供仏由 有機金屬化合物·成的成職體。另外,如箭頭· 示,處理室2〇係藉由圖中未顯示的真空泵而從排氣口 23 進行排氣。 201035344 本實施形態之成膜裝置係設置有於前端部形成開 口之圓錐狀(漏斗狀)選擇壁17,以使得從喷出口 14喷出 之兩溫H2〇氣體中具有向能量的高溫fj2〇氣體被供給至 處理室20内’藉由該選擇壁17之開口部18以朝向設置於 台座21上之基板22而選擇性地供給具有高能量之高溫 Ηβ氣體。另外,本實施形態中,成膜氣體喷嘴15的前 端部與選擇壁17的外周緣係幾乎位於相同高度。 藉由選擇壁17而被選擇性地去除之具有低能量的 高溫氏〇氣體係從設置於觸媒反應容器丨丨側面的排氣口 24並藉由圖中未顯示之真空泵朝箭頭b所示方向進行排 氣。 本實施形態之成膜裝置係以二維方式排列設置有 各自由/個觸媒反應容器Π與一個漏斗狀選擇壁I?所 構成之複數個單元。一個單元係由其他4個最接近之單 元所包園。又,成膜氣體噴嘴15及成膜氣體導入口 16 係設置於連接4個最接近單元之各中心所獲得之具有最 小面積的四角形(換言之,連接4個單元之各中心所形成 之四角形中,具有最小面積的四角形)的中央部。 本實施形態中’可使用於平均粒徑〇 〇5〇mm的微 粒子狀載體上載持有平均粒徑1〜1〇11„1的超微粒子狀觸 媒成分,或平均粒徑〇·1ηιιη〜〇.5mm左右之鉑、釕、銥、 銅等金屬粉末等作為觸媒11。可使用氧化鋁、氧化锆、 氧化鋅等金屬氧化物微粒子,即,氧化物㈣微粒子作 為載體。較佳地’例舉有以例如於氧㈣賴上載持有 7 201035344 白金奈米粒子者’特別是於5G()〜12⑻。㈣多孔質γ·氧化 銘進行加熱處理,而在維持其表面構造之情況下於轉換 為α-氧化鋁結晶相的載體上載持有丨〜如重量%左右之 始(例如10wt% Pt/rAl2〇3觸媒)等來作為觸媒。 作為形成於基板表面的氧化物,可舉出有氧化欽、 氧化辞、氧化鎂、氧化紀、藍寶石、Sn: Ιη2〇3(ιτ〇: Μ-Tin Oxide)等金屬氧化物等。 作為形成前述金屬氧化物薄膜所必須之由有機金 屬化合物顺成的成職體並無特別限制,可使用例如 習知CVD法在形成金屬氧化物時所制峰—種有機 金屬化合物氣體。可舉出例如各種金屬之絲化合物、 埽基化合物、苯基或苯絲化合物、料化合物、四甲
基庚二酮化合物,鹵素化合物、乙醯丙酮化合物、EDTA 1 匕合物J來作為前述有機金屬化合物。另外,作為金屬 2物薄膜之原料者,可為有機金屬化合物氣體以外之 =/、化合物等的無機金屬化合物氣體。具體範例可 乳化鋅(ZnCl2)等。 較佳地,可舉出各種金屬烷基化合物、烷氧金屬等 作為有機金屬化合物。具體來說,可舉出二曱基鋅、、 ,士基鋅、三曱基鋁、三乙基鋁,三曱基銦,三乙基銦 ,二甲基鎵,三乙基鎵及三乙氧基鋁等。 於基板表面形成氧化鋅薄膜之情況,則以使用二甲 ^鋅、一乙基鋅等二烷基鋅作為原料,並將白金超微粒 载持於作為觸媒之微粒子狀氧化鋁者較佳。 8 201035344 可使用例如從金屬、金屬氧化物、玻璃、陶瓷、半 導體、塑膠中所選出者來作為基板。 Ο Ο 本實施形態中,如前述般,從觸媒反應容器η之氣 體導入口 13來導入作為金屬氧化物薄膜之氧來源的 氣體和〇2氣體之混合氣體或Η2ο2氣體,藉由使其接觸至 觸媒反應谷器11内的微粒子狀觸媒來產生具有高能量 的Η2〇氣體,從觸媒反應容器π之前端的喷出口 14來將 如述所產生之具有高能量之%〇氣體喷出,並與有機金 屬化合物氣體(主要在氣相中)相互反應,藉由該反應來 產生金屬氧化物並沉積於基板上。由於是藉由氣體和 〇2氣體=¾合氣體4Η2〇2氣體與觸媒的㈣反應來產 生具有高能量之高溫η2〇氣體,無需透過加熱基板來將 例如Η2氣體和〇2氣體之混合氣體或η2〇2氣體加以分 屬==之而能!低成本且有效率地形成金 源::實:隨:選 為微粒子狀,亦可觸媒物質的形狀並非限定 媒物質之表面2=狀者。具體而言,只要是觸 表面積,而可獲得广之膜使了增加觸媒物質的 本實施形態之成:媒相同的效果。 之成膜裝置無需將基板加熱至高溫 9 201035344 此即使是習知熱cVD法所無法達成之働。〇以下低溫的 情況下’亦可於基板上形 < 冑品質之異質磊晶膜 (heteroepitaxial)。因此,可使用以習知技術難以實現之 基板來低成本且大面積地製成半導體材料或各種電子 材料等。 、其次,參考圖3至圖7來說明本實施形態之其他範例 的成膜裝置。下述成膜裝置係將圖丨、2所示成膜裝置之 一部份進行變更後所構成。 參考圖3,本變形例之成膜裴置係以二維方式排列 设置有各自由一個觸媒反應容器u與一個漏斗狀選擇 壁巧構成之複數個單元。—個單元係由其他6個最接 近之^兀所包圍,成膜氣體噴嘴15係設置於連接3個最 ,近單兀之各中心所獲得《具有最小面積的三角形(換 。之’連接3個單元之各中心所形成之三角形中,具有 最小面積的三角形)的中央部。 參考圖4 ’其他範例之成膜裝置係設置有具有能包 圍由觸媒反應容器u及漏斗狀選擇壁17所組成之單元 周圍般的_形狀之成膜氣體喷嘴25。 。參考圖5,其他範例之成膜裝置係設置有:由具有 長圓形狀之開口部18;配合前述而具有長圓形錐狀之形 狀的選擇壁17 ;以及包圍該選擇壁17般地排列設置而具 有長圓形狀的賴氣體喷嘴25。 乂參考圖6,其他範例之成膜裝置中,觸媒反應容器 31係為一體成形之結構。即,觸媒反應容器31係具有: 201035344 設置有觸媒12的各區域;各自朝向前述區域導入112氣體 和〇2氣體之混合氣體的氣體導入口 13;以及各自朝向前 述區域喷出具有高能量之H2〇氣體的喷出口 14。 參考圖7,其他範例之成臈裝置係以可進行交換之 單元的方式來構成觸媒反應容器11。即,各觸媒反應容 器11係以可進行交換之單元的方式收納於處理室20。因 此’便能將收納有已無法發揮特定性能之觸媒12的觸媒 0 反應容器U替換為收納有未使用過之觸媒12的觸媒反 應容器11。 其次,參考圖8來說明H2氣體與〇2氣體可各別獨立 地進行供給之本實施形態其他變形例的成膜裝置。 如圖8所示’該成膜裝置中,%氣體和〇2氣體係各 別獨立地導入至氣體導入口 13,並使得兩氣體於觸媒反 應容器11内相互混合。具體而言,係設置有供給原料氣 體用的〇2氣體氣缸51、H2氣體氣缸52以及供給成膜氣體 q 用的 DEZ(Zn(C2H5)2)氣如 53、DMZ(Zn(CH3)2)氣缸54。 氣缸51、52、53、54係各自設置有開閉閥61、62、63 、64。藉由開啟該開閉閥61、62、63、64來控制從其對 應氣缸所供給之各氣體。再者,針對氣體導入口 13亦設 置有控制氣體供給用的控制閥65、66、67。又,設置有 針對控制閥65、66、67進行開閉與流量控制用的控制機 構68。 〇2氣體係從〇2氣體氣缸51朝向觸媒反應容器^所 設置之氣體導入口 並通過對應之控制閥_進行供 201035344 給’又’賊體係從h2氣體氣缸52經由對應之控制閱66 而供給至觸媒反應容器11所設置之氣體導人口 13。以控 制機構68來電磁式地控制該控制閥65、66。藉由控制^ 控制閥6 5、6 6便可間歇性地供給Η 2氣體與〇 2氣體、抑或 以各種不同之分壓比來進行供給。 又,藉由將連接至DEZ氣缸53的開閉閥63以及連接 至DMZ氣缸54的開閉閥64中之任_者開啟,以將成膜氣 體之DEZ及DMZ選擇性地供給至處理室加内。所選擇之 成膜氣體係經由設置於成膜氣體導入口 16前方之相對* 應的控制’而進行供給。控侧67係藉由控制機構紐 而以電磁式控制。藉由控制控制67可調整供給量與供 給時機。 ^給至氣體導入口 13的4氣體與〇2氣體係於觸媒 反應容器11内相互反應而產生高溫邮氣體,並從喷出 口 14處喷出。此時’藉由選擇壁17來將具有低能量之 Η20氣體排除,並使得具有高能量之邮氣體通過開口 部18而進行供給。 t : 此具有高能量之氣體與從成膜氣體噴嘴15所 供給之成膜氣體主要係於氣相中相互反應’而將反應產 生物之臈沉積於基板22上(設置在台座21上卜 另外,如箭頭a所示,處理室20係從排氣口 23處藉 由圖中未顯示之真空泵進行排氣。又,被選擇壁17所排 除的具有低能量之Ηζ〇氣體則係藉由設置於處理室2〇 側面的渦輪分子泵(ΤΜΡ) 70來進行排氣。 12 201035344 再者,亦可於各氣體供給管線處設置控制閥,而非 於觸媒反應容器11附近處設置控制閥。 具體而言’如圖9所示之成膜裝置,從〇2氣體氣缸 51處’藉由介設有開閉閥61的控制閥71來控制〇2氣體流 量,而將其各自導入至觸媒反應容器η所設置的導入口 13 ’並從Η2氣體氣缸52處,藉由介設有開閉閥62的控制 閥72來控制Η2氣體流量’而將其各自導入至觸媒反應容 器11所設置的導入口 Π。 又’關於作為成膜氣體之DEZ及DMZ,係將連接至 DEZ氣缸53的開閉閥63以及連接至DMZ氣缸54的開閉 閥64中之任一者開啟,以將對應之成膜氣體以控制閥73 所控制之流量導入至成膜氣體導入口16。又,藉由控制 機構68來進行控制閥71、72、73開閉與流量控制。 本實施形態之成膜裝置能大面積且均勻地形成由 金屬氧化物等所組成的透明導電膜。 (變形例1) 其次,說明第1實施形態之變形例丨的成膜裝置。變 形例1之成膜裝置與圖1至圖9所示成膜裝置的相異點在 於:未設置有選擇壁17。 參考圖10來說明本變形例之成膜裝置。本變形例之 成膜農置可於顯示器面板等大面積基板等處進行成膜 作為觸媒反應部之觸媒反應容器111内設置有複數個 觸媒112,藉由氣體導入口 113來供給η2氣體和〇2氣體之 201035344 混,氣體等。藉由從氣體導入口 113所導入的h2氣體與 〇2氣=之混合氣體,於觸媒112處進行會引發大量發熱 之化學反應,而產生高溫之H2〇氣體。又,於氣體導入 口 113的相反側處(觸媒112介設於其間)係設置有喷出口 114,能將藉由觸媒112所產生之高溫邮氣體強勁地喷 出至處理室12G内。喷出口 114之前端部係漏斗狀,即, 係=H2〇氣體之喷出方向形成有較廣口徑的形狀。於處 至120内σ座121上係設置有基板122,並朝向該基 板122噴出Η2〇氣體。 土 另^方面於觸媒Π2之間處設置有成膜氣體噴嘴 115,藉由成膜氣體噴嘴115之成膜氣體導入 口 116來導 入由DMZ等有機金屬化合物所組成之成膜氣體,並從成 膜氣體喷嘴115之前端部來供給纟有機金屬化合物所組 成的成膜氣體。本變形例中,係與從喷出口 114所噴出 之高溫Η20氣體的喷出方向交叉般地(相對該喷出方向 4乎呈垂直)’從成臈氣體噴嘴η5之前端部來供給由有 機金屬化合物所組成的成膜氣體。另外,如箭頭a所示 處理至120係藉由圖中未顯示的真空栗而從排氣口⑵ 進行排氣。 其次,說明本變形例之其他成膜裝置的結構。 +圖11所不成膜裝置係設置有複數個從各觸媒112所 噴出之H20氣體的嘴出σ 114。如前述般,藉由設置複數 個喷出σ114而能更均勻地進行成膜。 又圖12所不成膜震置係設置有讓高溫Η20氣體從 201035344 觸媒112朝處理室120内噴出的複數個喷出口 ii4。該等 喷出口 14係較圖11所示成膜裝置之喷出0n4更大。
又’圖13所示成膜裝置中,係於觸媒反應容器111 内設置有觸媒112,觸媒112係設置有用以導入h2氣體和 〇2氣體之混合氣體等的複數個氣體導入口 113,再從複 數個喷出口 114將高溫氏〇氣體喷出。成膜氣體係從成膜 氣體導入口 116處導入,再從成膜氣體喷嘴115之前端處 進行供給。所供給之成膜氣體會與高溫%〇氣體主要地 於氣相中進行反應,而使得反應產生物之膜沉積於台座 121所設置的基板122上。該賴裝置係設置有能於基板 122上進行均勻成膜的淋氣板18〇,並設置有載體氣體導 入口⑻與紐氣體純σ182,以使得倾氣體流通於 觸媒反應容器111和淋氣板180之間處。另外,處理室120 下。Η系&置有排氣口 123,藉由圖中未顯示之真空果並 經由排氣口 123來對處理室120進行排氣。 所不或膜裝置係可供給摻雜氣體之結構。 :體而言’藉由摻雜氣體喷嘴117的摻雜氣體導入口 118 入2ί為摻雜,體之由TMA(A1((CH3)3)等有機金屬化 :噴二的前氣端體^ 的膜中添加而於基板m表面所形成 入二==成膜裝置中’從氣體導入口 113處導 然圖二龙二2札體係以各自分離之方式進行供給。雖 ' ’但錢膜裝置係具有如圖8及圖9所示之 15 201035344 ’猎此,H2氣體與ο:氣體 成膜裳置㈣的氣體供給系統 便能以分離之方式進行供給。 •又,圖16所示成膜裝置與圖13成膜裝置之相異點在 於.圖13所示成膜裝置未設置有淋氣板180、載體氣體 導入口 181以及载體氣體排氣口 182。其他結構皆盥 成膜裝置幾乎相同。 /、 ^本變形例之成膜裝置係能適當地大面積且均勻地 '冗積由金屬氧化物等所組成的透明導電膜。
(變形例2) 其次’說明第1實施形態之變形例2的成膜方法。具 體而言,係藉由該變形例2之成膜方法來說明成膜出氮 化物膜等化合物膜的情況。 、
該成膜方法中,係在設置於能進行減壓排氣的反應 室内,而具有成膜氣體喷嘴的觸媒反應容器内導入氮供 給氣體’並從觸媒反應容器處將與微粒子狀觸媒相互接 觸所獲得的反應氣體噴出,所喷出之反應氣體會與有機 金屬化合物氣體(蒸氣)相互反應而於基板上沉積金屬 氮化物膜。 具體而言’該成膜方法係使得由聯氨及氮氧化物中 所選出的1種以上氮供給氣體於觸媒反應容器内與微粒 子狀觸媒相互接觸,藉此以藉由觸媒反應熱來產生被加 熱至700〜800°C左右高溫的反應氣體,並從噴出喷嘴將 該反應氣體喷出,而與作為金屬氮化膜材料的有機金屬 16 201035344 化合物氣體混合,主要地於氣相中相互反應而在基板表 面沉積金屬氮化物膜。另外,氮供給氣體含有聯氨者為 佳。 Ο
作為收納於觸媒反應容器内之觸媒的一範例,係於 平均粒徑0.05〜2.0mm的微粒子狀載體上載持有平均粒 徑1〜l〇nm的超微粒子狀觸媒成分者。此時,作為觸媒 成分之範例為鉑、釕、銥、銅等金屬。又,亦可以平均 粒徑0.1mm〜〇.5mm左右之鈾、<、銀、銅等金屬粉末或 微粒子等來作為觸媒使用。 可使用氧化鋁、氧化锆、氧化矽、氧化鋅等金屬氧 化物微粒子來作為賴,即,氧化物喊微粒子與沸石 等微粒子。特別是,較佳之载體係於約500。(:至約丨2〇〇〇c 範圍的溫度下對多孔質γ·氧化域行加熱處理,在維持 γ-氧化㈣表面構造之情況下,使得γ_氧她結晶層變 換為α-氧化鋁結晶相而獲得者。 作為翻之觸媒’可舉出例如於前述氧化铭载體 上載持有1〜3G重量%左右之舒與銥之奈米粒子(例如 10wt%Ru/a-Al2〇3觸媒)等。 參考圖1來說明本變形例之成膜方法。圖丨成膜裝置 中’從連接至®巾未顯示之氮供給氣體供給部的氣體導 入口 13處’導入由聯氨及氮氧化物中所選出的}種以上 之氮供給氣料’藉由微粒子狀觸媒12來進行氮供給氣 體的分解反應。該等反應係會伴隨產生大量發敎,因該 反應熱而被域至〜左右高溫的域氣體係^ 17 201035344 喷出口 14處朝向圖中未顯示之基板夾持具所保持的基 板而強勁地噴出。所喷出的反應氣體會與有機金屬化合 物氣體供給部(圖中未顯示)所連接的成膜氣體導入口 16 處所導入而從成膜氣體喷嘴15之前端處所供給之有機 金屬化合物氣體主要地於氣相中相互反應,以在基板表 面形成金屬氮化物膜。 另外’將觸媒反應容器11分割為前段與後段等2室 ’可於前段處設置第1觸媒反應部,並於後段處設置第2 觸媒反應部。如此一來’便能於觸媒反應容器11内以2 階段之方式來進行觸媒反應。例如’使用聯氨來作為氡 供給氣體時,可於第1觸媒反應部内充填有能讓聯氨分 解為氨成分的聯氨分解觸媒,並於第2觸媒反應部内充 填有能讓前述分解出的氨成分再分解為自由基的氨分 解觸媒。 如前述,作為充填於第1觸媒反應部内的聯氨分解 觸媒,可使用例如於氧化銘、二氧化石夕、沸石等所組成 之微粒子狀載體上載持有5〜30重量%左右之鈒超微粒 子的觸媒。又,作為充填於第2觸媒反應部内的氨分解 觸媒’可使用例如於相同載體上載持有2〜10重量%左右 之釕超微粒子的觸媒。 前述聯氨之2階段式分解反應係如下述方式進行。 (1) 2N2H4—2NH*3 + H*2 (2) ΝΗ"ΝΗ*+Η%,ΝΗ*2 + Η 如前述般,本變形例中,於觸媒反應裝置5内導入 201035344 由,氨及氮氧化物中所選出之增以上的氮供給氣體, 並藉由將與微粒子狀觸媒相互接觸所獲得之具有高能 量的反應氣體從觸媒反應裝置處噴出有機 合物氣體相互反應,則無需大量之電能,便;:二 板上以低成本且效率優良地形成金屬氮化物膜。如前述 • ,可藉由選擇特定氣體來作為氮供給氣體並使用微粒子 狀觸媒來實現會伴隨產生大量發熱的化學反應。 Ο 本變形例中,無需將基板加熱至高溫,因此即使是 在習知熱CVD法所無法達权綱以下的低溫情況下 ,亦可於基板上形成高品質之膜以及磊晶膜。因此,可 使用習知技術難以實現之基板來低成本地沉積製成半 導體材料或各種電子材料等。又’因為無需大量地使用 如習知方法之具有毒性的氨來作為金屬氮化物膜之氮 來源,故可大幅減輕對環境的負擔。
作為沉積基板表面之氮化物,並非限定為前述之氮 〇 化鎵’亦可舉出例如氮化紹、氮化銦、IU匕鎵銦(GalnN )、氮化鎵鋁(GaAIN)、氮化鎵銦鋁(GaInA1N)等金 屬氮化物或半金屬氮化物。半金屬氮化物係包含有例如 半導體氮化物,而半導體氮化物之一範例為氣化石夕。 产〉儿積金屬氮化物膜之情況,作為原料之金屬化合物 氣體並無特別限制,可使用例如習知CVD法在形成金屬 氮化物時所使用的任一種有機金屬化合物氣體。可舉出 例如各種金屬之烷基化合物、烯基化合物、苯基或苯烷 基化合物、烷氧化合物、四甲基庚二酮化合物,鹵素化 19 201035344 EDTA化合物等來作為前述有 合物、乙醯丙酮化合物 機金屬化合物。 2出各種域域基化合物、絲化合物來 、三乙其Γ 可舉出有三甲基鎵 G基鍊、二甲基銘、三乙基銘、三一 銦、三乙氧基鎵、三乙氧基鋁、— 二、·、二乙基 孔丞站、二乙氧基銦等。 用以難地’於基板表㈣錢化舰之情況,則係使 基鎵、二乙基料三絲鎵作為料,並於微 媒。之多孔質氧化銘上載持有㈣微粒子以作為觸 八’料贫屬亂化物膜之原料的金屬化合物氣體並 未限制為有機金屬化合物氣體,亦可為無機金屬化合物 氣體。無機金屬化合魏體縣限定於此,例如可為有 機金屬化合物以外的i素化合物氣體,具體而言,可為 氯化鎵(GaC卜GaClyGaCl3)等氯化物氣體。又,使 用無機金屬化合物氣叙情況,宜將充填有無機金屬化 合物氣體的氣體氣缸設置於成膜裝置處,且經由成膜氣 體喷嘴15來供給無機金屬化合物氣體。 、 於基板表面形成氮化矽膜之情況,可使用例如氫矽 化合物、鹵素化矽化合物、有機矽化合物來作為矽原料 。作為氫矽化合物之範例有矽烷(Silane)、二矽乙烷( Disilane)。作為鹵素化矽化合物之範例有二氯矽烷( Dichlorosilane)、二氯石夕烧(Trichlorosilane)、四氯石夕烧 (Tetrachlorosilane)等氣化矽化合物。作為有機石夕化合 20 201035344 物之乾例有四乙氧梦貌(丁价北也⑽”也狀)、四尹氧梦 燒(Tetramethoxysiiane )、六尹基二矽氮烷(
Hexamethyidisiiazane)。 可使用由例如金屬、金屬氮化物、玻璃、陶瓷、半 導體、塑膠中所選出者來作為基板。 , 較佳地,可舉出以藍寳石等為代表之化合物單晶基 板、以Si等為代表之單晶基板、以玻璃為代表之非晶基 Ο 板、聚醯亞胺等的工程塑膠基板等來作為基板。 再者,載體之形狀可為如海綿狀等具有多孔形狀、 抑或如蜂巢狀等具有貫通孔形狀等的膨鬆形狀。又,載 體所載持之ίκ、銀、銅等觸媒物質的形狀並非限定 為微粒子狀,亦可為例如膜狀者。為了確實地獲得本實 施形態之效果,觸媒物質之表面積較大者為佳。此時、, 例如於前述載體表面形成觸媒物質之膜時,由於可加大 觸媒物質的表面積,故可獲得與微粒子狀觸媒相同的效 〇 果。 依上述,本變形例便可形成金屬氮化物膜。 (變形例3) 其次,說明第1實施形態之變形例3的成膜方法。變 形例3之成膜方法中’特別係將%氣體與%氣體分離並 間歇性地進行供給。 參考圖17來說明本變形例之成膜方法的原理。 首先,如圖17 (a)所示,導入Η:氣體。藉此,針 21 201035344 對吸附於本實施形態所使用之觸媒(Pt觸媒212)表面的 物質進行還原反應並清潔,同時於Pt觸媒212表面使Η原 子進行化學結合。 此處,當Η2氣體壓力降低時,如圖17 (b)所示, 附著於Pt觸媒212表面的Η原子之一部份會脫離,而其餘 之一部份則會殘留於Pt觸媒212表面。 其次,如圖17 (c)所示,導入02氣體。 藉由導入02氣體,如圖17 (d)所示,使得〇原子 化學吸著於Pt觸媒212,而Ο原子、Η原子會於Pt觸媒表 面一同地進行遷移(migration)。 然後’如圖17 (e)所示,Ο原子與Η原子會產生化 學反應,形成Η2◦而從Pt觸媒212表面脫離。該化學反應 係發熱反應,藉由該反應能讓Pt觸媒212之溫度上昇至 17〇〇°C左右’藉由該熱能來達到後述與成膜氣體之間的 氣相反應。 另外,H2〇從Pt觸媒212表面脫離後,則於Pt觸媒212 表面上之H2〇脫離的區域處,再次重覆著吸附〇原子與η 原子並產生Η20的觸媒反應。
Pt與Ο之結合能較Pt與η之結合能更強’當pt表面完 王被Ο包覆時’觸媒反應便會停止。由於前述現象係因 〇2氣體較%氣體更早導入所致,故藉由讓h2氣體較〇2 氣體更早導入、抑或至少使兩者同時導入便可解決。本 變形例便是根據前述知識而來。 其次’說明本變形例之成膜方法。本變形例之成膜 22 201035344 方法係使用如圖8所示之成膜裝置,依圖18所示時機點 將〇2氣體、H2氣體、由有機金屬化合物所組成的成膜氣 體導入。該控制係由控制機構68來針對控制閥65、66 、67進行開閉及流量控制的方式所達成。另外,開閉閥 61、62為開啟狀態,開閉閥63、64中任一者為開啟狀態 〇 如圖18所示,首先開啟控制閥66將1^氣體導入,然 後,開啟控制閥65將〇2氣體導入。藉此,於觸媒反應容 器11内產生高溫之H2〇氣體。 然後,開啟控制閥67將成膜氣體導入,而於基板22 上沉積金屬氧化物。 然後’同時關閉控制閥65,66,67,停止供&h2 氣體、〇2氣體、成膜氣體。 以下,以特定次數重覆前述步驟,藉此於基板22 上沉積形成具有特定膜厚的金屬氧化物膜。藉由停止供 給〇2氣體(換言之’藉由將〇2氣體供給流量減少至0sccm ),能使得觸媒反應容器11内吸附於觸媒12表面的〇原子 減少,使得Η原子容易吸附於觸媒12表面。因此,能有 效率地產生高溫Η20氣體。 更佳地,如圖19所示,首先,開啟控制閥66將112 氣體導入,其次,開啟控制閥65將〇2氣體導入,其次, 開啟控制閥67將成膜氣體導入,而於基板22上進行成膜 〇 然後’關閉控制閥67以停止成膜氣體的供給,其次 23 201035344 二I 口:閥65以停止〇2氣體的供給’其次,關閉控制 Η Μ τΐ供給H2氣體。如前述,最後藉由停止供給 來進—步防止〇原子附著於觸勒表面,而可 更有效率地進行成膜。 r鬥^地’ Μ述般氣體之間歇性供給係於1Hz至1kHz 率而反覆進行。於1HZ以下時會有生產效率 :之於1此以上時則難以進行為了獲得品質優 良之膜口口質的控制。又, 02氣體之__彳^^讀躲導人奸2氣體及 1S者為佳 故供給成職體的時間未達 下進變形例之成膜方法係在流通有H2氣體之狀態 果。再者2虱體與成膜氣體的控制,藉此亦可獲得相同效 奸Γ日Ϊ,轎錢變H2氣體與Q2氣體之_分壓比亦可 獲付相同效果。具體而言 = 體之期間内,讯m 在未U成膜乳 之Η原子的π °又置有降低〇2氣體分壓以促進觸媒12表面 '二、吸附之顧,然後再提高&氣體分壓。另外 ’、、、又低〇2氣體之分壓,亦可增加Η?氣體的流量。 〇2氣體;法係具有能防止因較早供給 。如圖、2體 礙觸媒反應之問題的效果 不,幾乎同時地供給Η2氣體與02氣體之情況 效果。又’以-定之分壓比恥氣體與 ^、另/ 1憂整體壓力之情況下亦可獲得相同效果。 —卜,當氣體與%氣體之整體壓力固定,而以一 刀壓比來_進行供給H亦可產^高溫η2ο 24 201035344 氣體,但就高溫氏〇氣體產生效率之觀點來看,則以間 歇性地供給〇2氣體者較佳。 本變形例中,所謂間歇性地供給氣體,不僅是指反 覆地交互實施供給有氣體之期間以及未供給有氣體之 期間(流量為Osccm)的情況,亦包含有反覆地實施供給 有以特定供給量來供給氣體之期間以及以較前述特定 供給量更少之流量進行供給之期間的情況。 (變形例4) 其次’况明第1實施形態之變形例4的成膜方法。變 形例4之成膜方法中,供給&氣體與从體的時機點、 供給成膜氣體之時機點係與變形例3之成膜方法中的時 機點不同1 爹考圖8及圖21來說明本變形例之成膜方法。 如圖21所不,首先,開啟控制閥66將H2氣體導入, 然後’開啟控制咖以導人%氣體。藉此,能於觸媒反 應容器11内有效率地產生高溫h2〇氣體。 然後’關閉控制閥65、66,停止供給仏氣體、〇2 氣體。 開啟控制閥67將成膜氣體導入,使其與所產 生之冋μΗ20氣體主要地於氣相中進行反應,藉此於基 板22上進行成膜。 ,後’關閉控制閥67,停止成膜氣體的供給。 藉由反覆Μ述步驟來進行成膜。藉由前述成膜製程 25 201035344 可獲得高品質的膜。另外,係利用控制機構68來控制該 控制閥65、66、67之開閉及流量的方式以達成前述控制 〇 更具體地說明本變形例。 一般藉由ALD(Atomic Layer Deposition)法所形成 之由氧化物等所組成的高介電體膜中係包含有碳與氫 等不純物以及氧空洞,由於該等會形成阱與固定電荷, 進而損害電晶體之電氣特性。減少不純物與氧空洞的方 法有各式各樣的方法,但其全部都會提高裝置成本,或《 具有使得製程變為複雜的問題點。 由ALD法所形成的膜中’殘留有不純物等的原因之 —係可舉出於供給原料氣體,然後供給水蒸氣等氧化氣 體而產生氧化反應之時點’該基板溫度較低的情況。— 般來說’化學反應會於高溫度下迅速地進行,但會使得 氣體難以吸附,因此提高基板溫度時有可能無法形成單 分子層。 本變形例之成膜方法中,本發明人不斷研究討論之 ( 結果’得知讓H2氣體與02氣體於觸媒上相互反應,使用 前述所產生之高溫H2o氣體可加快金屬成膜氣體的氧 化反應。 即’本變形例係使用有機金屬化合物作為成膜氣體 ’於間歇性地供給有機金屬化合物氣體之後,進行沖洗 而形成單分子層,然後,將h2氣體與02氣體導入至觸媒 反應部11内,將由兩氣體相互反應所產生的高溫112〇氣 26 201035344 體導入至基板22(半導體基板)表面,以使得形成於基板 22表面之有機金屬化合物的單分子層受到氧化。 藉此,即使基板溫度為3〇〇。(:之低溫情況下,作為 反應氣體之H2〇氣體因兩溫而可加速氧化反應,其結果 便可降低殘留於膜中的不純物等濃度。另外,無需於每 一次成膜猶環便進行退火等處理,不但可縮短單丨循環 之時間,亦成縮短成膜時間以提高生產效率。又,所使 用之觸媒12(Pt)量係微量的,故可降低裝置成本。 本變形例所使用之基板22係例如p型(1〇〇)面,比電 阻為lOQcm的矽基板,在預先進行洗淨之後,藉由使用 〇2氣體的熱氧化法來形成膜厚lnm的§丨〇2膜。將該基板 22設置於成膜裝置中處理室2〇内的台座21處,排氣達 1x10 3Pa之後’藉由設置於台座21内之加熱器(圖中未顯 示)並伙基板22背面處將基板22加熱至約3〇〇°c,同時, 藉由圖中未顯示之N2氣體導入口,將]^2氣體導入處理室 20内,並進行調整以使得處理室2〇内之壓力達1〇〇pa。 又’作為成膜氣體之有機金屬化合物係使用 TEMAHf(Tetra ethyl methyl Amino hafnium),並從成膜 氣體噴嘴15之成膜氣體導入口 16處導入。 别述條件中,圖21所示時序圖中,導入pj2氣體達2 秒,並於该期間内導入a氣體達丨秒,在停止供給%氣 體達3移後,供給TEMAHf達1秒,在停止供給TEMAHf 達3心後,再次導入%氣體,並反覆前述循環達12〇次。 藉此,形成膜厚約8nm的Hf02膜。 27 201035344 本實施形態係能以成本較低的裝置,於短時間獲得 品質優良的氧化物膜。 又,本實施形態係以沉積Hf02之範例來進行說明, 但除了 Hf02 以外,亦可沉積 Zr02、Ti02、La203、Pr203 、Al2〇3、SrTi03、BaTi03、BaSrTi03、PZT(PbZrTiO) 、SBT(SrBiTaO)、BSCCO(Bi2Sr2CanCun+1〇2n+6)等。 (第2實施形態) 第2實施形態係關於本發明之基板處理方法及基板 處理裝置。 (有機物去除方法及裝置) 首先,說明有關本實施形悲的基板處理方法之一種 去除有機物之方法,並包含其發明之經過等。 用以去除光阻膜等之有機物的灰化技術長年來廣 泛地被使用。然而’即使進行灰化,仍可能會如圖22A 所示般於圖樣301上方中央部處殘留線狀之光阻殘渣 302、或如圖22B所示般於圖樣301上方隨機地殘留有光 阻殘渣303、抑或如圖22C所示般於轉角圖樣3〇1之邊緣 部分上方殘留有光阻殘渣304。 特別是,於進行乾蝕刻或高植入量之離子植入後, 會有較容易發生該等光阻殘〉查302〜304的傾向,藉由追 加洗淨步驟(使用了溶劑等)而去除該等光阻殘渣 302〜304 。 28 201035344 前述光阻殘渣302〜304雖然能藉由追加洗淨步驟來 去除,但料加步料導軸本提高,對於追求低價格 化之半導體tl件的製造製程並非適#。即,於進行微影 步驟時,每次都追加前述洗淨步驟之情況,例如,製= 半導體it件需進行3G次以上微影步驟之情況,亦需追加 30次以上的洗淨步驟,而此費用與時間則會算入半導 元件的製造成本。因此’就半導體元件之製造成本的觀 〇 點來看’則期望有無需如前述般追加洗淨步驟的製程。 其-人,說S月有關產生前述光阻殘渣3〇2〜3〇4的機制 。形成具㈣定W樣的光阻遮罩之後,使⑽光阻遮罩 來進打離子植人與乾烟時,光阻遮罩亦會受到損耗, 導致構成光阻遮罩的材料(光阻)變質,故無法以一般之 灰化處理等將其完全去除,而會殘留下光阻殘澄 302〜304。又’乾姓刻步驟中,受到餘刻之材料(構成基 板等)會再切著於光_樣的侧面等,由於灰化益法 〇 輕易地將該等再附著之材料去除,而特別是會殘留如圖 22C所示的光阻殘渣3〇4。 為了去除前述光阻殘_2〜3()4,便有使用氣與氮 的方法,但由於會有職_題與污㈣題,作為 體元件之製程並不十分令人滿意。 以前述觀點來看’半導體元件之製程必須要能達到 :能完全地將絲殘料除;錢时腐#金屬配線等 的強腐錄氣體;以及降低裝置成本與製造成本。 本實施形態係本發明人就前述討論結果所思及者 29 201035344 。即,藉由使得Ha氣體與〇2氣體於觸媒表面相互反應來 產生咼溫KtO氣體,藉由喷出該高溫Η"氣體可讓基板 上之光阻圖樣高速地氧化而完全地去除。 其次,參考圖23及圖24來說明使用了本實施形態之 有機物去除方法的裝置。圖23係有機物去除裝置的整體 結構圖’圖24係該裝置之觸媒反應部的結構圖。 本裝置係包含有:處理室320,係可進行減壓;觸 媒反應部310,係設置於處理室320内,並具有能從Η" 氣體原料供給部317將作為Ηβ氣體之原料的h2氣體和 〇2氣體導入的氣體導入口 313以及能噴出反應氣體(h2〇 氣體)的喷出口 314 ;以及基板夾持具321,係支撐基板 322。處理室320係經由排氣管323而連接至渦輪分子泵 324及迴轉泵325。 觸媒反應部310係於例如不鏽鋼等金屬所構成之圓 筒狀觸媒容器護套311内收納有由陶瓷或金屬等材料所 構成之觸媒反應容器315 ’並於觸媒容器護套311處設置 有喷出口 314的結構。 觸媒反應部310内係設置有於微粒子狀載體上載持 有超微粒子狀觸媒成分的觸媒312。觸媒反應部310係經 由用以導入Ηθ氣體原料之氣體導入口 313而連接至 Ηζ〇氣體原料供給部317,又,噴出口 314之前段部係設 置有用以固定觸媒312的金屬網格316。 本實施形態中,可使用於平均粒徑0.05〜2.0mm之微 粒子狀載體上載持有平均粒徑1〜l〇nm之超微粒子狀觸 30 201035344 ^刀,得的觸媒、抑或使用平均粒__〜〇.5mm ΐ:: 鈒、銅等金屬粉末等來作為觸細。 J·使用乳化!呂、氧化錯、氧化鋅等金屬氧化物微粒子,
Ρ ’可使用減物陶瓷微粒子來作為載體。較佳地,作 :觸媒係可舉出例如於氧化鋁載體上載持有鉑奈米粒 之觸媒’特別是針對多孔質氧化銘於 500〜漏C進行加熱處理,而於_其表面構造之情況 下,於變換成(X·氧她結晶相之賴上餅有U重量 义左右之所獲得之觸媒(例如,觸 媒)等。具體而言,使料齡子狀氧化虹載持有始 超微粒子所獲得之觸媒者較佳。 〃本實施形態中’如前述般’將作為金屬氧化物薄膜 之氧來源的h2氣體和〇2氣體之混合氣體抑或將11从氣 體從觸媒反應部310之氣體導入口 313處導入,而使其接 觸至觸媒反應部310内的微粒子狀觸媒312,藉以產生具 有高能量之H2〇氣體,從觸媒反應部31〇之前端部的反 應氣體(He氣體)喷出口 314將前述所產生之具有高能 量的Ηθ氣體喷出,使其主要地於氣相中與有機金屬化 合物氣體相互反應,而使得藉由該反應所產生之金屬氧 化物沉積於基板上。藉由H2氣體和02氣體之混合氣體抑 或H2〇2氣體與觸媒之間觸媒反應,來產生具有高能量之 尚溫H2〇氣體,因無需藉由例如加熱基板來使得氣體 和〇2氣體之混合氣體抑或H202氣體進行分解,故無需大 量之電能,而能以低成本且效率良好地形成金屬氧化物 31 201035344 薄膜。如前述’可藉由選擇特 觸媒來實現會伴隨產生大量發_化學^原並使用 抑H載體之形狀可為如海綿狀等具有多孔的形狀 載=:巢狀等具有貫通孔形狀等的膨鬆形狀。又, :=子狀,亦可為例如膜:者二= =媒物質之表面積便可獲得本實麵態之效果例如, 刖述载體表©形成有觸媒物質之膜便可增加觸媒物質 的表面積,而可獲得與微粒子狀觸媒相同的效果。 於该觸媒反應部310内部,從連接至%〇氣體原料 供給部317之叫0氣體原料的氣體導入口 313處導入由 >氣體和〇2氣體之混合氣體或%〇2氣體所組成的Η” 氣體原料,藉由微粒子狀觸媒312來進行Η?氣體和%氣 體之化合反應、抑或H2〇2氣體之分解反應。該等反應^ 伴隨產生大量發熱,受到該反應熱所加熱之高溫112〇^ 體327會從反應氣體贺出口 314處強勁地朝向被保持於 基板夾持具321之基板322而喷出。該喷出之高溫%〇氣 體327會使得形成於基板322上的光阻圖樣氧化而去除 。另外,本實施形態中,觸媒反應部31〇之噴出口 314 與基板322之間的距離為數cm。 本實施形態之有機物去除方法除了能去除光阻圖 樣以外’亦可適用以去除附著於基板等之各種有機物。 更具體地說明本實施形態。 於平均粒徑0.3mm的γ-Α1203載體上藉由含浸處理 32 201035344 而載持1.0g之氯翻酸六水合物〇.27g,於大氣中進行 450°C、4小時之燒結處理,便可獲得作為觸媒312之10wt /^Ρΐ/γ-Α1203觸媒。於觸媒反應部31〇内充填約〇 〇2g的 該觸媒312 ’並以金屬網格316加以覆蓋後設置於處理室 320 内。 作為有機物去除方法之對象的試樣準備方法,例如 圖25所示,係於Si基板331上塗布對於作為曝光光線之 〇 KrF的波長具有吸收感度的正片型光阻,針對塗布後之 正片型光阻膜332以60keV加速電壓、5xl〇i5cm-2植入量 來進行砷(As)離子植入。 將該試樣保持於處理室320内的基板夾持具321處 ’進行減壓後於室溫下,於觸媒反應部31〇之%〇氣體 原料導入口 313處導入%氣體和〇2氣體的混合氣體:此 時,%氣體和A氣體之混合氣體的總流量為 體’流1比為H2 : 02 = 2 : 1。又’將處理室32〇内之壓 & 力調整至約1 OTorr為佳。 前述條件中,能將前述Si基板331上之正片型光阻 膜332加以去除。 又’製作如圖26所示之試樣,並進行與前述相同之 有機物去除處理。具體而言,係於Si基板333上形成膜 厚6麵之由Si〇2所組成的閘極氧化膜州、由si〇2所组成 的元件分離區域335,然後,於基板溫度60(TC之情況下 藉由使用sm4氣體的減壓CVD法,來成_iQQnm之多 晶石夕膜336。於該多晶石夕膜336上方塗布光阻,進行預烤 33 201035344 (Pre-bake) ’以曝光裂置進行曝光、㈣,以形成光阻 圖樣337。然後’藉由使用了 Cl2與氣體的乾姓刻來 將未形成有姐圖樣切之區域❹晶鶴说去除。藉 以獲得如圖26所示的試樣。 曰 將該試樣保持於處理室320内的基板央持具321處 ,以前述相同的方法來進行光阻圖樣之去除。 本實施形態之有機物的去除方法無需使用腐錄 氣體等’纟可降低、抑制製造成本與裝置成本,再者, 不會對基板等造成電漿損害。 (矽膜之膜品質改善方法;) 其次,說明有關本實施形態基板處理方法之一種由 多晶矽、非晶矽、微晶石夕等所組成之矽膜的膜品質改善 方法。前述矽膜之膜厚係例如〇 〇1〜1〇μιη左右。 該矽膜之膜品質改善方法係使用如圖23及圖24所 示之裝置,如圖27所示般,針對於表面處形成有例如多 晶矽膜342的基板34卜以較低溫且^/或低真空之條件下 ,藉由喷射咼溫AO氣體327,可降低多晶石夕膜342中的 缺陷密度。具體而言,由濺鍍或CVD等所形成之多晶矽 膜342中,藉由終結於石夕晶界處的懸鍵(dangiing b〇n(j) ,能使得結晶缺陷呈非活性化,以改善電洞之移動度。 適用前述矽膜之膜品質改善方法之裝置中,將形成 有多晶矽膜342的基板341保持於基板夾持具321處,藉 由從觸媒反應部310朝向多晶矽膜342喷射高溫H20氣 34 201035344 體27可改善多晶石夕膜342之膜品質。 =實_態基板處財法之—種賴之膜 於較低融點之基板上的销進行膜品f改善T情形成 (氧化臈之膜品質改善方法及裝置) 其次,說明有關本實施形態基板處理方法之 化膜品質改善方法。财法係針對缺氧之氧化膜供給氧 ▲以形成如化學計量學比例般_之氧倾的膜品質改 α方法。前述氧化膜可為例如氧化辞、IT〇(Indium 丁化 加㈣等透明導電膜,抑或IGZOdndium Gallium Zinc 〇她)、氧化鋅等半導體膜,抑或氧化給、氧化组等介 電體膜。
如述氧化膜之膜品質改善方法係使用 如圖23及圖 24所不裝置,針對形成有缺氧之氧化膜352的基板351( 圖28) ’藉由喷射高溫%〇氣體327來供給氧,以使得缺 氧狀恝之氧化膜能變成如化學計量比例般的氧化膜。藉 此’作為透明導電膜或半導體膜或介電體膜,可獲得所 期望之特性。 具體而言’將形成有缺氧狀態之氧化膜352的基板 351保持於處理室32〇内的基板夾持具%〗處,藉由從觸 媒反應部310將高溫η2〇氣體327喷向缺氧狀態之氧化 膜352表面,以補修氧化膜352之缺氧問題,進而改善膜 品質。 35 201035344 依本實施形態基板處理方法之—種氧化膜之膜品 質改善方法,能以簡單之裝置來補修缺氧之氧化物膜的 (氧化膜形成方法及裝置) 其次,說明本實施形態基板處理方法之一種於&基 板表面形成氧化膜的氧化膜形成方法。 箣述氧化膜形成方法係使用圖23及圖24所示裝置 ,於較例如前述矽膜之膜品質改善方法更高溫且/或 高真空條件下,藉由將高溫h2〇氣體327喷射至如圖29a 所示Si基板361表面,使得Si基板361表面的&與包含於 高溫H2〇氣體中的〇相互反應,而如圖29B所示,於Si 基板361表面形成氧化膜之Si〇2膜362。藉此,無需加熱 基板整體,便可僅在特定區域處形成氧化膜。 具體而言’將Si基板361保持於處理室320内之基板 夾持具321處,藉由從觸媒反應部310將高溫H20氣體 327喷射至Si基板361表面,以於Si基板表面處形成氧化 膜之Si02膜362。 (變形例1) 其次’說明第2實施形態之變形例1的基板處理方法 。變形例1之基板處理方法係適合在具有將H2氣體與〇2 氣體分離而進行供給之觸媒反應部的裝置中實施。 本變形例之基板處理方法所使用的裝置係如圖3 0 36 201035344 所示。該裝置之觸媒反應部410係具有:圓筒狀觸媒容 器護套411 ’係由例如不鏽鋼等金屬所構成;觸媒反應 容器415,係收納於觸媒容器護套411内,並由陶瓷或金 屬等材料所構成;以及喷出口 414,係設置於觸媒容器 護套411之一端部。於觸媒反應部41〇内設置有於微粒子 狀載體上載持了超微粒子狀觸媒成分所獲得的觸媒412 ’並設置有用以固定觸媒412的金屬網格416。又,連接 ❹ 至觸媒反應部410之%氣體導入口 403與〇2氣體導入口 413係經由控制閥433、443而連接至圖中未顯示的^氣 體供給部及〇2氣體供給部。控制閥433及443之開閉及流 量係由控制機構468所控制。 藉由H2氣體導入口 403與〇2氣體導入口 413來將% 氣體與〇2氣體導入至該觸媒反應部41〇内。藉此,藉由 微粒子狀觸媒412以使得%氣體和〇2氣體之間進行^合 反應。該等反應會伴隨產生大量發熱,_反應熱而受 〇 加熱的高溫%0氣體427則從反應氣體喷出口 414強勁 地嗔向被保持於基板夾持具(圖中未顯示)的基板似。藉 由前述所喷出之秘氣體,可用以實施本實施形態基板 處理方法巾之錢物絲方法、賴謂。$纽善方法 、氧化膜之膜品纽善方法、氧倾之軸等基板處理 方法。 另外,圖30係對應於圖μ,觸媒反應部㈣及基板 422係收納於連接至特㈣氣裝置(圖中未顯示)之可進 行減壓的處理室(圖中未顯示)内。 37 201035344 (變形例2) 其次’說明有關第2實施形態之變形例2的基板處理 方法。變形例2之基板處理方法係適用於具有複數個觸 媒反應部之裝置。參考圖31來說明適用本變形例之基板 處理方法的裝置。 如圖31所示’本變形例所使用之裝置係為了針對大 面積基板等進行基板處理而設置有作為觸媒反應部的 複數個觸媒反應容器511。各觸媒反應容器511内設置有 觸媒512’藉由氣體導入口 513來供給h2氣體和〇2氣體之 混合氣體等。藉由從氣體導入口 513所導入之氏氣體和 〇2氣體之混合氣體’於觸媒反應容器511内之觸媒512 處進行會伴隨產生大量發熱的化學反應 ’而產生南溫 H2〇氣體。又,氣體導入口 513之相反側(介設有觸媒反 應容器511之觸媒512)處係設置有喷出口 514,從觸媒 512所產生之高溫氣體朝處理室52〇内強勁地喷出 。喷出口 514之前端部係漏斗狀,即,係形成有越接近 m端處則口徑越擴張的形狀。另外,於處理室52〇内, 台座521上係設置有基板522,並朝向該基板522喷出 ΗζΟ氣體。又’處理室52〇係如箭頭3所示般,從排氣口 523處藉由圖中未顯示之真空泵進行排氣。 另外’比較圖1與圖31便可輕易地理解,相對於圖 31之基板處理裝置’圖1之成膜裝置係在於觸媒反應容 器11之間處設置有導入成膜氣體(與來自觸媒反應器 38 201035344 511之反應氣體進行反應)用的成膜氣體導入口 16、以及 將該成膜氣體供給至處理室内之空間用的成膜氣體喷 嘴15之結構。 本變形例之基板處理方法所使用之裝置係設置有 於前端部處具有開口的圓錐狀(漏斗狀)選擇壁517,以使 得從喷出口 514所喷出之高温HA氣體中具有高能量之 高溫Ηθ氣體會供給至處理室520内部,藉由選擇壁517 〇 之開口部518來選擇出具有高能量之高溫H20氣體以進 行供給。 藉由選擇壁517進行選擇而被去除之具有低能量之 高溫氏0氣體則從設置於觸媒反應容器511侧面的排氣 口 524處,藉由圖中未顯示之真空泵朝向箭頭b所示方向 進行排氣。 本變形例之基板處理方法所使用之裝置非限定於 氧化膜形成方法,亦可使用本發明其他實施形態之基板 〇 處理方法’而可針對大面積基板進行均勻處理。 (變形例3) 其次,說明有關第2實施形態之變形例3的基板處理 方法。變形例3之基板處理方法係適合使用具有複數個 觸媒反應部之裝置來實施。參考圖31來說明本變形例之 基板處理方法所使用的裝置。 圖32所示裝置可針對大面積基板等進行處理,於作 為觸媒反應部的觸媒反應容器611内設置有複數個觸媒 39 201035344 612,從氣體導入口 613處供給H2氣體和〇2氣體之混合氣 體等。藉由從氣體導入口 613導入的H2氣體和〇2氣體之 混合氣體’於觸媒612處進行會伴隨產生大量發熱的化 學反應’以產生南溫H2〇氣體。又,於氣體導入口 613 之相反側(介設有觸媒612)係設置有噴出口614,將觸媒 612所產生之高溫h20氣體強勁地噴出至處理室620内 。喷出口614之前端部係形成漏斗狀。即,形成有口徑 越來越寬廣的形狀。處理室620内,於台座621上設置有 基板622,並朝向該基板622喷出H20氣體。另外,處理 室620如箭頭a所示,係從排氣口 623處藉由圖中未顯示 之真空泵來進行排氣。 其次,說明有關本變形例之基板處理方法所使用的 其他裝置。 圖33所示裝置係具有:複數個觸媒612 ;以及複數 個喷出口 614,係對應各觸媒612而設置,以從觸媒612 將H20氣體喷出至處理室620内。因為設置有複數個噴 出口 614,故能更均勻地進行處理。 又,圖34所示裝置係具有:複數個觸媒612 ;以及 複數個喷出口 614,係對應各觸媒612而設置,以從觸媒 612將H20氣體喷出至處理室620内。該裝置之噴出口 614係較圖34所示裝置之喷出口 614更大。 此處,參考圖35及圖36來說明喷出口之形狀的優點 及效果。圖35係參考圖23所述裝置的喷出口 314,圖36 係本變形例之基板處理方法所使用的圖33及圖34所示 201035344 裝置的喷出口 614。 從圖35所示噴出口 314處,具有較高熱能之h2〇氣 體會以低速喷出,從圖36所示喷出口 614處,具有較低 熱能的H2〇氣體會以高速喷出。即’藉由如圖%所示之 喷出口614形狀,能將所喷出之H20氣體的熱能轉變為 平移動能(translational energy),故可提高所喷出之h2〇 氣體的速度。 0 藉此,能提高基板表面之前驅物衝撞能量。又,能 相對地提南基板表面之前驅物分壓。又,具有較高熱能 之分子於撞擊至基板後容易脫離,因此藉由降低熱能, 能使其較容易附著於表面。又,藉由提高平移動能,能 讓團簇狀前驅物撞擊至基板。藉此,配合基板處理製程 來選擇最適當之喷出口形狀,而能進行最適當之基板處 理。再者,包含有設置有選擇壁的結構,從前述結構中 進行選擇’便能更適當地進行基板處理。 ❸ 本變形例之基板處理方法所使用之裝置並非限定 於氧化膜形成方法,亦可用於本發明之其他實施形態的 基板處理方法,而可針對大面積基板均勻地進行處理。 (變形例4) 其次’說明第2實施形態之變形例4的基板處理方法 。變形例4之基板處理方法中,特別是將%氣體和从 體以分離的方式f綠性地騎供給。該基板處理方法係 根據如參相17所述之原理。具體而言,該基板處理方 201035344 法係以圖30所示之成膜裝置來進行,在如圖37所示之時 機點將02氣體、H2氣體導入。 产如圖37所示,首先,導入H2氣體,然後,導入〇2 氣體。藉此,觸媒反應部410内會產生高溫%〇氣體。 2後,jT止供給%氣體及〇2氣體。以下,以此順序反覆 該等步驟。藉此,將於觸媒412(W3G)處所產生之高溫 馬0氣體427喷向基板422。 使件Η原子容易附著於觸媒々I2表面 地產生高溫Η20氣體427。 女於該製程中,由於停止供給A氣體(換言之,將〇2 氣體之供給流量減少至Gseem),於觸媒反應部41〇内, 附著於觸媒412表面之〇原子會從觸媒412表面處脫離, 更佳地,如圖38所示,首先, 導入Η2氣體,其次,
較佳地,前述氣體之間歇供給係於此幻服之範 圍内的反覆頻率進行。於1Ηζ 問題’於1 kHz以上則會使得產 為困難。 z以下會有降低生產效率之 轰生南溫H20氣體之控制變 又,於本變形例之成膜方 狀態下,錯由進行〇2氣體之押 再者,藉由改變H2氣體與翁 法中,在流通有H2氣體之 制亦可獲得相同之效果。 2氣體之間的分壓比亦可獲得 42 201035344 相同效果。具體而言,較佳地,先降低〇2氣體之分壓以 促進Η原子附著於觸媒12表面,再提高02氣體之分壓。 另外,由於降低了 02氣體之分壓,亦可提高氏氣體之流 量。 又,本變形例之基板處理方法由於可防止因率先供 給〇2氣體(相較於η2氣體)所產生之對於觸媒反應的阻 礙,如圖39所示,即使是在幾乎同時地供給Η2氣體和 〇2氣體之情況,亦可獲得與本變形例之基板處理方法相 同的效果。又,將Η2氣體和02氣體之間的分壓比維持固 定之情況下,改變Η2氣體和02氣體之整體壓力亦可獲得 相同的效果。 另外,在整體壓力維持固定,且以固定分壓比來連 續供給Η2氣體和02氣體之情況,亦可產生高溫Η20氣體 ,但就高溫Η20氣體之產生效率的觀點來看,間歇性地 供給02氣體者較佳。 本變形例中,所謂間歇性地供給氣體,不僅是指反 覆交互地實施供給有氣體之期間以及未供給有氣體之 期間(流量為Osccm)的情況,亦包含有反覆以特定供給 量來供給氣體之期間以及以較前述特定供給量更少之 流量進行供給之期間的情況。 本變形例之基板處理方法亦可適用於前述基板處 理方法。 氣體之間歇供給方式並非限定於本變形例,亦可適 用本發明其他實施形態之基板處理方法。 43 201035344 已參照前述實施形態來說明本發明,但本發明並非 限定於前述揭露之實施形態,於申請專利範圍之要旨内 亦可進行變形或變更。 本專利申請係基於2008年11月21日於日本提出之 曰本國專利申請第2008-297906號而主張其優先權,並 引用其全部内容。 【圖式簡單說明】 圖1係第1實施形態之成膜裝置的剖面圖。 圖2係第1實施形態之成膜裝置的内部平面圖。 圖3係第1實施形態之其他成膜裝置的内部平面圖( 其1)。 圖4係第1實施形態之其他成膜裝置的内部平面圖( 其2)。 圖5係第1實施形態之其他成膜裝置的内部平面圖( 其3)。 圖6係第1實施形態之其他成膜裝置的剖面圖(其1) 〇 圖7係第1實施形態之其他成膜裝置的剖面圖(其2) 〇 圖8係第1實施形態之其他成膜裝置的結構圖(其1) 〇 圖9係第1實施形態之其他成膜裝置的結構圖(其2) 44 201035344 圖10係第1實施形態之變形例1之成膜裝置的結構 圖。 圖11係第1實施形態之變形例1之其他成膜裝置的 結構圖(其1)。 圖12係第1實施形態之變形例1之其他成膜裝置的 結構圖(其2)。 圖13係第1實施形態之變形例1之其他成膜裝置的 結構圖(其3)。 圖14係第1實施形態之變形例1之其他成膜裝置的 結構圖(其4)。 圖15係第1實施形態之變形例1之其他成膜裝置的 結構圖(其5)。 圖16係第1實施形態之變形例1之其他成膜裝置的 結構圖(其6)。 圖17(a)、(b)、(c)、(d)、(e)係第1實施形態之變形 例3的製程說明圖。 圖18係第1實施形態之變形例3的成膜製程之時序 圖。 圖19係第1實施形態之變形例3之其他成膜製程的 時序圖(其1)。 圖2 0係第1實施形態之變形例3之其他成膜製程的 時序圖(其2)。 圖21係1實施形態之變形例4之成膜製程的時序圖。 圖22A係光阻殘渣之概略示意圖。 45 201035344 圖22B係光阻殘渣之概略示意圖。 圖22C係光阻殘渣之概略示意圖。 圖23係說明第2實施形態所使用之基板處理裝置的 說明圖。 圖24係說明第2實施形態所使用之觸媒反應部的說 明圖。 圖25係於第2實施形態之有機物去除方法中進行處 理之試樣的結構圖(其1)。 圖26係於第2實施形態之有機物去除方法中進行處 理之試樣的結構圖(其2)。 圖27係第2實施形態之矽膜之膜品質改善方法的說 明圖。 圖28係第2實施形態之氧化膜之膜品質改善方法的 說明圖。 圖29A係第2實施形態之氧化膜形成方法的說明圖。 圖29B係第2實施形態之氧化膜形成方法的說明圖。 圖30係說明第2實施形態之變形例1所使用之基板 處理裝置的說明圖。 圖31係第2實施形態之變形例2所使用之基板處理 裝置的結構圖。 圖32係第2實施形態之變形例3所使用之基板處理 裝置的結構圖。 圖3 3係第2實施形態之變形例3所使用之其他基板 處理裝置的結構圖(其1)。 46 201035344 圖34係第2實施形態之變形例3所使用之其他基板 處理裝置的結構圖(其2)。 圖35係圖23所示基板處理裝置之喷出口部分的概 要圖。 圖3 6係第2實施形態之變形例3的基板處理裝置之 喷出口部分的概要圖。 圖37係第2實施形態之變形例4所使用之處理製程 的時序圖。 圖3 8係第2實施形態之變形例4所使用之其他處理 製程的時序圖(其1)。 圖3 9係第2實施形態之變形例4所使用之其他處理 製程的時序圖(其2)。 【主要元件符號說明】 11 觸媒反應容器 12 觸媒 13 氣體導入口 14 喷出口 15 成膜氣體喷嘴 16 成膜氣體導入口 17 選擇壁 18 開口部 20 處理室 21 台座 22 基板 23 '24 排氣口 25 成膜氣體喷嘴 31 觸媒反應容器 5卜 52、53、54 氣缸 61 、62、63、64 開閉閥 65、 66、67 控制閥 68 控制機構 70 渦輪分子泵 71 、72、73 控制閥 47 201035344 111觸媒反應容器 112觸媒 113氣體導入口 114喷出口 115成膜氣體喷嘴 116成膜氣體導入口 117選擇壁 118開口部 120 處理室 121 台座 122 基板 123 排氣口 180 淋氣板 181 載體氣體導入口 182 載體氣體排氣口 212 觸媒 301 圖樣 302 > 303、304 光阻殘渣 310 觸媒反應部 311觸媒容器護套 312 觸媒 313 氣體導入口 314 喷出口 315 觸媒反應容器 316 金屬網格 317 原料供給部 320 處理室 321 夾持具 322 基板 323 排氣管 324 渦輪分子泵 325 迴轉泵 327 H20氣體 331 基板 332 光阻膜 333 基板 334 閘極氧化膜 335 元件分離區域 336 多晶碎膜 337 光阻圖樣 341 ' 351、361 基板 342 > 352、362 多晶矽膜 403 氣體導入口 410 觸媒反應部 411觸媒容器護套 412 觸媒 413 氣體導入口 414 喷出口 48 201035344 415 觸媒反應容器 422 基板 433、 443 控制閥 511觸媒反應容器 513 氣體導入口 517 選擇壁 520 處理室 522 基板 524 排氣口 612 觸媒 614 喷出口 621 台座 623 排氣口 416 金屬網格 427 H20氣體 468 控制機構 512 觸媒 514 喷出口 518 開口部 521 台座 523 排氣口 611觸媒反應容器 613 氣體導入口 620 處理室 622 基板 49

Claims (1)

  1. 201035344 七、申請專利範圍: 1. 一種基板處理方法,係針對基板進行處理,其包含 有: 設置步驟,係將基板設置於容器内; 導入步驟,係朝向收納有觸媒的觸媒反應部内部, 以第1流量導入氏氣體,且與該H2氣體獨立地以 第2流量導入02氣體,並使得由接觸至該觸媒的 該H2氣體及該02氣體所產生之H20氣體從該觸媒 反應部朝向該基板喷出;以及 〇2流量減少步驟,係將導入該觸媒反應部之該〇2 氣體流量減少至較該第2流量更少的第3流量; 其中係由該導入步驟、該02流量減少步驟之順序 並以特定之反覆頻率而反覆地針對該基板進行處 理。 2. 如申請專利範圍第1項之基板處理方法,其中更包 含有: 成膜氣體供給步驟,係在開始進行該導入步驟後, 以特定期間將包含有該氧化物膜之構成元素的成 膜氣體供給至該容器内; 其中以該特定之反覆頻率所進行之反覆處理係由 該導入步驟、該成膜氣體供給步驟、以及該〇2流 量減少步驟之順序而進行。 3. 如申請專利範圍第2項之基板處理方法,其中該 〇2流量減少步驟中的該第3流量係為零seem。 50 201035344 4. 如申請專利範圍第2項之基板處理方法,其中更包 含有: H2流量減少步驟,係將導入該觸媒反應部之該H2 氣體流量減少至較該第1流量更少的第4流量。 5. 如申請專利範圍第4項之基板處理方法,其中該 〇2流量減少步驟中的該第3流量係為零seem,且 該H2流量減少步驟中的該第4流量係為零seem。 6. 如申請專利範圍第5項之基板處理方法,其中係於 〇2流量減少步驟之後再進行該H2流量減少步驟。 7. 如申請專利範圍第5項之基板處理方法,其中該前 記成膜氣體供給步驟係在開始進行該導入步驟 後,於該〇2流量減少步驟及該H2流量減少步驟之 後進行;且 以該特定之反覆頻率所進行之反覆處理係由該導 入步驟、該02流量減少步驟、該H2流量減少步驟 以及該成膜氣體供給步驟之順序而進行。 8. 如申請專利範圍第2項之基板處理方法,其中該導 入步驟係含有使得該觸媒反應部中02氣體分壓成 為第1分壓的步驟,且該〇2流量減少步驟係含有 使得該觸媒反應部中02氣體分壓成為較該第1分 壓更低之第2分壓的步驟。 9. 如申請專利範圍第2項之基板處理方法,其中該導 入步驟係於該02氣體之前先將H2氣體導入至觸媒 反應部内。 51 201035344 10. 如申請專利範圍第2項之基板處理方法,其中該特 定之反覆頻率係從1Hz至1kHz為止的範圍。 11. 如申請專利範圍第2項之基板處理方法,其中該特 定期間係未達1秒。 12. 如申請專利範圍第1項之基板處理方法,其中該 〇2流量減少步驟中的該第3流量係為零seem。 13. 如申請專利範圍第1項之基板處理方法,其中更包 含有: H2流量減少步驟,係將導入該觸媒反應部之該H2 氣體流量減少至較該第1流量更少的第4流量。 14. 如申請專利範圍第13項之基板處理方法,其中該 〇2流量減少步驟中的該第3流量係為零seem,且 該H2流量減少步驟中的該第4流量係為零seem。 15. 如申請專利範圍第14項之基板處理方法,其中係 於該〇2流量減少步驟之後再進行該H2流量減少步 驟。 16. 如申請專利範圍第1項之基板處理方法,其中該導 入步驟係含有使得該觸媒反應部中〇2氣體分壓成 為第1分壓的步驟,且該〇2流量減少步驟係含有 使得該觸媒反應部中〇2氣體分壓成為較第1分壓 更低之第2分壓的步驟。 Π.如申請專利範圍第1項之基板處理方法,其中該導 入步驟係於該02氣體之前先將H2氣體導入至觸媒 反應部内。 52 201035344 18. 如申請專利範圍第1項之基板處理方法,其中該特 定之反覆頻率係從1Hz至1kHz為止的範圍。 19. 一種基板處理裝置,係具備有: 基板支撐部,係設置於容器内而用以支撐基板; 觸媒反應部,係獨立地導入H2氣體及02氣體,並 將因該H2氣體及該02氣體接觸至觸媒所產生的 H20氣體喷出至該容器内; H2氣體控制閥,係對應該H2氣體所設置,用以控 制該H2氣體之導入或供給; 〇2氣體控制閥,係對應該〇2氣體所設置,用以控 制該〇2氣體之導入或供給,以及 控制機構,係控制該h2氣體控制閥及該02氣體控 制閥。 20. 如申請專利範圍第19項之基板處理裝置,其中更 具備有: 供給喷嘴,係將成膜氣體供給至該容器内;以及 成膜氣體控制閥,係對應該成膜氣體所設置,用以 控制該成膜氣體之導入或供給; 其中,該控制機構除了該H2氣體控制閥及該02氣 體控制閥之外,亦控制該成膜氣體控制閥。 53
TW098139421A 2008-11-21 2009-11-20 A substrate processing method and a substrate processing apparatus TWI400343B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008297906 2008-11-21

Publications (2)

Publication Number Publication Date
TW201035344A true TW201035344A (en) 2010-10-01
TWI400343B TWI400343B (zh) 2013-07-01

Family

ID=42198252

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098139421A TWI400343B (zh) 2008-11-21 2009-11-20 A substrate processing method and a substrate processing apparatus

Country Status (6)

Country Link
US (1) US8574676B2 (zh)
JP (1) JP5400795B2 (zh)
KR (1) KR101258630B1 (zh)
CN (1) CN102224571A (zh)
TW (1) TWI400343B (zh)
WO (1) WO2010058813A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008083310A1 (en) * 2006-12-29 2008-07-10 3M Innovative Properties Company Method of curing metal alkoxide-containing films
EP2111480A2 (en) * 2006-12-29 2009-10-28 3M Innovative Properties Company Method of making inorganic or inorganic/organic hybrid films
KR101563025B1 (ko) * 2007-12-28 2015-10-23 쓰리엠 이노베이티브 프로퍼티즈 컴파니 가요성 캡슐화 필름 및 그의 제조 방법
KR20170005154A (ko) * 2008-06-30 2017-01-11 쓰리엠 이노베이티브 프로퍼티즈 컴파니 무기 또는 무기/유기 혼성 장벽 필름 제조 방법
EP2553144B1 (en) * 2010-03-29 2016-11-23 Koolerheadz Gas injection device with uniform gas velocity
JP6542245B2 (ja) * 2014-02-14 2019-07-10 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated 射出アセンブリ付きの上方ドーム
JP6545053B2 (ja) * 2015-03-30 2019-07-17 東京エレクトロン株式会社 処理装置および処理方法、ならびにガスクラスター発生装置および発生方法
JP2016222984A (ja) * 2015-06-01 2016-12-28 株式会社フィルテック ヒートビーム成膜装置
JP6550962B2 (ja) * 2015-06-24 2019-07-31 株式会社デンソー 炭化珪素半導体のエピタキシャル成長装置
JP6529129B2 (ja) * 2015-11-30 2019-06-12 株式会社フィルテック 成膜装置
JP6664993B2 (ja) * 2016-03-01 2020-03-13 株式会社ニューフレアテクノロジー 成膜装置
JP2018011032A (ja) * 2016-07-15 2018-01-18 株式会社東芝 流路構造及び処理装置
CN114622182A (zh) * 2020-12-10 2022-06-14 中国科学院微电子研究所 喷头及具有其的化学气相沉积装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3124376B2 (ja) * 1992-06-17 2001-01-15 株式会社東芝 化合物半導体の気相成長装置
JPH06128743A (ja) 1992-09-04 1994-05-10 Mitsubishi Materials Corp 透明導電膜とその製造方法およびそれに用いるターゲット
JP2004221606A (ja) * 1997-03-05 2004-08-05 Renesas Technology Corp 半導体集積回路装置の製造方法
TW200746302A (en) 1997-03-05 2007-12-16 Hitachi Ltd Method of making semiconductor IC device
US6159866A (en) 1998-03-02 2000-12-12 Applied Materials, Inc. Method for insitu vapor generation for forming an oxide on a substrate
WO1999003141A1 (en) 1997-07-11 1999-01-21 Applied Materials, Inc. Method and apparatus for in situ vapor generation
JP4237861B2 (ja) 1999-03-30 2009-03-11 Hoya株式会社 高単結晶性酸化亜鉛薄膜及び製造方法
JP3561745B1 (ja) 2003-02-11 2004-09-02 関西ティー・エル・オー株式会社 薄膜製造方法
US20050252449A1 (en) * 2004-05-12 2005-11-17 Nguyen Son T Control of gas flow and delivery to suppress the formation of particles in an MOCVD/ALD system
JP2006183117A (ja) * 2004-12-28 2006-07-13 Showa Shell Sekiyu Kk MOCVD(有機金属化学蒸着)法によるZnO系透明導電膜の製造方法
JP4575211B2 (ja) * 2005-03-31 2010-11-04 株式会社東芝 記憶媒体、再生方法及び記録方法
US20070065578A1 (en) * 2005-09-21 2007-03-22 Applied Materials, Inc. Treatment processes for a batch ALD reactor
JP4881220B2 (ja) * 2007-05-14 2012-02-22 株式会社アルバック Cvd装置、半導体装置、及び光電変換装置

Also Published As

Publication number Publication date
CN102224571A (zh) 2011-10-19
JPWO2010058813A1 (ja) 2012-04-19
WO2010058813A1 (ja) 2010-05-27
US8574676B2 (en) 2013-11-05
TWI400343B (zh) 2013-07-01
US20110229637A1 (en) 2011-09-22
KR20110074909A (ko) 2011-07-04
KR101258630B1 (ko) 2013-04-26
JP5400795B2 (ja) 2014-01-29

Similar Documents

Publication Publication Date Title
TW201035344A (en) Substrate processing method and substrate processing apparatus
JP4449226B2 (ja) 金属酸化膜の改質方法、金属酸化膜の成膜方法及び熱処理装置
JP2021027343A (ja) 基材処理装置および方法
JP3670628B2 (ja) 成膜方法、成膜装置、および半導体装置の製造方法
KR101047230B1 (ko) 기판 처리 장치
JP5346952B2 (ja) 基板処理装置
TW201120235A (en) Batch CVD method and apparatus for semiconductor process
TW201843329A (zh) 使用催化控制將矽氮化物選擇性沉積於矽氧化物上
WO2007020874A1 (ja) 薄膜形成方法および半導体デバイスの製造方法
TW200816265A (en) Vertical plasma processing apparatus and method for semiconductor process
TW201041036A (en) Semiconductor device manufacturing method and substrate processing apparatus
TW201315836A (zh) 光激發可用於原子層沉積之介電層的化學物之方法與設備
TW201135841A (en) Method of manufacturing semiconductor device, substrate processing apparatus and semiconductor device
TW201222637A (en) Substrate processing apparatus and semiconductor device manufacturing method
WO2007034623A1 (ja) 原料供給装置および成膜装置
JP2006057162A (ja) バリア膜の形成方法
TW200931527A (en) Plasma surface treatment for Si and metal nanocrystal nucleation
TWI378499B (en) Method for passivating at least a part of a substrate surface
WO2006054393A1 (ja) 薄膜製造方法及び薄膜製造装置
US20110104896A1 (en) Method of manufacturing semiconductor device and substrate processing apparatus
JP5680892B2 (ja) Co膜形成方法
JPH1154441A (ja) 触媒化学蒸着装置
TW200912028A (en) Method and apparatus for depositing nitride film
JP3194256B2 (ja) 膜成長方法と膜成長装置
JPH04277628A (ja) 未反応ガスの除去及び反応抑制装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees