TW200939909A - Heat-radiating substrate and method of manufacturing the same - Google Patents

Heat-radiating substrate and method of manufacturing the same Download PDF

Info

Publication number
TW200939909A
TW200939909A TW097145272A TW97145272A TW200939909A TW 200939909 A TW200939909 A TW 200939909A TW 097145272 A TW097145272 A TW 097145272A TW 97145272 A TW97145272 A TW 97145272A TW 200939909 A TW200939909 A TW 200939909A
Authority
TW
Taiwan
Prior art keywords
heat
pattern
heat sink
forming
layer
Prior art date
Application number
TW097145272A
Other languages
English (en)
Inventor
Byung-Chong Kim
Original Assignee
Byung-Chong Kim
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Byung-Chong Kim filed Critical Byung-Chong Kim
Publication of TW200939909A publication Critical patent/TW200939909A/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/20Modifications to facilitate cooling, ventilating, or heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • H05K1/0203Cooling of mounted components
    • H05K1/0204Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/05Insulated conductive substrates, e.g. insulated metal substrate
    • H05K1/056Insulated conductive substrates, e.g. insulated metal substrate the metal substrate being covered by an organic insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09009Substrate related
    • H05K2201/09054Raised area or protrusion of metal substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09745Recess in conductor, e.g. in pad or in metallic substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0323Working metal substrate or core, e.g. by etching, deforming
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • H05K3/061Etching masks
    • H05K3/064Photoresists
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/44Manufacturing insulated metal core circuits or other insulated electrically conductive core circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Thermal Sciences (AREA)
  • Structure Of Printed Boards (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Cooling Or The Like Of Electrical Apparatus (AREA)
  • Manufacturing Of Printed Circuit Boards (AREA)

Description

200939909 九、發明說明: 【發明所屬之技術領域】 本發明係有關一印刷電路板,尤指一散熱基板及製造 該散熱基板之方法,其係在一基板製造製程中整合提供具 有高導熱係數之一冷卻板,以改善散熱效率及增加輕量化 設計之自由度。 【先前技術】 一般來說一印刷電路板之成形製程係如下:一薄板, 如一銅薄板,係附加至一酚樹脂介電板或一環氧類樹脂介 電板之一側表面;接著,一蝕刻製程(除了電路線以外之所 有部份係透過姓刻移除)係依據一電路之相互連接圖案而 執行’以形成一預期之電路;及形成複數個孔洞,用以附 加及設置複數個元件。這樣的印刷電路板係依據一相互連 接之電路的表面數目,而區分為一單侧基板、一雙侧基板 及一多層基板。當該印刷電路板之層數增加,元件的設置 成效被改善’而使該印刷電路板可用於高精確度產品。 各種電子元件固定至該印刷電路板,例如在操作時需 要大量電力的功率電晶體或半導體裝置,因此一表面或其 導線會散發大量致使該等印刷電路板上之電子元件品質惡 化的熱,而使生命週期縮短或是造成該等元件故障。 尤其是近年來電子元件技術的進步,電子元件變輕及 其整合度增加,而會造成嚴重的熱問題。因此,對於探討 本問題之技術發展確有重大的需求。 200939909 換σ t w近來的電子裝置係在功能上有多種變化及 ' 電子產四之電力消耗係逐漸增加,但該等產品依 循微小狀趨勢㈣漸㈤、。於是,料電子產品之每單 位面積及每單位體積的發熱值戲劇性地增加。因此,用於 電力供應模組及具有高發熱值之操作元件的冷卻科技係直 接有關於該等產品之生命週期、設計及效率。 為處理此-問題,一相關前案之印刷電路板係提供一 分離的散熱或科賴之—冷卻風扇,但料電子元件 所具有之-冷部方法係限於特U件。因此,當提供有多 種電子7G件時,同時自個別的電子元件釋放其所散發之熱 是困難的。 Ο 同樣地’在如上述所装配的該印刷電路板中’獨立地 提供具有引導個別的電子裝置穿過之複數個穿孔的一散熱 板,且其係難以製造及具有一複雜結構。尤其,因為該印 刷電路板及該散熱板係為分開製造’且之後再彼此附加, ❹ 當兩者的結合不精確時,該散熱板致使導線端子短路’故 而工作能力降低而造成低生產力。同樣地,因為該散熱板 係為一單一個體’由具有一高發熱值之該等電子元件所製 造之熱,會轉移至其他電子元件。 尤其,為該散熱板所連接之上述印刷電路板,在電子 產品微型化時會有所限制。 為處理該等缺點,一球栅極陣列(ball grid array,BGA) 印刷電路板係被提出,其中具有高效能及高散熱率之一晶 片係設置於一封裝形式中。於此,該BGA印刷電路板呈現 200939909 複數表面設置形式封裝’其中該封裝之-下部表面’係為 以矩^式排列之球狀凸塊。該bga印刷電路板之裂配如 下凹處係、形成於該印刷電路板中,故而可設置一半 導體曰日片,及-散熱板,係附加至該印刷電路板之—侧表 面,於此,藉由使該铸體錢錢該散熱板之一表面, 而使散熱效果最大化。 、然而,此附加一散熱板之前案印刷電路板,在製造上. 係為複雜’及該散熱板係依照賴置之複數電子元件而分 別提供,且整個印刷電路板之散熱是困難的,故而需要一 額外的散熱構件,如複數冷卻風扇或複數散熱片。 【發明内容】 本發明在解決上述之相關前案之問題已具有成果。本 發明的目的之一係為提供一散熱基板,其中具有高導熱係 數之一金屬散熱基板係在一印刷電路板之製作製蘀中整合❹ 形成’以達成整個印刷電路板均勻散熱之效果,而難須使 用一散熱構件如一分離之冷卻鰭片、一散熱片及〆昂貴的 散熱樹脂’並增加輕量化設計之自由度。 本發明之另一目的係為提供一散熱基板之製造方法’ 其係透過將一散熱片圖案形成在一散熱板且接著在/妙刻 剩餘部份形成一電路圖案之簡單製造製程,以適用於遠成 經濟上的大量生產。 ,其 在一具體實施例中,一散熱基板包括:一散熱板广 係透過蝕刻提供一散熱片圖案;一介電層及一銅薄詹’ 8 200939909 者連續地堆疊在該賴板之—關_,該烟區域係位 於該散熱片圖案之外;及—電路圖案,係沉積在該銅薄層。 另一具體實施例中,一散熱基板之製造方法包括:縣 刻一散熱板以形成一突出散熱片圖案;準備一介電層及一 銅薄層以刀別地形成複數圖案孔、;同於該介電層及該銅薄 層該等圖案孔洞對應至該散熱片圖案;連續地堆疊該介 '電層及該銅薄層,包括該等圖案孔洞,在該散熱板之一额 ❹刻區域_L以執行一叠層製程;及形成一電路圖案在該銅 薄層上。 該等實施例之細節係於所附之圖式及以下之說明中所 提供。其它特徵可自說明書、圖式及申請專利範圍中明白 無誤地瞭解。 依據本發明之-散熱基板及其製造方法,係為突出以 接觸-發熱裝置表面之散熱片圖案係形成在具有一高導熱 係數之-金屬散熱板上,一介電層及一銅薄層係堆疊在該 ⑩板之-姓刻剩餘部份,及之後形成一電路圖案。因此,該 發熱裝置係直接翻該憾板,収善賴效率。同樣地, 因未使用如習知技術之複數冷卻風扇、散熱片及散熱樹脂 、 冑賴構件,依據―簡單製造方法,微型化及輕量化之設 * 計自由度係大幅度增加’及可達成生產成本的減少。 在整個印刷電路板達成均勻之散熱效果,以穩定地保 證所設置之複數電子元件的效能及生命週期,並且符合曰 後發展之高發熱電子元件之散熱特點。 9 200939909 【實施方式】 一散熱基板可包括:一散熱板,係透過蝕刻提供一散 熱片圖案;一介電層及一銅薄層,兩者連續地堆疊在該散 熱板之一蝕刻區域,該蝕刻區域係位於該散熱片圖案之 外;及一電路圖案’係沉積在該銅薄層上。 該散熱片圖案可具有-上部表面’該上部表面提供一 對應接觸表面’該對應接觸表面適用於與一發熱裝置的一 侧表面接觸。 -散熱基板之製造方法可包括:㈣―散熱板以形成〇 -突出散熱片圖案’準備-介電層及—銅薄層以分別地形 成複數圖案孔洞於該介電層及該銅薄層,該等圖案孔洞對 應至該散熱片圖案;連續地堆疊該介電層及該銅薄層,包 括該等圖案孔洞,在該散熱板之一姓刻區域上,以執行一 疊層製程;及形成一電路圖案在該銅薄層上。 該散熱片圖案之形成可包括:藉由在該散熱板上形成 一光敏層及藉由在該光敏層上執行曝光與發展製程以形成❹ 該蝕刻區域;及蝕刻該蝕刻區域。 該等圖案孔洞之形成方式可包括以鑽孔或穿刺。 該電路圖案之形成可包括:在該蝕刻區域與一非蝕刻 區域兩者上全部形成一光敏層;將該蝕刻區域進行曝光以 發展一電路圖案-形成區域;餘刻該電路圖案-形成區域; 及移除該光敏層。 本發明之具體實施例可配合所附圖式做為參考之用。 圖式中之數字係為元件之表示。在部分實施例中’已 200939909 知之功能威結構將不再詳加說明,以避免對本發明造成含 糊不清之問題。 第一_係為依據一具體實施例之一散熱基板1的橫切 圖及一製造該散熱基板1之方法。第二圖係為依據另一實 施例所製造之印刷電路板之透視圖。該散熱基板1,其係 為具有高導熱係數之一金屬板,包括一散熱板10、/介電 層20、一銅薄層30,及一電路圖案40。該散熱板10係提 ❹ 供一散熱片圖案11,複數個發熱裝置m係位於其上。該介 電層20及該銅薄層30係堆疊於該散熱板10之一非散熱片 圖案區域中。該電路圖案40係提供於該非散熱片圖案區域 中。 該散熱板10係由具有一高導熱係數且易於操作之具 成本競爭力的金屬所形成。例如,該散熱板1〇可為包括 銅、紹之至少一種及其結合之一合金所形成,及可依據散 熱效率具有自約0.1 mm至5 mm之一厚度範圍。 提供至該散熱板1〇之該散熱片圖案n,係突出以與 該等發熱裝置m之複數表面進行表面接觸。該散熱片圖案 Π係透過一蝕刻製程所形成。 形成該散熱片圖案11之一製程係如後所述。首先,一 光敏材料係施加或附加至該散熱板10,以形成一光敏層 13 °然後,一蝕刻區域係透過曝光及發展製程形成在該光 敏層13上’及餘刻該勉刻區域。於此’藉由钱刻所造成 之餘刻深度約為〇.〇5 mm至1 .〇 mm。最後’在該餘刻之 後’移除該光敏層13。 200939909 透過此製成提供至該散熱板10之該散熱片圖案11, 藉由蚀刻而具有一突出物形狀,及該等發熱褒置m之複數 下部表面’係與該散熱片圖案11之複數上部表面進行表面 接觸,以執行散熱作業。 該介電層20係藉由施加一已知之介電樹脂,以約〇.〇2 mm至1.0 mm之厚度範圍形成。該銅薄層30係使用一銅 薄板,以約0.035 mm至1.0 mm之厚度範圍形成。因為該 介電層20及該銅薄層30係用於製造一已知印刷電路板,爲
Fm 故不再詳述。 在此實施例中應瞭解的是該介電層20及該銅薄層30 係提供複數圖案孔洞20h及30h以符合該散熱板1〇之一非 蝕刻區域,亦即,其係對應至該散熱片圖案U,及該圖案 孔洞20h及30h係透過鑽孔或穿刺而形成。 即,該介電層20及該銅薄層30係連續地堆疊於該散 熱板10位於該散熱片圖案11之外的該蝕刻區域。 在提供該等圖案孔洞20h及30h之該介電層20及該銅 〇 薄層30連續堆疊在該散熱板1〇之蝕刻區域的此狀態中, 該介電層20及該銅薄層30係透過一熱壓疊層製程而整合。 該熱壓疊層製程係為印刷電路板之製造方法之一,其 中一黏著劑或預浸潰體(pre preg)係放置在兩層或多層之間 以用於隔離或黏著且接著一堆疊操作係以使用熱量與壓力 之一熱壓裝置執行。 該電路圖案40係提供至該銅薄層30,該銅薄層30係 與該介電層20連續地在該散熱板1〇之蝕刻區域上一起堆 12 1 200939909 區域上,可依據 亦即,在未形成該散熱片圖案U之 一已知方法而達成。 10之:::二:非::敏層41首先形成在該散熱板 Ά a _蝕刻區域。此時,因為該介電層20 声r:已如上所述的被堆叠在該触刻區㉟,該光敏 層41係形成在該銅薄層30。 ❹
-電路接^使在祕㈣域上之該紐層41曝光以發展 及移产絲域。最後,㈣該•形成區域 、生製二ri |4卜因其後之方法與f知之印刷電路板製 k製耘相似,故不再詳述。 透過上述製程形成之該電路圖案40係與該等發熱裝 '線ml電連接。該等發熱裝置m之該等導線ml 係與該散熱片圖案U之該上部表面進行表面接觸。 該電路圖案4G可與該散熱片圖案11齊平。可選擇地, 該散熱片圖案11可具有—高於該電路圖案4G之上部表面。 如下’該散熱基板1之製造方法,如前述所裝配,將 連同圖式作為參考而說明。 在步驟S10中,係準備該散熱板10、該介電層2〇,及 該銅薄層30。該散熱板1()制於形成該散熱片圖案 由具有高導熱係數之金屬所形成。該介電層2〇係由一介電 樹脂或一介電薄膜所形成。該介電層2〇及該銅薄層3〇係 續地堆疊在該散熱板10之該非散熱片圖案區域,及該電路 圖案40係在其後的製程中形成在該介電層2〇及該銅薄層 30上。 13 200939909 該銅薄層30係由一銅薄板所形成。 在步驟S20a中’該散熱板1〇係被蚀刻以形成該散熱 片圖案π。此時,該散熱片圖案η係設計為不致干擾如後 所述之該電路圖案40。 在步驟S20b中’該等圖案孔洞20h及30h係藉由對該 介電層20及該銅薄層30鑽孔或穿刺而形成,同時使用該 散熱板10形成該散熱片圖案11。此時,該等圖案孔洞2〇h 及30h係以對應該散熱片圖案u之形狀穿刺而成。 在步驟S30中’該介電層20及該銅薄層30,包括該〇 等圖案孔洞20h及30h,係連續地堆疊在該散熱板1〇之該 非散熱片圖案區域上,即在該蝕刻區域上,及其後係藉由 執行一疊層製程進行整合。 在步驟S40中,該電路圖案40係形成以電連接該等發 熱裝置m至形成有該銅薄層30之該散熱板1〇的部分。此 時’可使用一已知方法形成該電路圖案4〇。 該散熱片圖案11及該電路圖案40以上述步驟製造,❹ 係沉積在該散熱板10上’該等發熱裝置m係置放在該散 熱片囷案11上,以便該散熱板10迅速接收自所設置之複 數電子元件所轉移之熱,亦即,來自該等發熱裝置m,及 該散熱板10發散該轉移熱。 即’該散熱板10具有對應至整個該基板的橫切區域之 —區域,且適於使得該散熱片圖案11係自該基板之一非電 路圖案區域突出,及該等發熱裝置m係位在該散熱片圖案 11上,以便於該橫切區域及一傳導熱移轉區域,透過傳導 14 200939909 * 而最大化的消除大量的熱,且不需要一分離的散熱結構(散 熱片或冷卻風扇,或散熱樹脂),以增加輕量化與微型化電 子產品之設計自由度。 本發明之具體實施例已配合圖式於上詳述,應注意的 是該等實施例之精神及範圍應可為所屬技術領域中具有通 常知識者所暸解。另外,發明說明、圖式及申請專利範圍 ^ 中各種元件部份及/或標的之結合排列的變化及改變係為 .❹可能。 依據本發明,均勻之散熱效率可經由整個印刷電路板 所達成,以穩定地保證所設置之複數電子元件的效能及壽 命,及以符合日後發展之高發熱電子元件之散熱特點。 【圖式簡單說明】 第一圖係為依據本發明一具體實施例之散熱基板的橫切 圖及該散熱基板之製造方法。 ❿ 第二圖係為依據本發明一具體實施例所製造之印刷電路 板之透視圖。 【主要元件符號說明】 1 散熱基板 10 散熱板 11 散熱片圖案 13 光敏層 20 介電層 15 200939909 20h 圖案孔洞 30 銅薄層 30h 圖案孔洞 40 電路圖案 41 光敏層 m 發熱裝置 ml 導線 S10 步驟S10 S20 步驟S20 S20a 步驟S20a S20b 步驟S20b S30 步驟S30 S40 步驟S40

Claims (1)

  1. 200939909 十、申請專利範圍: 1. 一散熱基板,係包括: =,、、、板其係透過麵刻而 一介電層及一銅薄屉 ^政熟月圖案, 之一㈣區域上,該^’兩者連續地堆疊在該散熱板 外;及 彳區域係位於該散熱片圖案之 2 士中^路圖案’其係沉積在該銅薄層。 2. 如申凊專利範圍第1項 具有一上部表面,該上部板’其中該散熱片圖案 觸應接觸表面適於與—發絲置之-赚㈣行表面接 3. 一種散熱基板之製造方法,該方法包括: 姓刻一散熱板以形成—突出散熱片圖案; ❹ 、•該分別地形成複數圖案孔 片圖案. ,層,該等圖案孔洞對應至該散熱 洞 及 連續地堆疊該介電層及該鋼薄層,包括該等圖案孔 在該散熱板之區域上,以執行—疊層製程; 形成一電路圖案在該鋼薄層上。 包括: 如申清專利範圍第3項之方法,其中形成該散熱片圖案 藉由在該散熱板上形成一光敏層及藉由在該光敏層 行曝光與發展製程以形成該蝕刻區域;及 17 4, 200939909 姓刻該餘刻區域。 5. 如申請專利範圍第3項之方法,其中該等圖案孔洞之形 成方法係包括以鑽孔或穿刺。 6. 如申請專利範圍第3項之方法,其中該電路圖案之形成 係包括: 在該蝕刻區域與一非蝕刻區域兩者上全部形成一光 敏層; 將該蝕刻區域進行曝光以發展一電路圖案-形成區 域; 蝕刻該電路圖案-形成區域;及 移除該光敏層。 〇 18
TW097145272A 2007-11-22 2008-11-21 Heat-radiating substrate and method of manufacturing the same TW200939909A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070119864A KR100919539B1 (ko) 2007-11-22 2007-11-22 방열기판 및 그 제조방법

Publications (1)

Publication Number Publication Date
TW200939909A true TW200939909A (en) 2009-09-16

Family

ID=40668002

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097145272A TW200939909A (en) 2007-11-22 2008-11-21 Heat-radiating substrate and method of manufacturing the same

Country Status (3)

Country Link
KR (1) KR100919539B1 (zh)
TW (1) TW200939909A (zh)
WO (1) WO2009066950A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI703918B (zh) * 2018-05-17 2020-09-01 美商高通公司 用於冷卻電子設備的方法和裝置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101233086B1 (ko) * 2012-09-04 2013-02-18 주식회사 썬닉스 엘이디 조명용 반사판 및 그의 제조 방법
KR102659135B1 (ko) * 2015-12-30 2024-04-18 엘지디스플레이 주식회사 피시비 기판 및 이를 포함하는 표시장치
KR20220060943A (ko) 2020-11-05 2022-05-12 우리산전 주식회사 방열소재 소결체 제조방법
KR20220101523A (ko) 2021-01-11 2022-07-19 (주) 미래이피 방열기판 및 이의 제조방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5391841A (en) * 1992-12-08 1995-02-21 Quick; Nathaniel R. Laser processed coatings on electronic circuit substrates
JP3906510B2 (ja) * 1997-03-19 2007-04-18 松下電器産業株式会社 電子部品搭載用放熱基板
KR20040021040A (ko) * 2002-09-02 2004-03-10 박종진 고출력 증폭기용 알에프 피씨비 기판 제조방법
KR20040086679A (ko) * 2003-04-03 2004-10-12 대한민국(서울대학교 총장) 다양한 단차 구조를 형성하기 위한 기판 식각 방법 및이를 이용한 3차원 마이크로시스템용 방열판 제조 방법
JP4014549B2 (ja) * 2003-09-18 2007-11-28 富士電機システムズ株式会社 ヒートシンク及びその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI703918B (zh) * 2018-05-17 2020-09-01 美商高通公司 用於冷卻電子設備的方法和裝置

Also Published As

Publication number Publication date
WO2009066950A3 (en) 2009-07-09
WO2009066950A2 (en) 2009-05-28
KR20090053170A (ko) 2009-05-27
KR100919539B1 (ko) 2009-10-01

Similar Documents

Publication Publication Date Title
KR100792352B1 (ko) 패키지 온 패키지의 바텀기판 및 그 제조방법
JP3740469B2 (ja) 半導体装置および半導体装置の製造方法
JP2006165175A (ja) 回路部品モジュールおよび電子回路装置並びに回路部品モジュールの製造方法
WO2010034194A1 (zh) 多层电路板及其制作方法和通信设备
JP2010135713A (ja) チップ内蔵印刷回路基板及びその製造方法
TWI658761B (zh) 電路板及其製作方法
KR20080037307A (ko) 회로기판 및 그 제조방법
JP2009278060A (ja) 印刷回路基板及びその製造方法
TW200939909A (en) Heat-radiating substrate and method of manufacturing the same
TWI602481B (zh) 嵌入電子元件之印刷電路板及其製造方法
JP2005051088A (ja) 熱伝導部材付きプリント基板及びその製造方法
TW201241969A (en) Method for fabricating heat dissipation substrate
JP2008124247A (ja) 部品内蔵基板及びその製造方法
CN111132476A (zh) 双面线路散热基板的制备方法
US20120255764A1 (en) Printed circuit board and manufacturing method thereof
JP6119111B2 (ja) 回路基板、回路基板の製造方法、電子装置及び電子装置の製造方法
KR101155645B1 (ko) 열방출 효과가 우수한 방열 인쇄회로기판 및 그 제조 방법
JP2002280686A (ja) メタルコアプリント配線板およびその製造方法
JP2001217511A (ja) 熱伝導基板とその製造方法
TWI392071B (zh) 封裝結構及其製法
JP3933822B2 (ja) プリント配線基板及びその製造方法
JP2007243079A (ja) 放熱型プリント配線板及びその製造方法
CN211210027U (zh) 一种散热器与线路板的一体化结构
KR101164414B1 (ko) 절연층 적층을 이용하여 열방출 효과가 우수한 방열 인쇄회로기판 및 그 제조 방법
JP2005051012A (ja) 高放熱型プラスチックパッケージ及びその製造方法