TW200931623A - Semiconductor device and manufacturing method thereof - Google Patents

Semiconductor device and manufacturing method thereof Download PDF

Info

Publication number
TW200931623A
TW200931623A TW097150906A TW97150906A TW200931623A TW 200931623 A TW200931623 A TW 200931623A TW 097150906 A TW097150906 A TW 097150906A TW 97150906 A TW97150906 A TW 97150906A TW 200931623 A TW200931623 A TW 200931623A
Authority
TW
Taiwan
Prior art keywords
layer
semiconductor device
semiconductor
antenna
electrode
Prior art date
Application number
TW097150906A
Other languages
English (en)
Inventor
Tomoharu Fujii
Original Assignee
Shinko Electric Ind Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Ind Co filed Critical Shinko Electric Ind Co
Publication of TW200931623A publication Critical patent/TW200931623A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02372Disposition of the redistribution layers connecting to a via connection in the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05024Disposition the internal layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05569Disposition the external layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01051Antimony [Sb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

200931623 六、發明說明: 【發明所屬之技術領域】 本發明係有關於一半導體裝置及其製造方法,以及特別 地’是有關於一種包括一被動元件之半導體裝置及其製造方 法。 【先前技術】
某些半導體裝置包括一做為被動元件之天線。這樣的半導 ❹ 體裝置包括一板以及在該板上所設置之CPU半導體晶片、RF 裝置等;它係用以做為例如無線模組。使用晶片天線、天線 圖案等做為該天線。 圖1係在一相關技藝中之一半導體裝置(包括一晶片天線) 之剖面圖。如圖所示,一半導體裝置1〇〇具有一板1〇1、一 CPU半導體晶片102、一 RF裝置103、一晶片天線104及一 匹配零件105。 © 該板ιοί係形成有一未顯示之佈線圖案。該cPU半導體晶 片102、該RF裝置103、該晶片天線1〇4及該匹配零件1〇5 係設置在該板101上。該匹配零件1〇5以在該板1〇1上所設 置之該佈線圖案(未顯示)電性連接至該RF裝置1〇3及該晶 片天線104。 圖2係在-相關技藝中之一半導體裝置(包括一天線圖案) 的剖面圖。在圖2中以相同元件符號表示與圖i所示之半導 體裝置100相同的零件。 097150906 3 200931623 如圖2所示,一半導體裝置110具有一板101、一 CPU半 導體晶片102、一 RF裝置103及一天線圖案111。該CPU 半導體晶片102及該RF裝置103係設置在該板101上。該 .天線圖案111係形成於該板101上且以一在該板101上所設 置之佈線圖案(未顯示)電性連接至該CPU半導體晶片1〇2 及該RF裝置103(例如,參考專利文件1)。 近年來,隨著CMOS技術之發展,已提出一種半導體裝置, ❹ 其中該半導體裝置具有在一半導體晶片上所結合之CPU及 RF裝置以及在該半導體晶片之背面上所形成之天線。 [專利文件1]曰本專利早期公開第2004-22667號。 然而,上述半導體裝置1〇〇具有因該晶片天線1〇4昂貴, 使得該半導體裝置100之製造成本增加的問題。要使用該晶 片天線104,需要提供用以調整阻抗之該匹配零件丨〇5,因 而增加該板101之面積,增加該半導體裝置100之成本,以 © 及無法小型化該半導體裝置100 ;這是一個問題。 在該半導體裝置110中,要形成該天線圖案,在該板 101上需要比該晶片天線1〇4之形成區域大之區域,因此增 . 加該板101之面積,增加該半導體裝置110之成本,以及無 法小型化該半導體裝置110 ;這是一個問題。 相較於該等半導體裝置100及11〇,可大大地小型化該具 有在一半導體晶片上結合之CPU及RF裝置以及在該晶片之 背面上形成之天線的半導體裝置。不巧*避免地,需要在該天 097150906 4 200931623 線與該半導體晶片間提供一絕緣材料;然而,因為在該相關 技藝中使用一絕緣樹脂來隔離該半導體晶月與該天線圖 案’所以因該絕緣樹脂而使得介電損失大及無法提供任何期 望天線特性;這是一個問題。特別地,對於一毫米波段天線, 該介電損失變成是一個大問題。 【發明内容】 本發明之示範性具體例提供一種半導體裝置及其製造方 ❹ 法,其中該半導體裝置在小型化情況下能抑制介電損失之發 生。 為此目的’依據本發明之第一態樣,提供一種半導體裝 置,包括: 一半導體元件; 一貫穿電極’形成穿過該半導體元件; 一無機絕緣層,形成於該半導體元件之一上面形成有一元 〇 件形成層的主表面之相對侧上;以及 一被動層,連接至該貫穿電極,該被動層係經由該無機絕 緣層設置在該半導體元件之該主表面的相對側上。 • 在本發明中’可以在該半導體元件之該主表面的相對侧上 〇又置連接至°亥貝穿電極之接地層,以及該無機絕緣層可以 ^置在該接地層上,無機絕緣層可使用抓或該被 動層可使用一撰自 %目由平板天線(patch antenna)、倒F型天 線及雙極以心叙群的天線 。再者’可以在該半導體元 097150906 5 200931623 件之該主表面上形成重新佈線(re-wiring)。 為了此目的,依據本發明之第二態樣,提供一種半導體裝 置之製造方法,包括下列步驟: 形成一通孔於一半導體基板中; 形成一貫穿電極於該通孔中; 形成一無機絕緣層於該半導體基板之一上面形成有一元 件形成層的主表面之相對侧上; © 形成一被動層於該無機絕緣層上;以及 切割該半導體基板,以提供個別半導體裝置。 在本發明中,該製造方法進一步包括下列步驟:形成一接 地層於該半導體基板之該主表面的相對側上,以及形成該無 機絕緣層,以覆蓋該接地層。該無機絕緣層可以由Si〇2或 SiN形成。該製造方法進一步包括下列步驟:形成一電性連 接至該貫穿電極之外部連接端於該半導體基板之該主表面 ❿ 上。 依據本發明,可小型化該裝置。經由該無機絕緣層來設置 該接地層及該被動層(相較於一樹脂絕緣層,該無機絕緣層 具有小的介電損失),以便可抑制信號傳送之延遲發生,因 此可改善該天線特性。 可以從下面詳細敘述、所附圖式及申請專利範圍明顯易知 其它特徵及優點。 【實施方式】 097150906 6 200931623 將以所附圖式論述用以實施本發明之最佳模式。 圖3係依據本發狀第-具體例的—半導體裝置之剖面 圖。-半導體裝f 10A例如經由外部連接端25 f性連接至 -像母板之安裝板(未顯示)。在該騎例之敘述中,採用以 一平板天線33當做被動元件之情况做為例子。 該半導體裝置1GA具有-半導體晶片u、一保護膜12、 一絕緣膜14、4方焊層22、貫穿電極15及16、重新佈線 ❹1以及17B、一密封樹脂18、柱部2〇及21、一防擴散膜%、 上述外部連接端25、-接地層28、-無機絕緣層3〇以及上 述做為被動元件之平板天線33。 該半導體晶片11具有-半導體基板35、一元件形成層 36、電極塾37、穿過該等電極墊37之通孔39A及3肫等。 該半導體基板35係成形為像-薄板及使用例如Si基板、 Ga-As基板等。 © 豸元件形成層36係形成於該半導體基板35之-主表面 35A(以下,該主表面35A將稱為第一表面35A)上。該元件 形成層36係形成有CPU t路、RF電路等。在該電路上形成 •絕緣層、料、介層等,以及整ft來看提供_多層互連結構 •(未顯示)。為了製圖之方便,在圖式中將該元件形成層36 晝得比其實際厚度要厚。 該複數電極墊37係設置在該元件形成層36上。該等電極 墊37電連接至-半導體元件(未顯示)。例如,可使用μ 097150906 7 200931623 做為該電極墊37之材料。 保遵膜12係設置成以暴露該等電極墊37之方式覆蓋該 ^形成層36之上表面。可使用例如以漱链法、真空蒸鍍 法、™法等所形成之Si〇2膜、膜等做為該保護膜12。 ❹ 該絕緣臈14係設置成覆蓋該半導縣板35及該元件形成 層36,以構成該等通孔寫及·以及該半導體基板奶之 一第二表面35B。該絕緣膜14使該等貫穿電極15及Μ與 該半導體基板35及該元件形成層36絕緣。例如,可使用 si〇2膜等熱氧化膜做為該絕緣冑14。該絕緣膜心僅可藉 由熱氧化而且亦可藉由CVD法、真空驗法等來形成。 該貫穿電極15具有-貫穿部15A及連接部⑽及15(:且 電性連接至-半導體元件之—接地線。該貫穿部15a係設置 在該半導體基板35中所形成之該通孔39A中。 ❹ 該連接部15B係設置在該貫穿部15A之位於該半導體基板 35之第一表面35A側的端部上且電性連接至該電極墊37。 該連接部15C係設置在該貫穿部15A之位於該半導體基板 35之第二表面35B側的端部上且電性連接至該接地層28。 於是’該貫穿電極15與該接地層28係設置在接地電位上。 可使用導電金屬做為該貫穿電極15之材料。特別地,可使 用Cu。 該貫穿電極16具有一貫穿部16A及連接部16B及16C。 該貫穿部16A係設置在該半導體基板35中所形成之該通孔 097150906 8 200931623 39B 中。 該連接部16B係没置在該貫穿部16A之位於該半導體基板 35之第一表面35A側的端部上且電性連接至該電極墊奵。 該連接部16C係設置在該貫穿部16A之位於該半導體基板 35之第二表面35B侧的端部上且電性連接至該平板天線 33。可使用導電金屬做為該貫穿電極16之材料。特別地, 可使用Cu。 © 因而,設置穿過該半導體晶片11之該等貫穿電極15及 16,藉此可在該半導體基板35之第二表面35B侧上設置一 結構及使在該半導體基板35之第一表面35A側上所設置之 結構與在該第二表面35B侧上所設置之結構電性連接。 該重新佈線17A係經由一絕緣層31設置在該保護膜12 及該連接部15B上。該重新佈線17A電性連接至該貫穿電極 15及該柱部2〇。該重新佈線m係用以使電性連接至該外 ❹部連接端25之該柱部20與該貫穿電極15電性連接之佈線。 該重新佈線17B係經由該絕緣層31設置在該保護膜12 及該連接部16B上。該重新佈線17β電性連接至該貫穿電極 及該柱部21。該重新佈線17B係用以使電性連接至該外 部連接端25之該柱部21與該貫穿電極16電性連接之佈線。 _設置該㈣佈線17A及該重新佈線17B,藉此當該半 ㈣裝置⑽連接至—像母板等之絲板(未顯示)時,該等 外部連接端25之配置位置可調整成對應於在該安裝板上所 097150906 200931623 設置之焊墊的間隔。該重新佈線17A *該重新佈線ΐ7β亦可 直接形成於該保護膜12上。 該密封樹脂18係設置成覆蓋該保護膜12與該重新佈線 * 17A及該重新佈、線17B。例如,可使用以轉注成形法、樹脂 .膜堆積法等所形成之由環氧基樹脂、聚醢亞胺基樹脂等所^ 成之密封樹脂做為該密封樹脂18。 該柱部20係設置在電性連接至該f穿電極15之該重新佈 © 線17A上且係嵌入該密封樹脂18中。從該密封樹脂18暴露 該柱部2G之上表面及在該暴露位置上形成該防擴散膜%。 該柱部21係設置在電性連接至該貫穿電極16之該重新佈 線17B上且係嵌入該密封樹脂18中^從該密封樹脂18暴露 該柱部21之上表面及在該暴露位置上形成該防擴散膜24。 可使用導電金屬做為該柱部2〇、21之材料;例如,可使用 Cu 〇 ❹ 该防焊層22係設置成以暴露該防擴散膜24之方式覆蓋該 密封樹脂18。例如,可使用環氧基樹脂、聚醯亞胺基樹脂 等做為該防焊層22。不一定要設置該防焊層22。 該防擴散膜24係設置在該柱部20、21之從該密封樹脂 18所暴露之上表面。該防擴散膜24係一用以防止該柱部 20、21中所包含之Cu擴散至該外部連接端25中的膜。例 如’可使用一依序沉積Ni層及Au層所形成之Ni/Au沉積膜 做為該防擴散膜24。 097150906 10 200931623 =卜部連接端25係設置在該防擴散㈣上。該外部連接 電性連接至該等貫穿電極15幻6中之任何一貫穿電 極。該外部連接端25係一用以 F板的^ 7 料接至—像母板等之安 裝=端子。例如’可使用焊球做為該外部連接端25。 =地層28係形成於用以覆蓋該半導體基板奶之第二表 的該絕緣膜14上且亦連接轉祕 Ο ❹ 曰之形成區域係形成像-寬平面。如以上所述,該接地 層28係電性連接至該貫穿電極 /貝牙4極15,藉此使該貫穿電極15 §又置在該接地f位上。可使科電金屬做為該接地層28之 材料,例如,可使用Cu。 該連接部脱做為-用以電性連接該貫穿電極Μ及該平 板天線33之連接電極。於是,該平 半導趙晶片U之-饋電線。天線33電性連接至該 該無機絕緣層30係設置成覆蓋該絕緣膜14、該等連接部 15C及16C以及該接地層28。在該具體例中,選擇一具有小 介電損失(ta_)(例如,在〇.嶋至w之範_ 料做為該無機絕緣層3〇。可使用SmiN做為該叙機絕 緣層30之特定材料。咖之介電減(如⑻)係約 0.0001。相較下,聚醯亞胺等樹脂的介電損失(恤⑻)係約 0.02。相較於該相關技藝,依據該具體例可大大地減少介電 損失(tan⑻)。該無機絕緣層3Q可藉由使㈣鑛法 蒸鑛法、CVD法等來形成。 ’工 097150906 200931623 該平板天線33係設置在該半導體基板35之第二表面35B 上且具有一介層部41及一天線部42。該介層部41係形成 於該無機絕緣層30中。該介層部41之一端部經由該連接部 16C連接至該貫穿電極16及一相對端整體地連接至該天線 部42。該天線部42係從該無機絕緣層30暴露出來。 圖4係該半導體裝置10A之平面圖(從圖3所示之A方向 觀看)。如圖3及4所示,該天線部42係一平板天線且設置 © 在該無機絕緣層30及該介層部41上。可使用導電金屬做為 該平板天線33之材料;例如,可使用Cu。 該被動元件之平板天線33係這樣設置在該半導體基板35 之相對於其形成有該元件形成層36及該等外部連接端25 之第一表面35A的第二表面35B上,藉此可小型化該半導體 裝置10A在面積方向上之尺寸(平面尺寸)。 在該具體例中,該無機絕緣層3〇係做為一用以電磁界定 ❹該接地層28及該平板天線33之絕緣層。通常,相較於在一 半導體裝置中所使用之環氧基及聚酿亞胺基絕緣樹脂,由 Si〇2或SiN所製成之該無機絕緣層3〇具有小的介電損失 (tan⑻)。因此,由Sl〇2或SiN所製成之該無機絕緣層3〇 可抑制信號傳送之延遲發生,以便如果該半導體裝置應 :、一局頻毫米波段之裝置,則可降低該介電損失之影響及可 提供一良好天線特性。 順便-提,在㈣上述具體例之半導财置服的配置 097150906 12 200931623 中,藉由例子’暴露該平板天線33。然而,可以在該平板 天線33之表面上設置一用以覆蓋及保護該平板天線犯之絕 緣膜(例如’防烊層)。亦可錢該具體例於4具有該等外 部連接端25之半導體裝置。 彳象在®I 21所不之依據本發明之第二具體例的_半導體裝 置10B巾,該等外部連接端25可以經由該防擴散膜24直接 形成於該重新佈線17A及該重新佈線17B上,而不提供該密 ❹封樹如18或該柱部20、21。依據該第二具體例之半導體裝 置10B係相同於該半導體裝置10A,因此,在圖21中以相 同元件符號表示相同或相似於圖3所示之零件,且將不再對 其論述。 再者,在該半導體晶片11之第二表面35B上所設置之天 線並非侷限於該平板天線33及可以像在圖2以及22B所示
之依據本發明之第三具體例的一半導體裝置10C應用一倒F ❿型天線61。在依據該第三具體例之半導體裝置i〇c中,該 倒F型天線61係經由一介層63連接至一貫穿電極丨6(連接 部16C)及經由一介層64連接至一貫穿電極15(連接部 15C)。 亦可在圖23A及23B所示之依據本發明之第四具體例的一 半導體裝置10D中使用一雙極天線62做為該天線。依據該 第四具體例之半導體裝置係形成有與一連接部15C接續 且與一連接部16C接續之重新佈線70。一雙極天線62(在圖 097150906 13 200931623 中之右侧)經由一介層63及該重新佈線70連接至一貫穿電 極15(連接部15C) ’以及另一雙極天線62(在圖中之左侧) 經由該介層63及該重新佈線70連接至一貫穿電極16(連接 部16C)。該被動元件並非侷限於該天線,以及像線圈之任 何其它電子零件亦可以是一被動層。 接下來’將論述依據本發明之第一具體例的半導體裝置之 製造方法。圖5至20係顯示該第一具體例之半導體裝置的 ❹ 製造方法之圖式。 在下面敘述中,採用圖3所示之半導體裝置1〇A的製造方 法做為例子。在圖5至2G中以相同元件符絲示對應於先 前圖3所述之零件’且將不再對其論述。 圖5係顯示一做為該半導體裝置1〇A之基材的半導體基板 11A之-實施例的圖式。在圖5中,μ示在以—切割刀切 割該半導體基板11Α時之切割位置(切割位置D)。在一由該 ❹切割位置D所包圍之半導體裝置形成區域”製造各個半導 體裝置10Α。 要製造該半導體裝置10Α時,在一構成該半導體基板iu 之基板主體35的半導體裝置形成區域8中形成—元件成形 層36。接下來’如圖6所示’在該元件形成層%上形成電 極塾37及亦形成一保護膜12。此時,該保護膜12係形成 用以覆蓋該το件形成層36之除了該等電極塾37之形成位置 之外的全部表面。該保護膜12之厚度係相同於該電極墊37 097150906 14 200931623 之厚度。 例如’以乾式蝕刻法圖案化由濺鍍法所形成之A1(鋁)來 形成該等電極塾37。例如,可藉由賤鍵法、真空蒸鑛法、 CVD法等來形成該保護膜12。例如,可使用si〇2膜、SiN膜 等做為該保護膜12。以下,該等電極墊37、該元件形成層 36及該基板主體35將統稱為半導體基板11A。 然後,如圖7所示,形成穿過該半導體基板11A(該基板 Ο 主體35、該元件形成層36及該等電極墊37)之通孔39A及 39B。例如,可使用雷射加工法或乾式蝕刻,形成該等通孔 39A 及 39B。 接下來,如圖8所示,使該等通孔39A及39B之内表面及 該基板主體35之一第二表面35B形成有一絕緣膜14。例 如,可使用以加熱處理所形成之熱氧化膜(Si〇2膜)或以CVD 法所形成之Si〇2膜、SiN膜等做為該絕緣膜14。 ❹ 然後,使用CVD法,在該絕緣膜14之全部表面(包含該等 通孔39A及39B之内壁)及該保護膜12上形成一 Ti或Cu 之種子層(未顯示),然後,如圖9所示,形成一防鐘層13。 該防鍍層13係圖案化成連接部15B、15C、16B及16C及一 接地層28之形狀。 接下來,以上述所形成之Ti或Cu種子層做為一饋電層, 執行電解銅電鍍,以及如圖10所示’形成一貫穿電極15(貫 穿部15A、連接部15B及連接部15C)、一貫穿電極16(貫穿 097150906 15 200931623 部16A、連接部16B及連接部16C)及一接地層28。因此, 同時形成該等貫穿電極15及16及該接地層28。 然後,如圖11所示,移除該防鍍層13。移除從該等連接 部15B、15C、16B及16C及該接地層28所暴露之不必 種子層。 *
如圖12所示,當移除該不必要的種子層時,在該絕緣膜 14、該等連接部15C及16C及該接地層28上以CVD法或真 空蒸鍍法形成一由Si〇2或SiN所製成之無機絕緣層祁:在 該具體例中’選擇—具有小介電損失(tan⑹)之材料做為無 機絕緣層30。相較於在一半導體裝置中所通常使用之環^ 基及聚醯亞胺基絕緣樹脂,使用具有小介電損失(tan^)) 之Sl〇2或SlN做為該無機絕緣層30之特定材料。在該接地 層28上之無機絕緣層3〇的厚度可形成為例如1至之 厚度’特別地’它最好設定為1.5#m。 I:後如圖13所示,在一構成一平板天線犯之部分的介 ^ 41之形成位置上形成一具有一開口權之光阻層仙。 隨後,以該光阻層49做為一罩幕來蝕刻該無機絕緣層3〇, :在:無機絕緣層3。中形成一孔。要_該無機絕緣 ’例如,可使用蝕刻法。亦可使用雷射加工法做 代方法。在此情对,該光_49變成是不㈣的。當在 無機絕緣層3G中形成該孔時,使用-光阻去除液 除該光阻層49。 〃 097150906 200931623 接下來’如圖14所示,在形成有該孔遍之 層30的上表面上形成—具有1嗜之光阻層50機= 口 _應於—構成該平板天線33之部分的天線部42^ 狀。然後’在制n5GA中提供導電金屬,以賴= 介層部41及該天線部42成為―體。在形錢介層部2 該天線部42後,使用—光阻去除液,移除該光阻層5〇 ❹ 於是,職由齡層部41賴场部顧構成之該 天線33。如此所形成之該平板天線33的該介層冑41係經 由該貫穿電極16電性連接至該半導體基板UA及重新佈= 17B。 例如,可使用Cu做為該平板天線33之材料的導電金屬。 5亥導電金屬可例如以電鑛法來形成。要使用電解電鑛法時, 以電解銅讀或濺料在該無機絕緣層3()之上表面及該孔 謝之内表面上事先形成-由〇、〇1等所製成之種子層, ❹然後形成-光阻層5〇,接下來,以該種子層做為一饋電層 來沉積該導電金屬。在形成該平板天線33後,移除該不必 要的種子層及該光阻層5〇。 接下來,如圖15所示’在該保護膜12及該等連接部15B 及16B上形成一絕緣層31以及亦形成重新佈線17A及重新 佈線17B。可使用聚醯亞胺、環氧等樹脂做為該絕緣層31。 可藉由塗抹樹脂或堆積樹脂膜來形成該絕緣層31。 要形成該重新佈線17A及該重新佈線17B時,首先使用雷 097150906 17 200931623 射加工法等’在該絕緣層31之相對於該等連接部i5B及16B 的預定位置上形成介層孔。然後,使用半加成法,形成該重 新佈線17A及該重新佈線17B。如果該絕緣層μ係一感光 樹脂,則藉由執行一微影技術,形成上述介層孔。 ❹ ❹ 然後,以CVD法在該絕緣層31及該重新佈線i7A及該重 新佈線17B之上表面上形成一 Ti或Cu種子層(未顯示),接 著’如圖16所示,在該種子層上形成一具有開口碰及稱 之光阻層48。以該種子層做為—饋電層來執行電解銅電 鍵’因而’在該等開口 48A及48B中形成桂部2〇及21。當 形成該等柱部20及21時,移除該光阻層仙及亦移除不必 要的種子層(從該等柱部20及21所暴露出來之種子層)。 接下來’如圖17所示,在一形成有該重新佈線i?A及該 重新佈線17B之結構的上表面上形成與該等柱部及21 之上端面及m齊平之密封樹脂18。可使用例如環氧 基樹脂、輯亞胺基樹料做為該密封樹脂18及可藉由轉 注成形法、樹脂膜堆積法等形成該密封樹脂。 然後,在該密封樹脂18之上砉而μ γ 表面上形成一具有開口 22Α 及22Β之防焊層22。在該開口 μα巾| f ^千暴露該柱部20及在該 開口 22B中暴露§亥柱部21。例如,莊士么 1歹J如,藉由塗抹環氧基樹脂、 聚醯亞胺基樹脂等形成該防焊層22。 接下來,如圖18所示,在晷戆认分松 暴露於該專開口 22A及22B之 該等柱部20及21上形成一防播邱瞄〇/| 防擴散臈24。例# , # 097150906 200931623 電鍍法依序沉積一 Ni層及一 A” a 、 然後,如圖19所示,在兮’形成該防擴敢膜24。 隹这防擴散膜24上形成令“ 25。例如,可使用-焊球做為該外部連接端卜錢接端 圖20所示,以一切割刀在切割位置d上切割診丄接著’如 11A,藉此提供個別半導縣置iqa。於是,1導體基板 個半導體裝置10A。 、 次製造複數 ❹ 依據上述具體例之半導雜置㈣造方法 導體震置形成區域B之該半導體基板uA係形成=數^ 成層36,然後,該半導體晶片η係形成有該等貫; 及…該平板天線33、該等外部連接端25等% ::割:+導體基板m ’以一次製造複數 二 雜因此’可降低該半導㈣置_之製造成本。 ^已詳細描述本發明之較佳具體例,但是了解到本發明 ❹ 精神及範_可實施各祕改Π麟u之本發明的 線例:而在:述具體例中’該半導體裝置設置只有-個天 #IP 1〜半導體裝置可以設置複數個選自由平板天線、 '垔天線及雙極天線所組成之群的天線。 、 二=圖24A及24B所示之本發明的第五具體例之一 該天綠 中可以使用—遮蔽層做為該被動層,以取代 由鋼所形7半導體基板35之整個第二表面35B上設置-之接地層128。該接地層128係電性連接至該貫 097150906 19 200931623 穿電極15之連接部15C,其中該貫穿電極μ電性連接至 半導體元件之接地線。該接地層128亦電性 一 ===:,其中該貫穿電極116具有-連 接地線。在心=::::=元件之- 則經由二 製成之遮蔽層133。該遮蔽層 ❹ 糸、由咖端105及1〇6電 據半導體裝置清,“π 接至该接地層128。依 遮蔽層133俾由Ν.所开^地層128係由Cu所形成及該 下面遮蔽效^ = 該半導體震置⑽可具有 磁場。 遮蔽電場及該遮蔽層133遮蔽 【圖式簡單說明】 在所附圖式中: ❹::在〜相關技藝中之-半導體裝置(包括-晶片天線) 圖2係在 的剖面圖; 相關技藝中之—半導體裝置(包括-天線圖 案) 圖圖3係依據本發蚊第-具體_-半導體裝置之剖面 圖4係從圖 圖; 斤之A方向所觀看之該半導體裝置的平面 圖5係顯示-半導體基板之 實施例的圖式; 097150906 20 200931623 圖6係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第一); 圖7係顯示依據本發明之第一具體例的半導體裝置之製 . 造程序的圖式(第二); ,圖8係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第三); 圖9係顯示依據本發明之第一具體例的半導體裝置之製 〇 造程序的圖式(第四); 圖10係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第五); 圖11係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第六); 圖12係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第七); Ο 圖13係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第八); 圖14係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第九); 圖15係顯示依據本發明之第一具體例的半導體裝置之製 * 造程序的圖式(第十); 圖16係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第十一); 097150906 21 200931623 圖Π係顯示依據本發明之第一具體例的半導體裝置之製 造程序的圖式(第十二); 圖18係顯示依據本發明之第-具體例的半導體裝置之製 造程序的圖式(第十三); 、圖19係顯不依據本發明之第—具體例的半導體裝置之製 造程序的圖式(第十四); 圖20係顯示依據本發明之第一具體例的半導體裝置之製 ❹ 造程序的圖式(第十五); 圖21係依據本發明之筮_ 乃<第一具體例的一半導體裝置之剖面 圖; 圖22Α顯示依據本發明之第三具體例的一半導體裝置之 剖面圖; 圖⑽顯示依據本發明之第三具體例的半導體裝置之平 面圖; ❹圖23Α顯示依據本發明 赞月之第四具體例的一半導體裝置之 剖面圖; 圖23Β顯示依據本發明 赞月之第四具體例的半導體裝置之平 面圖; ® 24Α顯示依據本發明之第五具體例的—半導體裝置之 剖面圖;以及 圖24B顯示依據本發明之第五具體例的半導體裝置之平 面圖。 097150906 22 200931623
❹ 【主要元件符號說明】 10A 半導體裝置 10B 半導體裝置 10C 半導體裝置 10D 半導體裝置 10E 半導體裝置 11 半導體晶片 11A 半導體基板 12 保護膜 13 防鍍層 14 絕緣膜 15 貫穿電極 15A 貫穿部 15B 連接部 15C 連接部 16 貫穿電極 16A 貫穿部 16B 連接部 16C 連接部 17A 重新佈線 17B 重新佈線 18 密封樹脂 097150906 23 200931623 20 柱部 20A 上端面 21 柱部 21A 上端面 22 防焊層 22A 開口 22B 開口 〇 24 防擴散膜 25 外部連接端 28 接地層 30 無機絕緣層 30Α 子L 31 絕緣層 33 平板天線 〇 35 半導體基板(基板主體) 35Α 主表面(第一表面) 35Β 第二表面 36 元件形成層 —37 電極墊 . 39Α 通孔 39Β 通孔 41 介層部 097150906 24 200931623 ❹ ❿ 42 天線部 48 光阻層 48A 開口 48B 開口 49 光阻層 49A 開口 50 光阻層 50A 開口 61 倒F型天線 62 雙極天線 63 介層 64 介層 70 重新佈線 100 半導體裝置 101 板 102 CPU半導體晶片 103 RF裝置 104 晶片天線 105 匹配零件(GND端) 106 GND端 110 半導體裝置 111 天線圖案 097150906 25 200931623 116 貫穿電極 116A 貫穿部 116B 連接部 116C 連接部 128 接地層 133 遮蔽層
B
半導體裝置形成區域 切割位置
097150906 26

Claims (1)

  1. 200931623 七、申請專利範圍: 1. 一種半導體裝置,包括: 一半導體元件; 一貫穿電極,形成穿過該半導體元件; 一無機絕緣層,形成於該半導體元件之一上面形成有一元 件形成層的主表面之相對侧上;以及 一被動層,連接至該貫穿電極,該被動層係經由該無機絕 ❹ 緣層設置在該半導體元件之該主表面的相對侧上。 2. 如申請專利範圍第1項之半導體裝置,進一步包括: 一接地層,連接至該貫穿電極,該接地層係設置在該半導 體元件之該主表面的相對侧上, 其中,該無機絕緣層係設置在該接地層上。 3. 如申請專利範圍第1或2項之半導體裝置,其中,該無 機絕緣層係S i 〇2或S i N。 ❹ 4.如申請專利範圍第1或2項之半導體裝置,其中,該被 動層係一選自由平板天線、倒F型天線及雙極天線所組成之 群的天線。 5.如申請專利範圍第1或2項之半導體裝置,進一步包括: 一重新佈線,形成於該半導體元件之該主表面上。 ' 6.如申請專利範圍第1或2項之半導體裝置,其中,該無 機絕緣層之厚度係在1至3/zm範圍内。 7.如申請專利範圍第2項之半導體裝置,其中,該被動層 097150906 27 200931623 係連接至該接地層。 8. —種半導體裝置之製造方法,包括下列步驟: 形成一通孔於一半導體基板中; 形成一貫穿電極於該通孔中; 形成一無機絕緣層於該半導體基板之一上面形成有一元 件形成層的主表面之相對侧上; 形成一被動層於該無機絕緣層上;以及 © 切割該半導體基板,以提供個別半導體裝置。 9. 如申請專利範圍第8項之半導體裝置之製造方法,進一 步包括下列步驟: 形成一接地層於該半導體基板之該主表面的相對側上;以 及 形成該無機絕緣層,以覆蓋該接地層。 10. 如申請專利範圍第8或9項之半導體裝置之製造方 Ο 法,其中,該無機絕緣層係由Si〇2或SiN所形成。 11. 如申請專利範圍第8或9項之半導體裝置之製造方 法,進一步包括下列步驟: 形成一電性連接至該貫穿電極之外部連接端於該半導體 、 基板之該主表面上。 097150906 28
TW097150906A 2007-12-27 2008-12-26 Semiconductor device and manufacturing method thereof TW200931623A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007335690A JP5592053B2 (ja) 2007-12-27 2007-12-27 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
TW200931623A true TW200931623A (en) 2009-07-16

Family

ID=40797122

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097150906A TW200931623A (en) 2007-12-27 2008-12-26 Semiconductor device and manufacturing method thereof

Country Status (4)

Country Link
US (1) US8035192B2 (zh)
JP (1) JP5592053B2 (zh)
KR (1) KR20090071482A (zh)
TW (1) TW200931623A (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009136495A1 (ja) * 2008-05-09 2009-11-12 国立大学法人九州工業大学 チップサイズ両面接続パッケージ及びその製造方法
US8896136B2 (en) * 2010-06-30 2014-11-25 Taiwan Semiconductor Manufacturing Company, Ltd. Alignment mark and method of formation
US20120306094A1 (en) * 2011-06-06 2012-12-06 Shahrazie Zainal Abu Bakar Signal routing using through-substrate vias
EP2648218B1 (en) 2012-04-05 2015-10-14 Nxp B.V. Integrated circuit and method of manufacturing the same
US9166284B2 (en) 2012-12-20 2015-10-20 Intel Corporation Package structures including discrete antennas assembled on a device
TWI544593B (zh) * 2013-09-09 2016-08-01 矽品精密工業股份有限公司 半導體裝置及其製法
JP6869649B2 (ja) 2016-06-13 2021-05-12 ラピスセミコンダクタ株式会社 半導体装置、通信システムおよび半導体装置の製造方法。
CN108235792B (zh) * 2016-10-21 2021-01-26 京瓷株式会社 标签用基板、rfid标签以及rfid系统
KR102334710B1 (ko) 2017-03-28 2021-12-02 삼성전기주식회사 전자부품 내장 기판
US10181447B2 (en) 2017-04-21 2019-01-15 Invensas Corporation 3D-interconnect
CN109411535B (zh) * 2017-08-15 2022-03-18 台达电子工业股份有限公司 半导体装置
KR102019354B1 (ko) * 2017-11-03 2019-09-09 삼성전자주식회사 안테나 모듈
KR20200099805A (ko) 2019-02-15 2020-08-25 삼성전자주식회사 반도체 패키지

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4010881B2 (ja) 2002-06-13 2007-11-21 新光電気工業株式会社 半導体モジュール構造
JP4290158B2 (ja) * 2004-12-20 2009-07-01 三洋電機株式会社 半導体装置
JP2007049115A (ja) * 2005-07-13 2007-02-22 Seiko Epson Corp 半導体装置
JP2007036571A (ja) * 2005-07-26 2007-02-08 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
US7531407B2 (en) * 2006-07-18 2009-05-12 International Business Machines Corporation Semiconductor integrated circuit devices having high-Q wafer backside inductors and methods of fabricating same

Also Published As

Publication number Publication date
KR20090071482A (ko) 2009-07-01
US20090166811A1 (en) 2009-07-02
JP5592053B2 (ja) 2014-09-17
JP2009158743A (ja) 2009-07-16
US8035192B2 (en) 2011-10-11

Similar Documents

Publication Publication Date Title
TW200931623A (en) Semiconductor device and manufacturing method thereof
US7790503B2 (en) Semiconductor device and method of forming integrated passive device module
US7759212B2 (en) System-in-package having integrated passive devices and method therefor
TW544817B (en) Semiconductor device
US11094645B2 (en) Semiconductor device and method of manufacturing a semiconductor device
US8309860B2 (en) Electronic component built-in substrate and method of manufacturing the same
JP4775007B2 (ja) 半導体装置及びその製造方法
JP2007036571A (ja) 半導体装置及びその製造方法
JP2005327984A (ja) 電子部品及び電子部品実装構造の製造方法
TWI612631B (zh) 半導體封裝及封裝半導體裝置之方法
JP2010157690A (ja) 電子部品実装用基板及び電子部品実装用基板の製造方法
JP2007109825A (ja) 多層配線基板、多層配線基板を用いた半導体装置及びそれらの製造方法
JP2007157844A (ja) 半導体装置、および半導体装置の製造方法
US20130025926A1 (en) Circuit substrate
CN108364929A (zh) 半导体装置以及半导体装置的制造方法
WO2009016495A1 (en) Semiconductor device having a bump electrode and method for its manufacture
TW200810066A (en) Wiring substrate and manufacturing method thereof, and semiconductor device
US20090168380A1 (en) Package substrate embedded with semiconductor component
CN108364924A (zh) 半导体装置以及半导体装置的制造方法
US20070080449A1 (en) Interconnect substrate and electronic circuit device
TWI574597B (zh) 無核心層封裝基板與其製造方法
US6734042B2 (en) Semiconductor device and method for fabricating the same
JP2004266117A (ja) 半導体パッケージ及びその製造方法
TW200901419A (en) Packaging substrate surface structure and method for fabricating the same
US20230138349A1 (en) Embedded packaging structure