TW200849558A - CMOS circuits with high-k gate dielectric - Google Patents

CMOS circuits with high-k gate dielectric Download PDF

Info

Publication number
TW200849558A
TW200849558A TW097116081A TW97116081A TW200849558A TW 200849558 A TW200849558 A TW 200849558A TW 097116081 A TW097116081 A TW 097116081A TW 97116081 A TW97116081 A TW 97116081A TW 200849558 A TW200849558 A TW 200849558A
Authority
TW
Taiwan
Prior art keywords
liner
gate
type fet
dielectric
layer
Prior art date
Application number
TW097116081A
Other languages
English (en)
Inventor
Eduard Albert Cartier
Charlotte Dewan Adams
Vijay Narayanan
Bruce Bennett Doris
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Publication of TW200849558A publication Critical patent/TW200849558A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4983Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28176Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation with a treatment, e.g. annealing, after the formation of the definitive gate conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823857Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823864Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate

Description

200849558 九、發明說明 【發明所屬之技術領域】 本發明實施態樣大致係關於電子元件。更明確的★兒 本發月係關於内含鬲k閘極介電質之C M 〇 s結構,以及矛· 用將此閘才虽介冑冑暴露在氧氣下來調整㈤值電位的方法/ 【先前技術】 今天的積體電路中含有極大數量的元件。小型元件和縮 減接地面積兩原則乃是提高元件效能及降低製造成本的關 鍵&著场效電晶體(field-effect-transistor,FEF)元件尺计 M ,¾ 減的同時,技術也愈趨向複雜,因此需要改變元件結構及其 製造方法,以維持從一世代到下一世代之元件具有預期的元 件效能。微電子元件的主流技術為矽,或更廣泛的說,為石夕 系材料。對微電子元件相當重要的這類矽系材料之一為石夕鍺 (SiGe)合金。本發明實施方式中的元件典型為今日單晶石夕系 材料元件技術中的一部份。 欲持續改善次微米世代元件效能相當困難。因此,在不 縮減元件尺寸的情況下達到改善效能的方法,一直是業界追 求的目標。其中一備受注目的方向是在不使閘極介電質變 薄的情況下達成較高速率介電電容。此方式涉及使用所謂 的高k值材料。這類材料的介電常數明顯高於Si02的介電 常數(其大約為3.9)。高k值材料實際上可較氧化物來得 厚’但仍具有一較低的等效氧化厚度(rquivalent oxide thickness,EOT)值。此習知的EOT概念,是指這類Si〇2 ϋ 200849558 層的厚度之每單位面籍且女i ^ 積具有和絕緣層相同的電容。在今 的FET元件中,目坪3各 ‘疋希望使EOT值低於2 nm,特別 低於1 nm。 也可藉由使用金屬閘極達到提高元件效能的目的。 提高從閘極到通道之電容(或相當於降低而值)的過 中,閘極介電質旁邊 > 取 違之I矽的耗盡區將變成一項難題。 決方案是使用金屬閘搞人 金屬閘極也確保沿著閘極寬度 向具有良好的傳導性,i y ^ 导生降低閘極可能出現RC延遲的風授 高效能小型FET开处u & 疋件也需要能精確地控制閥電位。隨 操作電位下降到2俠4主 # y 伙特,甚至更低時,閥電位也隨著下降 也更無法容忍閥雷# Φ曰@ 阀电位出現變動。每一新元件,例如一不同 閘極’丨電質’《一不同的閘極材料,都會影響閥電位。有 I類〜響對所欲達成的閥電位具有關鍵性的破壞作用。任 響閥電位但卻不會對元件造成其他影響的技術,都深 :值胃閘極介電質中存在有高k值介電材料時,將閘極 電貝暴珞在氧氣下就是這類技術之一。一旦高k值介電材
被暴路在氧氣下,可降低其PFET閥電位並增加其NFET 電位這類影響已為習知且已被採用。但可惜的是,同時 變PFET和NFET閥電位兩者,並不易達成CMOS電路可 受的閥電位範圍。因此,亟需可單獨調整一類元件之閥電 但部不影響另一類元件之闊電位的結構與技術。而迄今, 無人提出符合上述要求的結構與技術。 【發明内容】 曰 是 在 程 解 方 〇 著 的 時 何 具 介 料 閥 改 接 位 尚 6 200849558 基於前述習知技藝的困難,本發明實施例揭示 CMOS結構,其包含至少一第一型FET元件和至少一 型FET元件。該第一型FET元件包含具有一第一高k - 質之一第一閘極絕緣層。該第一型F E T元件也包含一 襯層(a first liner),其具有氧化物和多個氮化物部份 些氮化物部份形成該第一襯層的多個邊緣部份,且這 化物部份能防止氧氣接觸該第一高 k介電質。該第 (、' FET元件包含具有一第二高k介電質之一第二閘極 層。一第二襯層是由氧化物所形成且不含有氮化物部 結果,氧氣可到達該第二高k介電質,並移動該第二型 元件的閥電位。 本發明更揭示一種用來製造一 CMOS結構的方法 方法包括製造一第一型FET元件,其包括内含一第一 介電質之一第一閘極絕緣層,和一實質由氧化物組成 第一襯層。製造一第二型FET元件,其具有内含一第 k介電質之一第二閘極絕緣層,和一實質由氧化物組 ί/ 一第二襯層。該方法更包括蝕刻該第一襯層直到該第 層的邊緣部份完全被空凹槽取代為止。同形沉積氮化 使得氮化物可填滿先前的空凹槽。此也形成第一襯層 個氮化物邊緣段部份。本發明方法更包括將該第一型 ' 元件和該第二型FET元件暴露在氧氣下。氧氣可穿過 襯層到達第二閘極絕緣層之第二高k介電質中,並使 型FET元件的閥電位偏移一預定量,同時,因為第一 的多個氮化物邊緣段部份,使得氧氣無法穿過第一閘 一種 第二 介電 第一 〇該 些氮 二型 絕緣 份。 FET 〇此 高k 的一 - 古 -肉 成的 一槪 物, 的多 FET 第二 第二 概層 極絕 7 200849558 緣層的第一高k介電質,使得第一型FET元件的閥 持不變。 【實施方式】 需知場效電晶體(FET)乃是電子技藝中習知的 FET的標準組件為源極、汲極、源極與汲極間的主 閘極。該主體通常是基板的一部份且通常就稱為基 f、 極覆蓋著主體且可在源極與汲極間的主體中誘發一 通道。在一般的命名中,通道是設在主體中。閘極 閘極絕緣層而與主體隔離。FET元件有兩類:電洞脅 稱為PFET ;以及電子傳導型,稱為NFET。通常, 片上的 PFET與NFET元件是被連接到 CMOS電 CMOS電路包含至少一 PFET和至少一 NFET元件。 處理時,當PFET與NFET元件被同時製作在同一 時,其實是在處理CMOS的製造及製造CMOS結構 在FET操作期間,電的貢獻就是閥電位。當閘 U 極間的電位超過閥電位時,元件可在源極與汲極間 流。一般來說,NFET閥電位為正的,且PFET閥電 的。但是,此領域中人一般都以閥電位的絕對值來 兩類型的閥電位。對FET元件來說,閥電位乃是其 的特性。 隨著FET元J牛尺寸縮減,一般來說閘極長度4 nm,傳統利用調整主體和通道之摻雜度來設定閥電 式,其效用也愈來愈低。閘極材料的有效功函數以 電位保 元件。 體、和 板。閘 傳導性 是透過 導型, 同一晶 路中。 製造或 晶片上 〇 極與源 攜帶電 位為負 稱呼此 原就有 於100 位的方 及閘極 8 200849558
絕緣層性質,也成為決定小型FET閥電位n A
V通$在低於2 V 的電位下操作)相當重要的因素。以功效為 • 土的技術主要是 朝向使用金屬閘極和高k介電質作為閘極 、、巴緣層來發展。 但是,在閘極絕緣層中一特定金屬閘極和一 ^ 特定高k介電 質的最佳組合,並不必然會導致NFE丁和 FFE丁元件兩者 執行時或處理浮點運算時所需的最佳閥電 已知將包含有高k材料的閘極介電質命 、恭路在氧氣下, 可使元件閥電位朝向與將閘極功函數往 ^ ^ P +石夕功函數的同 一方向移動。結果可降低PFET元件的 1丁〜岡晃位,就是讓其 變成較小的負電位,並提高NFET元件的 ’、 ▲ ’丁〜间電位,就是讓 其變成較大的正電位。較佳是在相當低的 ^ ^ 度下,實施此 恭路在氧氣下的步驟。因此,插銘毹 4種移動閥電位的操作必須 在元件製造的後期才發生,一船县力浪托i 少 叙疋在源極和汲極已被活化 後才進行。此要求也代表必須在製程末期,亦即幾乎所有 的製程步驟都已施行後,例如’閘極和閘極側壁都已完成 且閘極絕緣層已被數層各式材料遮蔽後,才將閘極介=質 中的高k材料暴露在氧氣下。但是,可能有一路徑可讓氧 氣從裱境抵達閘極絕緣層。此路徑可能是在襯層内部。襯 層,即同形沉積在所有結構上方的薄絕緣層,特別是在閘 極和源極/汲極區域上方的薄絕緣層,乃是CM〇s處理中的 ^準作業。為調整元件的閥電位,襯層材料必須能可容許 虱氣穿透。的確,這種因為氧氣擴散穿過襯層所致的閥電 位變動,乃是習知的技術,例如E Cartier在2〇〇5年的報 告(Symposium on VLSI Techn〇1〇gy Digest 〇f T—d
U 200849558
Papers,p. 23 0)即以提出此現象。但是如果可單獨調整 類型元件的閥電位,將會更好。意思就是說,最好是 用閥電位微調技術(例如,暴露在氧氣下)來調整一型 的閥電位,而不影響另一型元件的閥電位。本發明實 式揭示這種利用在一型元件中使用可容許氧氣擴散 層,同時改良另一型元件中襯層材料使氧氣無法通透 而可選擇性地(或專一性地)調整一型元件的閥電位。 第1圖示出一 CMOS結構的剖面圖,其中一元件 層具有多個氮化物部份,用以構成該襯層的多個邊緣 在此製造階段,CMO S結構適合被暴露在一低溫氧化 下,進而可改變(shift)—類型FET的閥電位。此閥電 動乃視何種類型的元件容許氧氣擴散進入閘極絕緣 定,若是PFET,則閥電位會下降,若是NFET,則閥 會升高。 第1圖示出兩元件,分別為可構成C Μ Ο S結構之 一 NFET和PFET中的一 NFET和一 PFET。在第1圖 並未指明哪一元件為NFET或哪一元件為PFET。本發 施方式涵蓋此兩類型可調整其閥電位的元件。因此, 將詳細討論第一型和第二型元件,且如果第一型元 NFET,則第二型元件就是PFET,反之亦然。 須知除了本發明實施方式中所揭示的元件外,圖 示出多種其他元件,這些都是FET元件中的標準組成 件主體5 0典型為單晶矽系材料,在本發明一特定實施 中,此矽系材料主體50實質上是單晶矽。在本發明一 不同 可使 元件 施方 的襯 ,進 的概 段。 環境 位變 層而 電位 至少 中, 明實 以下 件是 不也 0元 方式 例示 10 200849558 的實施方式中,此元件主體為基板的一部分。基板可以是 電子技藝中任何已知的基板,例如,塊材或絕緣層上覆半 導體層(SOI)、完全耗盡或部分耗盡的、FIN型或任何其他 種類。此外,基板上可有各種由各式傳導材料構成的井, 設在包圍此元件主體的各區域中。圖示所顯示的只是一電 子晶片中極小的部份,如圖中波浪式虛線所代表的一處理 器。這些元件可以任何習知的方法彼此隔絕,圖示中繪出 淺溝渠9 9隔絕手段,因為這是目前技藝中典型的先進隔絕 技術。所繪示元件具有源極/汲極延伸區 4 0,和矽化的源 極/汲極4 1,以及具有矽化物42位於其頂部之閘極5 5、5 6。 如習知技藝人士所知悉的,這些元件都有其個別性質。因 此,當發明圖示使用一般元件符號來表示這些個別元件 時,是因為從本明實施方式的角度看來,這些元件本身的 個別性質對本發明而言,並不重要。第1圖示出源極/汲極 已經製造完成的元件。在CMOS處理中,典型為高溫預算, 意指可在源極/汲極製造期間,達成溫度與暴露時間的組 合。對第1圖中的CMOS結構來說,因為源極/汲極已經製 造完成,此種高溫製造步驟已經執行完畢,因此將不需再 度被暴露在高溫處理下。對本發明實施方式來說,暴露在 高溫預算下代表在源極/汲極製造過程中可能使用的熱處 理。 這些元件具有標準的側壁填充物6 0。對本發明實施方 式而言,這些填充材料的重要性僅在其較佳無法被氧氣所 穿透。此技藝中所用的這類填充材料一般是氮化物(SiN), 200849558 其為一種可阻擋氧氣之材料的例子。第一型FET元件的閘 極55和第二型FET元件的閘極56通常有其自己的内部結 構,一般來說為多層方式。這些閘極,又被稱為此兩類型 » 元件的閘極堆疊5 5、5 6,可單獨處理或一起處理,且典型 的(但不必然)具有不同結構。 第一型FET元件具有一第一閘極絕緣層1 0且第二型 FET元件具有一第二閘極絕緣層1 1。兩閘極絕緣層都包含 (' ^ 高K介電質。這類高K介電質可以是Al2〇3、Zr02、Hf02、
HfSiO或其他已知材料和或其之混合物。如此領域所熟知 的,這些物質的共通性質為具有一較標準氧化物(Si02)閘 極絕緣材料更高的介電常數,標準氧化物(Si02)閘極絕緣 材料的介電常數一般約為3 · 9。在本發明實施方式中,第 一型FET元件之第一閘極絕緣層1 0和第二型FET元件之 第二閘極絕緣層 Π可包含高K介電質,或其可具有不同 的高K材料。每一閘極絕緣層1 0、1 1,除了高K介電質 之外,亦可具有其他組成。一般來說,在本發明實施方式 中,在高K介電質層與元件主體5 0之間,有一極薄、小 於1 nm的化學沉積氧化物。但是,對任何或所有内部結 構,或缺乏任何結構,僅是含有高K介電質之任一第一或 第二閘極絕緣層1 0、1 1,都屬於本發明範躊。再本發明例 示的實施方式中,可使用覆蓋一薄層Si〇2的Hf〇2作為閘 極絕緣層,其具有厚度在〇 · 6 nm至1 · 2 nm間的氧化物。 第二型FET元件具有一第二襯層2卜襯層乃是習知的 且常被用在標準CMOS處理中。這類襯層的典型材料為氧 12 200849558 化物,通常是二氧化石夕。襯層的傳統角色是在各種處理步 驟期間,特別是蝕刻期間,保護閘極。這類襯層典型具有 相對於氮化物與矽化物而言之選擇性蝕刻性質。第二襯層 - 21的材料,一般為Si02,可容許氧氣擴散穿過其中,並容 許氧氣到達閘極介電質。雖然大部份襯層表面積被填充物 60 (其可阻隔氧氣)所覆蓋,但在襯層21邊緣、填充物下 方和閘極頂部旁,氧氣均可進入襯層2 1中,到達閘極絕緣 (、 層1 1,並改變第二FET之闊值電位一欲求預定量。 一如其他圖示一樣,第1圖同樣只是例示性質。如習 知技藝人士可理解的,圖示中結構可能還含有許多其他元 件,這些未繪示出來的元件仍屬本發明範疇,這類元件, 例如,可以是任何介於襯層與閘極間的層。這類常用的層 稱為「補償層(offset)」或「源極/汲極」、「填充層」,可用 來製造源極/汲極。 第一型FET元件具有一第一襯層20。此第一襯層20 包含多個部份,包括多個氧化物部份,可能(但不必然)與 Lj 第二襯層21類似或相同。該些氧化物部份,一般為Si02, 可容許氧氣擴散。第一襯層 20也具有多個氮化物部份 2 0 ’,形成第一襯層2 0的多個邊緣區段。氮化物,一般為 SiN,可防止氧氣穿透。由於這些氮化物區段20’位置設成 ' 多個邊緣區段,因此會阻擋住第二襯層21可供氧氣進入這 些襯層中的路徑。由於氮化物部份的邊緣區段 2 0 ’和氮化 物填充物6 0,第一閘極絕緣層1 0完全被氮化物材料所圍 繞。因此,透過暴露在氧氣下,可在不影響第一型FET之 13 200849558 閥值電位的情況下,移動第二型FET之閥值電位。 在處理期間的一時間點上,第一襯層2 0之多個氮化物 部分 20 ’係被沉積成為一氮化物層 3 0,且此層的多個部 份,即使在此層被蝕刻後,仍然保留在填充物6 0中,如第 1圖所示。 進一步的討論和圖示只呈現可產生第1圖結構相關的 步驟。NFET、PFET和CMOS的製造已是此領域中熟知的 f、 技術。須知這類處理涉及大量處理步驟,且其蝕刻步驟也 有許多變形,這些都是此領域中熟知的技術。在此僅揭示 與本發明實施方式相關的處理步驟,其餘技術則不再贅述。 第2圖為依據本發明處理一 CMOS結構之最初階段的 剖面示意圖。在一第一型FET元件中,有一第一閘極絕緣 層10,其包含一第一高k介電質。此第一閘極絕緣層10 本身可幾乎完全由高k介電質所構成,或可和其他介電質 (例如,二氧化矽等等)組合後形成。第一襯層20已實質同 形沉積在整個第一型FET元件上,特別是覆蓋在閘極5 5 t./ 和源極/汲極4 0區域上。第一襯層2 0實質上由一種氧化物 材料所組成,典型為Si〇2。此外,第2圖示出在第二型FET 元件中,有一第二閘極絕緣層1 1,其包含一第二高k介電 質。此第二閘極絕緣層1 1本身可幾乎完全由高k介電質所 • 構成,或可和其他介電質(例如,二氧化矽等等)組合後形 成。第二襯層21已實質同形沉積在整個第二型FET元件 上,特別是覆蓋在閘極5 6和源極/汲極40區域上。第二襯 層21實質上由一種氧化物材料所組成,典型為Si 02。 14 200849558 第2圖的結構可由許多習知的可能製造路徑獲得。本 發明範疇並不限於本文中所揭示的特定細節。在本發明代 表性實施方式中,第一和第二襯層20、21是在單一處理事 ^ 件中被沉積,因此具有實質相同的性質。也可在不同步驟 中沉積這些襯層2 0、2 1,則它們不必然具有相同性質,例 如厚度或確實組成份可能不同。對於第一和第二閘極絕緣 層10、11中的高k材料來說,也有相同的考量。在本發明 ( ' 代表性實施方式中,第一和第二閘極絕緣層1 0、1 1可在不 同步驟中沉積,可能或可能不是由相同材料組成。但是, 這些閘極絕緣層也可在相同處理步驟中被沉積,在本發明 代表性實施方式中,第一和第二閘極絕緣層1 〇、1 1中的高 k材料是由相同材料構成,例如Hf02。 第一型FET元件的閘極55和第二型FET元件的閘極 56本身可以包含結構。由於已選定在氧氣暴露期間,不調 整第一型FET元件的閥電位,因此必須恰當地選擇第一型 FET元件之閘極5 5的組成,以便可獲得具有欲求閥電位數 Ο 值之第一型FET元件。因此,第一型FET元件之閘極55 可包含一謹慎挑選出來的帽蓋層5 5 ”。此帽蓋層5 5 ”已為習 知,例如 V. Narayanan 等人在 2006 年 IEEE VLSI Symposium (第224頁)中發表的一樣。此帽蓋層55”可包含 鑭(La),其經適當處理可產生欲求的閥電位。在本發明一 典型實施方式中,第一型FET元件之閘極55也可包含一 金屬5 5 ’,例如 W、Ta、或其他已知的金屬。類似的,第 二型FET元件之閘極5 6也可具有内部結構,例如一金屬 15 200849558 層5 6 ’。此金屬層5 6 ’可與第二閘極絕緣層1 1直接接觸。 可做為第二型FET元件閘極56’的金屬可選自 W、Ta、或 其他已知適合用來製作閘極的金屬。除了 W、Ta之外,典 型適合作為閘極史一部分的金屬尚包括 Mo、Mn、TaN、 TiN、WN、Ru、Cr、Ta、Nb、V、Μη、Re、及其之組合。 第一和第二型FET元件閘極55、56可由相同材料製成。 在後續圖示中,將不會指出閘極中可能的内部結構,但必 (; 須了解這類結構是有可能存在於第 2圖所示的處理階段 中,且這些結構不會改變,在持續製造期間和元件完成後 也將一直存在。在本發明一典型實施方式中,尚可能存在 於閘極5 5、5 6中的材料包括聚石夕和非晶石夕。這些圖示也顯 示到此階段通常已經完成源極/汲極延伸區40的製作。 第3圖為依據本發明一實施方式在處理一 CMOS結構 之下一階段的剖面示意圖。在此階段,兩元件的填充物60 已經處理完成,從此實施方式的觀點來看,此填充物 60 必需不能被氧氣穿透,因為這些填充物6 0的目的是要阻絕 Ο 氧氣的進入,使其不致干擾襯層2 0、2 1。一般用來做為填 充物60的材料是可有效阻隔氧氣的氮化物(SiN)。 第4圖為依據本發明一實施方式在處理一 CMOS結構 之一階段中的剖面示意圖,其中已在該些襯層之一中創造 出空凹槽。在施加適當可保護第二型FET元件的遮罩後, 選擇性蝕刻第一型FET元件的第一襯層20。此選擇性蝕刻 將移除襯層材料,一般來說為氧化物,但其不會攻擊其他 路出在外的材料,例如填充物6 0的材料(其一般為氮化物) 16
200849558 或是閘極5 5的頂部材料(一般為聚矽)。這種代表本發明實 施方式的蝕刻,乃是濕式蝕刻,例如以稀釋過的或加有緩 衝物的氫氟酸來進行。此選擇性蝕刻可移除幾乎第一襯層 2 0所有暴露在外的部分,並穿透下方的填充物6 0進入位 在填充物6 0與閘極5 5之間的地區,移除襯層2 0的邊緣部 份,使得該些空凹槽2 5可取代第一襯層的邊緣部份。 第5圖為依據本發明一實施方式在處理一 CMOS結構 之一階段中的剖面示意圖,其中已沉積有氮化物來填充先 前所創造出來的該些空凹槽2 5的地區。在所有結構上方同 形沉積(意思就是說無論表面形狀如何,沉積都會持續進行) 一氮化物層30。在一典型實施方式中,該填充物60與該 些凹槽填充層30都是由相同材料構成,例如氮化物(SiN)。 在第5圖後的接續處理中,實施一系列已知的標準步 驟。藉由實施這些步驟,可回蝕該氮化物層,實質將其自 大部份暴露表面上移除,例如從填充物6 0、絕緣層9 9、源 極/汲極區域等等的表面上移除;該些源極/汲極被製造並 活化;在該些源極/汲極4 1和閘極4 2上方形成矽化物。完 成這些步驟後,就可獲得第1圖中的欲求結構。 第6圖為依據本發明一實施方式在處理一 CMOS結構 之一階段中的剖面示意圖,其中暴露在氧氣下可促使一類 型元件之闊電位移動。暴露在氧氣下的步驟101可利用暖 爐或快速熱硬化而在約2 0 0 °C至3 5 0 °C的溫度下實施,暴露 在氧氣下的施行期間可從約2分鐘到約1 5 0分鐘。透過第 一襯層2 0的多個氮化物部分2 0 ’可使氧氣無法穿透第一閘 17
200849558 極絕緣層1 0,但卻可穿透第二閘極絕緣層11。閥電 動量視暴露在氧氣下的各種條件因子而定,主要視 暴露期間長短而定。在本發明實施方式中閥電位的 可高達約250 mV至300 mV間。 暴露在氧氣下不必然會影響一特定晶片或處理 有類型的FET元件。可使用萬用型氮化物遮罩來阻 使其無法穿透到一部分的第二型FET元件。在此方 可以具有至少兩種不同閥電位值的第二型FET元件 晶片或處理器。此外,也不必一定需要在一特定晶 理器上的所有第一型FET元件的襯層20’上實施多 物部份。因此,對一特定晶片或處理器來說,第一 元件也可具有至少兩種不同的閥電位值。這些閥電 差異也可高達約250 mV至3 00 mV間,但一般來說 些電路而言,約50 mV至1 00 mV間的差異就已經 大的變動量了 。具有多重閥電位之元件的電路實例 訊號處理和通訊處理器等中使用的電路。 在實施了暴露在氧氣下的步驟之後,此CMOS 即可使用習知的標準步驟將其連線成為電路。 第7圖為依據本發明一實施方式之含有至少一 結構之處理器的示意圖。此處理器 9 0 0具有至少 901,其含有至少一 CMOS結構100和一具有一襯> 有多個氮化物部份)之FET,其中該些氮化物部份構 層的多個邊緣區段。此處理器900可以是任何可受 發明之處理器。可以所揭示結購製造之處理器的代 位的變 溫度和 變動量 器上所 隔氧氣 式中, 來製造 片或處 個氮化 型FET 位值的 ,對某 算是極 包括在 結構, CMOS 一晶片 I (其具 成該襯 益於本 表性實 18 200849558 例為數位處理器,一般常見於電腦之中央處理器複合物 上;數位/類比之混合處理器,一般常見於訊號處理和通訊 設備中;及其他。 雖然本發明已用本發明之實施例被明確地示出及說 明,但熟習此技藝者將可瞭解的是上述在形式及細節上之 其它形式與細節上的改變可在不偏離本發明的範圍及精神 下被達成。因此,本發明並不侷限於所示及所說明的特定 ζ、 形式與細節,而是落在由以下的申請專利範圍所界定的範 圍内。 【圖式簡單說明】 第1圖示出依據本發明一實施方式之一 CMOS結構的 剖面圖,其中一元件的襯層具有多個氮化物部份,用以構 成該襯層的多個邊緣段。; 第2圖為依據本發明一實施方式,在處理一 CMOS結 構之最初階段的剖面示意圖; C/ 第3圖為依據本發明一實施方式,在處理一 CMOS結 構之下一階段的剖面示意圖; 第4圖為依據本發明一實施方式,在處理一 CMOS結 構之一階段中的剖面示意圖,其中已在該些襯層之一中創 造出空凹槽; 第5圖為依據本發明一實施方式,在處理一0“03結 構之一階段中的剖面示意圖,其中已沉積有氮化物來填充 先前所創造出來的該些空凹槽地區; 19 200849558 為依據本發明一實施方式在處理一 CMOS結構之一階 段中的剖面示意圖,其中暴露在氧氣下可促使一類型元件 之閥電位移動; 第7圖為依據本發明一實施方式之含有至少一 CMOS 結構之處理器的示意圖。 Ο 〇 【主要元件符號說明】 10 第一閘極絕緣層 11 第二閘極絕緣層 20 第一襯層 2CT 氮化物部分 21 第二襯層 25 空凹槽 30 氮化物層 40 源極/没極延伸區 41 矽化的源極/汲極 42 矽4匕物 50 元件主體 55 閘極 559 金屬 5 5,, 帽蓋層 56 閘極 569 金屬層 60 側壁填充物 99 淺溝渠 100 CMOS結構 900 處理器 901 晶片 20

Claims (1)

  1. 200849558 十、申請專利範圍: 1. 一種CMOS結構,包含: 至少一第一型FET元件,該第一型FET元件包含: 一第一閘極絕緣層’包含一第一高k介電質; . 一第一襯層,其中該第一襯層包含多個氧化物和多個氮 化物部份,其中該些氮化物部份形成該第一襯層的多個邊 緣區段,且其中該些氮化物部份能防止氧氣穿透,使其無 ί、 1 法到達該第一高k介電質;且 至少一第二型FET元件,該第二型FET元件包含: 一第二閘極絕緣層,包含一第二高k介電質; 一第二襯層,其中該第二襯層係由氧化物構成且沒有氮 化物部份,其中氧氣可到達該第二高k介電質。 2. 如申請專利範圍第1項所述之CMOS結構,其中該 第一型FET元件是一 PFET元件,且該第二型FET元件是 1/ 一 NFET 元件。 3. 如申請專利範圍第1項所述之CMOS結構,其中該 第一型FET元件是一 NFET元件,且該第二型FET元件是 一 PFET元件。 4. 如申請專利範圍第1項所述之CMOS結構,其中 該第一高k介電質和該第二高k介電質係由相同材料所構 21 200849558 成0 5. 如申請專利範圍第4項所述之CMOS結構,其中該 相同材料為Hf02。 6. 如申請專利範圍第1項所述之CMOS結構,其中該 第一型FET元件包含一第一閘極,其中該第一閘極包含一 ( ' 第一金屬。 7. 如申請專利範圍第6項所述之CMOS結構,其中該 第一金屬可直接接觸該第一閘極絕緣層。 8. 如申請專利範圍第6項所述之CMOS結構,其中一 帽蓋層被夾設在該第一金屬和該第一閘極絕緣層之間。 〇 9.如申請專利範圍第1項所述之CMOS結構,其中該 第二型FET元件包含一第二閘極,其中該該第二閘極包含 一第二金屬,該第二金屬可直接接觸該第二閘極絕緣層。 10. 一種處理一 CMOS結構的方法,包含: 在一第一型F E T元件中,製造一第一閘極絕緣層和一 第一襯層,其中該第一閘極絕緣層包括一第一高 k介電 質,且該第一襯層實質上是由氧化物組成; 22 200849558 在一第二型FET元件中,製造一第二閘極絕緣層和一 第二襯層,其中該第一閘極絕緣層包括一第二高 k介電 質,且該第二襯層實質上是由氧化物組成; 在該第一型FET元件中,蝕刻該第一襯層直到該第一 襯層的多個邊緣部份完全被多個空凹槽取代為止; 同形沉積氮化物,其中該氮化物可填滿該些空凹槽且形 成該第一襯層的多個氮化物邊緣區段部份;及
    將該第一型FET元件和該第二型FET元件暴露在氧氣 下,其中氧氣可穿過該第二襯層到達該第二閘極絕緣層之 該第二高k介電質中,並使該第二型FET元件的閥電位偏 移一預定量,同時,因為該第一襯層的該些氮化物邊緣區 段部份,氧氣無法穿過該第一閘極絕緣層的該第一高k介 電質,因此使得該第一型FET元件的閥電位保持不變。 1 1 .如申請專利範圍第1 〇項所述之方法,其中該第一 CJ 型FET元件被選定為一 PFET元件,且該第二型FET元件 被選定為一 NFET元件。 1 2.如申請專利範圍第1 0項所述之方法,其中該第一型 FET元件被選定為一 NFET元件,且該第二型FET元件被 選定為一 PFET元件。 1 3 ·如申請專利範圍第1 0項所述之方法,更包含: 23 200849558 沉積一單層的氧化物在該第一型FET元件和該第 FET元件上方,並由該單層的氧化物來製造該第一襯 該第二襯層。 14.如申請專利範圍第10項所述之方法,其中該 高k介電質和該第二高k介電質是由相同材料構成。 1 5 .如申請專利範圍第1 4項所述之方法,其中該 材料是Hf02。 16. 如申請專利範圍第10項所述之方法,更包含 在該第一型FET元件中,製造一包含一第一金屬 一閘極; 在該第二型FET元件中,製造一包含一第二金屬 二閘極。 17. 如申請專利範圍第16項所述之方法,其中為 一閘極而處理一將被夾設在該第一閘極介電質和該第 屬之間的帽蓋層。 1 8.如申請專利範圍第1 6項所述之方法,其中為 二閘極而處理該第二金屬,使其可直接接觸該第二絕》 二型 層和 第一 相同 之第 之第 該第 一金 該第 良層。 24 200849558 1 9. 一種處理器,包含: 多個CMOS電路,其中該些CMOS電路中至少-電路更包含: 至少一第一型FET元件,具有一第一閘極絕緣 一第一高k介電質)和一第一襯層,其中該第一襯^ 化物和多個氮化物部份,其中該些氮化物部份形# 襯層的多個邊緣區段;和 C ' 至少一第二型FET元件,具有一第二閘極絕緣 一第二高k介電質)和一第二襯層,其中該第二襯^ 化物組成且不包含氮化物部份。 20.如申請專利範圍第19項所述之處理器,ί 理器具有多個該第二型FET元件,其中該些第二型 件之閥電位具有至少兩個不同的數值,其中該些巧 值之差異至少為50 mV。 〇 -CMOS 層(包含 包含氧 4該第一 層(包含 ^是由氧 r中該處 FET元 :同的數 25
TW097116081A 2007-05-02 2008-05-01 CMOS circuits with high-k gate dielectric TW200849558A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/743,589 US20080272438A1 (en) 2007-05-02 2007-05-02 CMOS Circuits with High-K Gate Dielectric

Publications (1)

Publication Number Publication Date
TW200849558A true TW200849558A (en) 2008-12-16

Family

ID=39535171

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097116081A TW200849558A (en) 2007-05-02 2008-05-01 CMOS circuits with high-k gate dielectric

Country Status (7)

Country Link
US (1) US20080272438A1 (zh)
EP (1) EP2150977A1 (zh)
JP (1) JP2010525591A (zh)
KR (1) KR20090130844A (zh)
CN (1) CN101663755A (zh)
TW (1) TW200849558A (zh)
WO (1) WO2008135335A1 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7696036B2 (en) * 2007-06-14 2010-04-13 International Business Machines Corporation CMOS transistors with differential oxygen content high-k dielectrics
JP4994139B2 (ja) * 2007-07-18 2012-08-08 パナソニック株式会社 半導体装置及びその製造方法
US8030709B2 (en) * 2007-12-12 2011-10-04 International Business Machines Corporation Metal gate stack and semiconductor gate stack for CMOS devices
CN102110651B (zh) * 2009-12-29 2014-01-29 中国科学院微电子研究所 一种半导体器件及其制造方法
CN102214609A (zh) * 2010-04-07 2011-10-12 中国科学院微电子研究所 一种半导体器件及其制造方法
CN102347226A (zh) * 2010-07-30 2012-02-08 中国科学院微电子研究所 一种半导体器件及其制造方法
US20130049134A1 (en) * 2011-08-30 2013-02-28 Renesas Electronics Corporation Semiconductor device and method of making same
US8445345B2 (en) * 2011-09-08 2013-05-21 International Business Machines Corporation CMOS structure having multiple threshold voltage devices
KR101921465B1 (ko) * 2012-08-22 2018-11-26 삼성전자 주식회사 반도체 소자 및 이의 제조 방법
KR20140110146A (ko) * 2013-03-04 2014-09-17 삼성전자주식회사 반도체 소자
US9048287B1 (en) * 2013-11-15 2015-06-02 Taiwan Semiconductor Manufacturing Co., Ltd. Mechanisms for forming semiconductor device structure with floating spacer
US9129798B1 (en) 2014-02-19 2015-09-08 Micron Technology, Inc. Methods of forming semiconductor structures comprising aluminum oxide
US9941388B2 (en) * 2014-06-19 2018-04-10 Globalfoundries Inc. Method and structure for protecting gates during epitaxial growth
US9620384B2 (en) * 2014-07-03 2017-04-11 Globalfoundries Inc. Control of O-ingress into gate stack dielectric layer using oxygen permeable layer
US9502418B2 (en) * 2014-10-02 2016-11-22 International Business Machines Corporation Semiconductor devices with sidewall spacers of equal thickness
US9728462B2 (en) * 2015-03-30 2017-08-08 International Business Machines Corporation Stable multiple threshold voltage devices on replacement metal gate CMOS devices
US10050147B2 (en) * 2015-07-24 2018-08-14 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US9865693B1 (en) * 2016-08-04 2018-01-09 United Microelectronics Corporation Semiconductor memory cell, semiconductor memory device, and method of manufacturing semiconductor memory device
CN108269847A (zh) * 2016-12-30 2018-07-10 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6512266B1 (en) * 2001-07-11 2003-01-28 International Business Machines Corporation Method of fabricating SiO2 spacers and annealing caps
US6846734B2 (en) * 2002-11-20 2005-01-25 International Business Machines Corporation Method and process to make multiple-threshold metal gates CMOS technology
US7015534B2 (en) * 2003-10-14 2006-03-21 Texas Instruments Incorporated Encapsulated MOS transistor gate structures and methods for making the same
US7176522B2 (en) * 2003-11-25 2007-02-13 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having high drive current and method of manufacturing thereof
JP4361880B2 (ja) * 2005-01-11 2009-11-11 富士通マイクロエレクトロニクス株式会社 半導体集積回路装置の製造方法
DE102005009019B4 (de) * 2005-02-28 2008-01-10 Qimonda Ag Transistoranordnung mit Gate-Spacerstrukturen und Verfahren zu deren Herstellung
JP4128574B2 (ja) * 2005-03-28 2008-07-30 富士通株式会社 半導体装置の製造方法
US7488656B2 (en) * 2005-04-29 2009-02-10 International Business Machines Corporation Removal of charged defects from metal oxide-gate stacks
US7655994B2 (en) * 2005-10-26 2010-02-02 International Business Machines Corporation Low threshold voltage semiconductor device with dual threshold voltage control means
US7432567B2 (en) * 2005-12-28 2008-10-07 International Business Machines Corporation Metal gate CMOS with at least a single gate metal and dual gate dielectrics
US20070152276A1 (en) * 2005-12-30 2007-07-05 International Business Machines Corporation High performance CMOS circuits, and methods for fabricating the same

Also Published As

Publication number Publication date
CN101663755A (zh) 2010-03-03
EP2150977A1 (en) 2010-02-10
US20080272438A1 (en) 2008-11-06
KR20090130844A (ko) 2009-12-24
WO2008135335A1 (en) 2008-11-13
JP2010525591A (ja) 2010-07-22

Similar Documents

Publication Publication Date Title
TW200849558A (en) CMOS circuits with high-k gate dielectric
EP2165359B1 (en) Selective threshold voltage adjustment for high-k gate dielectric cmos
US8536040B1 (en) Techniques for using material substitution processes to form replacement metal gate electrodes of semiconductor devices with self-aligned contacts
JP5222520B2 (ja) 半導体装置の製造方法
JP4982958B2 (ja) 半導体装置とその製造方法
TWI469262B (zh) 半導體裝置之製造方法及半導體裝置
JP2008016538A (ja) Mos構造を有する半導体装置及びその製造方法
TW201626563A (zh) 半導體結構及其製造方法
JP2012164869A (ja) 半導体装置およびその製造方法
JP2009026997A (ja) 半導体装置およびその製造方法
CN101685799A (zh) 半导体装置及其制造方法
US8084826B2 (en) Semiconductor device and manufacturing method thereof
JP2010536169A (ja) 金属ゲート及び高k誘電体を有する回路構造体
CN103094214B (zh) 制作半导体器件的方法
US9941152B2 (en) Mechanism for forming metal gate structure
CN101364599B (zh) Cmos结构和处理cmos结构的方法以及包括至少cmos电路的处理器
US9218975B2 (en) Methods of forming a replacement gate structure having a gate electrode comprised of a deposited intermetallic compound material
US7709349B2 (en) Semiconductor device manufactured using a gate silicidation involving a disposable chemical/mechanical polishing stop layer
JP2008091501A (ja) 半導体集積回路装置及びその製造方法
US8587085B2 (en) Semiconductor device with trench isolation having a diffusion preventing film and manufacturing method thereof
TWI509702B (zh) 具有金屬閘極之電晶體及其製作方法
KR100876804B1 (ko) 반도체 소자의 제조방법
KR20060002481A (ko) 리세스 채널 cmos 소자 제조방법
JP2006066757A (ja) 半導体装置
KR20070003020A (ko) 반도체 소자의 듀얼 금속 게이트 전극 형성방법