JP2010525591A - 高kゲート誘電体を有するCMOS回路 - Google Patents

高kゲート誘電体を有するCMOS回路 Download PDF

Info

Publication number
JP2010525591A
JP2010525591A JP2010504612A JP2010504612A JP2010525591A JP 2010525591 A JP2010525591 A JP 2010525591A JP 2010504612 A JP2010504612 A JP 2010504612A JP 2010504612 A JP2010504612 A JP 2010504612A JP 2010525591 A JP2010525591 A JP 2010525591A
Authority
JP
Japan
Prior art keywords
type fet
liner
gate
dielectric
fet device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010504612A
Other languages
English (en)
Inventor
アダムス、シャーロット、デュワン
カルティエ、エドワード、アルバート
ドリス、ブルース、ベネット
ナラヤナン、ビジャ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JP2010525591A publication Critical patent/JP2010525591A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4983Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28176Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation with a treatment, e.g. annealing, after the formation of the definitive gate conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823857Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823864Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】 高k含有ゲート誘電体を有するCMOS構造体、及び、ゲート誘電体を酸素に曝露することによって閾値電圧を調整する方法を提供する。
【解決手段】 第1の型のFETが、酸化物部分と窒化物部分とを有するライナを含む、CMOS構造体が開示される。この窒化物部分は、ライナのエッジ・セグメントを形成している。これらの窒化物部分は、酸素が第1の型のFETの高k誘電体に通るのを防止することができる。CMOS構造体の第2の型のFETデバイスは、窒化物部分を持たないライナを有する。その結果、酸素曝露により、第1の型のFETの閾値に影響を及ぼすことなく、第2の型のFETの閾値電圧をシフトさせることができる。この開示はまた、異なる型のFETデバイスが、互いに独立して設定された閾値を有する、CMOS構造体を製造する方法も教示する。
【選択図】 図1

Description

本発明は、電子デバイスに関する。特定的には、本発明は、高k含有ゲート誘電体を有するCMOS構造体、及び、ゲート誘電体を酸素に曝すことによって閾値電圧を調整する方法に関する。
今日の集積回路は、数多くのデバイスを含む。デバイスの小型化及び縮小の基本原則は、性能を向上させ、費用を削減するための鍵である。FET(電界効果トランジスタ)デバイスが縮小されるにつれて、この技術はより複雑なものになり、デバイスの1つの世代から次の世代への予想される性能の向上を維持するために、デバイス構造体の変更及び新しい製造方法が必要とされる。マイクロエレクトロニクスの主力材料は、シリコン(Si)であり、さらに大まかに言うと、Siベースの材料である。マイクロエレクトロニクスにとって重要な1つのこうしたSiベース材料は、シリコン−ゲルマニウム(SiGe)合金である。本開示の実施形態におけるデバイスは、一般的には、単結晶Siベース材料デバイス技術の技術分野の一部である。
深いサブミクロン生成(deeply sub micron generation)のデバイスにおける性能の改善を維持することが非常に困難になっている。従って、縮小することなく性能を改善する方法に関心が持たれている。ゲート誘電体を実際により薄くする必要なしに、ゲート誘電体の容量をより高くすることに向けた有望な手段が存在する。この手法は、いわゆる高k材料の使用を必要とする。こうした材料の誘電率は、約3.9であるSiOのものよりも著しく高い。高k材料は、酸化物より物理的にかなり厚くすることができ、依然としてより低い等価酸化物厚(equivalent oxide thickness、EOT)値を有する。EOTは、当技術分野において周知の概念であり、当該絶縁体層と同じ単位面積当たりの容量を持つこうしたSiO層の厚さを指す。今日の最新技術のFETデバイスでは、2nm未満、好ましくは1nm未満のEOTを目指している。
デバイスの性能は、金属ゲートの使用によっても向上する。ゲート絶縁体に隣接するポリSi内の空乏領域が、ゲート・チャネル間の容量を増大させる際の障害になることがあり、言い換えれば、EOTを減少させ得る。その解決法は、金属ゲートを使用することである。金属ゲートはまた、ゲートの幅方向に沿った良好な導電率も保証し、起こり得るゲートのRC遅延の危険性を減少させる。
高性能の小型FETデバイスはまた、正確な閾値電圧の制御も必要とする。動作電圧が2V以下に低下する場合、閾値電圧を低下させる必要もあり、閾値のばらつきを許容できなくなる。異なるゲート誘電体又は異なるゲート材料のようなあらゆる新しい要素が、閾値電圧に影響を及ぼす。多くの場合、このような影響は、所望の閾値電圧値の達成に悪影響を及ぼす。デバイスへの他の影響なしに、閾値電圧に影響を及ぼし得るいずれの技術も有用なものである。高k誘電体がゲート絶縁体内に存在するときに利用可能な1つのこのような技術は、ゲート誘電体を酸素に曝す(曝露する、expose)ことである。酸素への曝露時に、高k材料は、PFETの閾値を低減させ、NFETの閾値を増大させる。こうした影響は既知のものであり、以前に用いられていた。残念なことに、PFETデバイス及びNFETデバイスの両方の閾値を同時にシフトさせることにより、CMOS回路についての許容可能な狭い範囲内に閾値を容易に導くことはできない。
E.Cartier著、「2005 Symposium on VLSI Technology Digest of Technical Papers」、230ページ V.Narayanan他著、IEEE VLSI Symposium p.224(2006年)
他方の型のデバイスの閾値を変えることなく、一方の型のデバイスの閾値を独立して調整することができる構造体及び技術に対する大きな必要性がある。現在まで、このような構造体及び技術は教示されていない。
説明された困難さに鑑みて、本発明の実施形態は、少なくとも1つの第1の型のFETデバイスと少なくとも1つの第2の型のFETデバイスとを含む、CMOS構造体を開示する。第1の型のFETは、第1の高k誘電体を有する第1のゲート絶縁体を含む。第1の型のFETはまた、酸化物部分と窒化物部分とを有する第1のライナも含む。窒化物部分は、第1のライナのエッジ・セグメントを形成しており、これらの窒化物部分は、酸素が第1の高k誘電体に達するのを防止することができる。第2の型のFETデバイスは、第2の高k誘電体を有する第2のゲート絶縁体と、酸化物からなり、窒化物部分がない第2のライナとを含む。その結果、酸化物は、第2の高k誘電体に達することができ、第2の型のFETデバイスの閾値電圧をシフトさせることができる。
本発明はさらに、CMOS構造体を製造する方法を開示する。この方法は、第1の高k誘電体を含む第1のゲート絶縁体と、実質的に酸化物からなる第1のライナとを有する第1の型のFETデバイスを製造することと、第2の高k誘電体を含む第2のゲート絶縁体と、同じく実質的に酸化物からなる第2のライナとを有する第2の型のFETデバイスを製造することとを含む。この方法は、第1のライナのエッジ部分が空の溝と置き換えられるまで第1のライナをエッチングすることと、窒化物が既に生成された空の溝を満たすように、窒化物を共形に堆積させることとをさらに含む。これは、第1のライナについての窒化物エッジ・セグメントをもたらす。この方法は、第1の型のFETデバイス及び第2の型のFETデバイスを酸素に曝露することをさらに含む。酸素は第2のライナを通って第2のゲート絶縁体の第2の高k誘電体に達し、第2の型のFETデバイスの閾値電圧における所定のシフトを引き起こす一方で、第1のライナの窒化物エッジ・セグメント部分のために、酸素は第1のゲート絶縁体の第1の高k誘電体に達することができず、第1の型のFETデバイスの閾値電圧は変わらないままである。
本発明のこれらの及び他の特徴は、添付の詳細な説明及び図面から明らかになるであろう。
本発明の実施形態による、ライナ・エッジ・セグメントを形成する窒化物部分を有する1つのデバイス・ライナを備えたCMOS構造体の概略的な断面図である。 本発明の実施形態による、CMOS構造体の処理における最初の段階の概略的な断面図である。 本発明の実施形態による、CMOS構造体の処理における次の段階の概略的な断面図である。 空の溝がライナ・エッジに生成された、本発明の実施形態によるCMOS構造体の処理における段階の概略的な断面図である。 前に生成された溝を満たすように窒化物が堆積された、本発明の実施形態によるCMOS構造体の処理における段階の概略的な断面図である。 酸素曝露により1つの型のデバイスの閾値がシフトさせられる、本発明の実施形態によるCMOS構造体の処理における段階の概略的な断面図である。 本発明の実施形態による、少なくとも1つのCMOS回路を含むプロセッサの概念図を示す。
電界効果トランジスタ(FET)は、電子技術分野においてよく知られていることが理解される。FETの標準的な構成部品は、ソース、ドレイン、ソースとドレインの間の本体、及びゲートである。ボディは、通常、基板の一部であり、基板と呼ばれることが多い。ゲートは本体の上にあり、ソースとドレインとの間の本体内に伝導チャネルをもたらすことができる。通常の命名法では、チャネルは、本体によりホストされる。ゲートは、ゲート絶縁体によって本体から分離される。2つの型のFETデバイス、すなわちPFETと呼ばれる正孔伝導型及びNFETと呼ばれる電子伝導型がある。多くの場合、必ずしもではないが、同じチップ上のPFETデバイス及びNFETデバイスは、CMOS回路に配線される。CMOS回路は、少なくとも1つのPFETデバイスと、少なくとも1つのNFETデバイスとを含む。製造又は処理において、NFETデバイス及びPFETデバイスが同じチップ上に一緒に製造されるとき、CMOS処理及びCMOS構造体の製造に対処することになる。
FETの作働において、電気的属性は閾値電圧である。ゲートとソースの間の電圧が閾値電圧を上回るとき、デバイスは、電流をソースとドレインとの間に伝えることができる。一般に、NFETの閾値電圧は正であり、PFETの閾値電圧は負である。しかしながら、両方の型のデバイスの閾値を、それらの絶対値のみで言及することが、当技術分野において通例となっている。FETデバイスの場合、閾値は固有の属性である。
FETデバイスが、一般に100nm未満のゲート長を有するより小さいサイズまで縮小されると、閾値電圧を設定する伝統的な方法、すなわち本体の調整及びチャネル・ドーピングによる方法は、有効性が弱まる。FETが通常約2V未満の範囲で動作する小型FETの閾値を決定するのに、ゲート材料の有効仕事関数及びゲート絶縁体の特性は重要な要因になっている。性能主導型技術の方向は、ゲート絶縁体のために金属ゲート及び高k誘電体を使用することに向かっている。しかしながら、性能又は処理の観点から、ゲート絶縁体における特定の金属ゲート及び特定の高k誘電体の最適な組み合わせが、NFETデバイス及びPFETデバイスの両方にとって最適な閾値をもたらすことはできない。
高k材料を含むゲート誘電体を酸素に曝露することにより、ゲートの仕事関数をpシリコンの仕事関数に近づけた場合と同じ方向に、デバイスの閾値がシフトされることが知られている。このことにより、PFETの閾値が低下し、すなわちPFETの閾値がより小さい負の電圧になり、NFETの閾値が上がる、すなわちNFETの閾値がより大きい正の電圧になる。このような酸素曝露(oxygen exposure)は、比較的低温で行なうことが好ましい。従って、このような閾値シフト動作は、デバイス製造の後の方に、一般的にはソース及びドレインが活性化された後に行なわれるべきである。この要件は、例えば、ゲート及びゲート側壁が全て所定の位置にあり、ゲート絶縁体が種々の材料の幾つかの層の下に遮蔽されるなどの、実質的に処理の大部分が既に実行された製造プロセスの時点で、ゲート誘電体内の高k材料を露出させる必要があることを意味する。しかしながら、酸素が周辺からゲート絶縁体に達するための経路が存在し得る。この経路は、ライナの中にあってもよい。ライナ、すなわち本質的に全ての構造体の上、特にゲート及びソース/ドレイン領域の上に共形に(conformally)堆積される薄い絶縁層を用いることは、CMOS処理における標準的技法である。デバイスの閾値を調整するために、関心ある特性は、ライナが酸素を通す必要があるということである。実際に、ライナを通る酸素の拡散によるこうした閾値のシフトは、例えば、報告書:非特許文献1におけるように、当技術分野において知られている。しかしながら、異なる型のデバイスの閾値を独立して調整できることが好ましい。つまり、他方の型のデバイスの閾値に影響を及ぼすことなく、一方の型のデバイスの閾値を変える、酸素曝露のような閾値調整技術を用いることが望まれる。本発明の実施形態は、ライナを有することによりデバイスの閾値を選択的に調整し、一方の型のFETについての酸素拡散を可能にしながら、酸素が通れなくなるように他方の型のFETのライナを変更することを教示する。
図1は、ライナ・エッジ・セグメントを形成する窒化物部分を有する1つのデバイスのライナを備えたCMOS構造体の概略的な断面を示す。製造のこの段階において、CMOS構造体は、低温酸化に曝されるように適合され、このことが、FETの一方についての閾値のシフトをもたらし得る。閾値のシフトは、どちらの型のデバイスがゲート絶縁体への酸素の拡散を可能にするかに応じて、PFETの閾値が低下し、NFETの閾値が上がるというものである。
図1は、2つのデバイス、すなわち、CMOS構造体を構成する少なくとも1つのNFET及びPFETデバイスのうちの1つのNFET及び1つのPFETを示す。図1においては、2つのデバイスのどちらがNFETであり、どちらがPFETであるかは指定されていない。本発明の実施形態は、どちらの型のデバイスすなわちNFET又はPFETの閾値を調整することができるかに関して、両方の場合をカバーしている。従って、第1の型及び第2の型のFETデバイスが説明されるが、第1の型がNFETである場合、第2の型はPFETであり、逆に、第1の型がPFETである場合、第2の型はNFETであることが理解される。
当技術分野において周知のように、それらがFETデバイスの標準的な構成部品であるので、本発明の実施形態の要素に加えて、図が幾つかの他の要素を示すことが理解される。デバイス本体50は、一般的には、単結晶Siベース材料でできている。本発明の代表的な実施形態においては、Siベース材料の本体50は、本質的に単結晶Siである。本発明の例示的な実施形態において、デバイス本体50は基板の一部である。基板は、バルク又は半導体オン・インシュレータ(SOI)、完全空乏型又は部分的空乏型、FIN型、或いはいずれかの他の種類のような、電子技術分野において周知の任意の型にすることができる。また、基板は、デバイス本体を取り囲む種々のネスト状配置において、種々の導電型の種々のウェルを有することができる。波状の破線の境界で示されるように、図は、典型的には、例えばプロセッサのような電子チップのほんの一部だけを示す。当技術分野において周知のいずれかの方法によって、デバイスを互いから分離することができる。これが当技術分野において利用可能な典型的な最新の分離技術であるので、図は、浅いトレンチ99の分離スキームを示す。デバイスは、ソース/ドレイン延長部40、シリサイド化されたソース及びドレイン41、並びにゲート55、56上のシリサイド42を有する。当業者には分かるように、これらの要素は全てそれぞれの特徴を有する。従って、本開示の図に共通の表示番号が用いられるとき、これは、本発明の実施形態の観点から、こうした要素のそれぞれの特徴が重要ではないためである。図1は、デバイスのソース及びドレインが既に製造されていることを示す。CMOS処理においては、典型的には、ソース/ドレインの製造中、温度と曝露時間の組み合わせを意味する最高温度−バジェットが達成される。図1のCMOS構造体については、ソース及びドレインが既に製造されているので、こうした高温製造ステップは既に実行されており、更なる高温処理を施す必要はない。本発明の実施形態の意図において、高温−バジェットに曝されることは、ソース/ドレイン製造に用いられるものと同等の熱処理を意味する。
デバイスは、標準的な側壁スペーサ60を有する。本発明の実施形態については、スペーサ材料は、酸素を通さないことが好ましいという点でのみ重要である。こうしたスペーサのために当技術分野において用いられる典型的な材料は、例示的な酸素ブロッキング材料である窒化物(SiN)である。第1の型のFETデバイスのゲート55及び第2の型のFETデバイスのゲート56は、通常、典型的には層内にそれぞれの内部構造体を有する。2つの型のデバイスの、ゲート・スタック55、56とも呼ばれるゲートは、互いに独立して又は一緒に処理することができ、典型的には、必須ではないが、異なる構造体を有する。
第1の型のFETデバイスは第1のゲート絶縁体10を有し、第2の型のFETデバイスは第2のゲート絶縁体11を有する。どちらのゲート絶縁体も、高k誘電体を含む。こうした高k誘電体は、Al、ZrO、HfO、HfSiO、当技術分野において知られている他のもの及び/又はそれらの混合物とすることができる。当技術分野において周知のように、それらの共通の特性は、約3.9の値を有する標準的な酸化物(SiO)のゲート絶縁体材料のものより大きい誘電率を保有することである。本発明の実施形態においては、第1の型のFETデバイスのゲート絶縁体10及び第2の型のFETデバイスのゲート絶縁体11は、同じ高k材料を含んでもよく、又は、異なる高k材料を有してもよい。高k誘電体以外に、各ゲート絶縁体10、11は、他の構成部品も同様に有することができる。典型的には、本発明の実施形態においては、非常に薄い、約1nm未満の化学的に堆積された酸化物が、高k誘電体層とデバイス本体50との間に存在し得る。しかしながら、第1のゲート絶縁体10又は第2のゲート絶縁体11についての、単に高k誘電体を含有するだけではない、ありとあらゆる内部構造体も、或いは、如何なる構造体の欠如も、本発明の実施形態の範囲内にある。本発明の例示的な実施形態においては、薄い化学的SiOを覆っているHfOは、ゲート絶縁体として用いられ、約0.6nmから1.2nmまでの間の等価酸化物厚を有する。
第2の型のFETデバイスは、第2のライナ21を有する。ライナは、当技術分野において周知であり、標準的なCMOS処理においてたびたび用いられる。こうしたライナの材料は、酸化物、典型的には二酸化シリコン(SiO)である。ライナの伝統的な役割は、種々の処理ステップ中、特にエッチング・ステップ中のゲートの保護である。このようなライナは、典型的には、窒化物及びシリコンに対する選択的なエッチング特性を有する。典型的にはSiOである第2のライナ21の材料は、酸素がこれを通って拡散し、酸素がゲート誘電体に達することを可能にする。ライナの大きい表面領域がスペーサ60に覆われ、スペーサは、ライナ21のエッジにおいて、スペーサの下方において、ゲートの上部に隣接して、酸素をブロックするが、酸素は、ライナ21に入り、ゲート絶縁体11に達し、所望の所定の量だけ第2の型のFETの閾値電圧をシフトさせることができる。
全ての図と同様に、図1は概略的な表示に過ぎないことが理解される。当技術分野において周知のように、図内に存在するよりずっと多くの要素が構造体内に存在し得るが、これらは本発明の実施形態の範囲に影響を及ぼすものではない。こうした要素は、一例として、ライナとゲートとの間の何らかの更なる層とすることができる。このような頻繁に用いられる層の1つの型は、いわゆるオフセット、又はソース/ドレイン、スペーサと呼ばれ、これらは、ソース/ドレインの製造に役立つ。
第1の型のFETデバイスは、第1のライナ20を有する。第1のライナ20は、多数の部分からなる。第1のライナ20は、第2のライナ21と類似しており、必ずしもではないが、第2のライナ20と同一であり得る酸化物部分を有する。典型的にはSiOである酸化物部分により、酸素の拡散が可能になる。第1のライナ20はまた、第1のライナ20のエッジ・セグメントを形成する窒化物部分20´も有する。窒化物、すなわちSiNは、酸素の通過を防止する。窒化物部分20´は、エッジ・セグメントとして配置されるので、第2のライナ21について場合酸素がライナに入るのに利用可能であった経路をブロックする。窒化物部分のエッジ・セグメント20´及び窒化物スペーサ60のために、第1のゲート誘電体10は、窒化物材料に完全に囲まれる。従って、第1の型のFETデバイスの閾値に影響を及ぼすことなく、酸素曝露を用いて、第2の型のFETデバイスの閾値をシフトさせることができる。
図1に示されるように、処理のある時点で、第1のライナ20の窒化物部分20´は、窒化物層30として堆積され、この層の一部分は、この層をエッチングしたステップの後でさえ、スペーサ60の上に残ったままであり得る。
更なる説明及び図は、図1の構造体をもたらすことに関連する処理ステップのみを提示することができる。NFET、PFET及びCMOSの製造は、当技術分野において非常に良く確立されている。こうした処理に必要とされる多数のステップが存在し、各ステップは、当業者には周知の事実上無限の変形を有し得ることが理解される。開示されたデバイス構造体を製造するのに、周知の処理技術の全範囲が利用可能であり、本発明の実施形態に関連したプロセス・ステップだけを詳述することが、さらに理解される。
図2は、本発明の実施形態による、CMOS構造体の処理における最初の段階の概略的な断面を示す。第1の型のFETデバイスにおいて、第1のゲート絶縁体10が、これが第1の高k誘電体を含むように実装された。第1のゲート絶縁体10は、本質的に、それ自体が高k誘電体でできていてもよく、或いは、例えば二酸化シリコン等のような更に別の誘電体と組み合わせて実装することもできる。第1のライナ20が、本質的に第1の型のFETの全ての上、特にゲート55の上、及びソース/ドレイン40領域の上に共形に堆積される。第1のライナ20は、本質的に、酸化物材料、典型的にはSiOからなる。さらに、図2はまた、第2の型のFETデバイスにおいて、第2のゲート絶縁体11が、これが第2の高k誘電体を含むように実装されていることも示す。第2のゲート絶縁体11は、本質的には、それ自体が高k誘電体でできていてもよく、或いは、例えば二酸化シリコン等のような更に別の誘電体と組み合わせて実装することもできる。第2のライナ21は、本質的に、第2の型のFETデバイスの全ての上、特にゲート56の上、及びソース/ドレイン40領域の上に共形に堆積される。第2のライナ21は、実質的に、酸化物材料、典型的にはSiOからなる。
全てが図2におけるような構造体につながる、多くの可能な製造の経路が、当技術分野において周知である。ここでの説明において与えられる特定の詳細は、制限的に解釈されることを意図するものではない。本発明の代表的な実施形態においては、第1のライナ20及び第2のライナ21は、単一の処理イベント中に堆積され、よって、実質的に同一の特性を有する。ライナ20、21はまた、製造における異なるステップの際に堆積させてもよく、これらは、例えば、厚さ又は正確な組成のような同一の特徴を有していないことがある。第1のゲート絶縁体10及び第2のゲート絶縁体11における高k材料についても、同様の問題点を有している。本発明の代表的な実施形態において、それらの高k材料は、異なる処理ステップの際に堆積させてもよく、同じ材料のものであっても又は同じ材料のものでなくてもよい。しかしながら、同様に、同じ処理ステップにおいてゲート絶縁体を堆積させることもできる。本発明の例示的な実施形態においては、第1のゲート絶縁体10及び第2のゲート絶縁体11における高k材料は、例えばHfOなどの同じ材料のものである。
第1の型のFETのゲート55及び第2の型のFETデバイスのゲート56は、それ自体が複合構造体であってもよい。第1の型のFETデバイスの閾値は、酸素曝露中に調整されないように選択されるので、第1の型のFETデバイスの閾値電圧が最終的に所望の値になるように、第1の型のFETデバイスのゲート55の組成を適切に選択する必要がある。このために、第1の型のFETデバイスのゲート55は、注意深く選択された、いわゆるキャップ層55´´を含むことができる。こうしたキャップ層は、当技術分野において周知であり、例えば、非特許文献2により提示されている。キャップ層55´´は、ランタン(La)を含むことができ、適切な処理の下で所望の閾値をもたらすことができる。本発明の典型的な実施形態において、第1の型のFETデバイスのゲート55はまた、例えば、W、Ta、又は当技術分野において周知の他のもののような金属55´を含むこともできる。同様に、第2の型のFETデバイスのゲート56はまた、例えば、金属層56´のような内部構造体を有することもできる。この金属層56´は、第2のゲート絶縁体11と直接接触していてもよい。第2の型のFETデバイスのゲート56´のための金属も、W、Ta、又はゲートの製造に適していることが知られている他の金属となるように選択することができる。一般的には、ゲートの一部であるのに適していると考えられる金属は、Mo、Mn、TaN、TiN、WN、Ru、Cr、Ta、Nb、V、Mn、Re及びそれらの組み合わせを含むことができる。第1のFETデバイスのゲート55及び第2の型のFETデバイスのゲート56の金属層55´、56´は、同じ材料で製造することができる。後続の図において、ゲートの可能な内部構造体は示されないが、図2に示される処理の段階でこうした構造体が存在した場合、ゲートのその内部構造体は、変化せず、さらなる製造の間もずっと、完了したデバイス内に同様に存在することが理解される。本発明の典型的な実施形態において、両方のゲート55、66内に存在する更に別の材料は、ポリシリコン及びアモルファス・シリコンとすることができる。図は、この段階までに、通常、ソース/ドレイン延長部40が処理を終えていることも示す。
図3は、本発明の実施形態による、CMOS構造体の処理における次の段階の概略的な断面を示す。この段階で、両方のデバイスのスペーサ60が処理された。本発明の実施形態の観点から、スペーサ60についての関心ある特性は、スペーサがライナ21、22と界接する酸素の入口をブロックすることから、スペーサは、酸素を通さないという点である。スペーサ60のために用いられる通常の材料は、酸素を効果的にブロックする窒化物(SiN)である。
図4は、ライナの1つのエッジに空の溝が生成された、本発明の実施形態によるCMOS構造体の処理における段階の概略的な断面を示す。第2の型のFETデバイスを保護する適切なマスキングの後、選択的なエッチングによって、第1の型のFETデバイスの第1のライナ20がエッチングされる。選択的なエッチングは、典型的には酸化物であるライナ材料を除去するが、典型的には窒化物であるスペーサ60の材料、又は典型的にはポリシリコンであるゲート55の上部材料のような他の露出された材料には作用しない。本発明の代表的な実施形態において、このエッチングは、希釈又は緩衝フッ化水素酸(HF)のような湿式エッチングである。この選択的エッチングは、第1のライナ20の露出された部分の全てを実質的に除去し、スペーサ60の下を通って、スペーサ60とゲート55との間に入り、ライナ20のエッジ部分を除去し、空の溝25が第1のライナのエッジ部分と置き換わる。
図5は、既に生成された溝25を満たすように窒化物が堆積された、本発明の実施形態によるCMOS構造体の処理における段階の概略的な断面を示す。窒化物層30は、典型的には全ての構造体の上に共形に(conformally)堆積される、つまり、窒化物層30は、表面の配向とは関係なく堆積される。この堆積の共形の性質のために、第1のライナ20のエッジ部分における溝25が、窒化物で満たされる。窒化物層30は、スペーサ60の上といった大部分の表面上に堆積される。本発明の典型的な実施形態においては、スペーサ60及び層30を満たす溝は、同じ材料すなわち窒化物(SiN)でできている。
図5に示される処理に続いて、当技術分野において周知の一連の標準的なステップが続く。ソース及びドレインを製造し、活性化させ、ソース/ドレイン41及びゲートの上にシリサイド42を形成する、これらのステップを実行することによって、窒化物がエッチ・バックされ、スペーサ60、分離部99、ソース/ドレイン領域等のような大部分の露出面から窒化物を実質的に除去する。これらのステップが完了すると、図1に示され、図1を参照して前に説明された所望の構造体が得られる。
図6は、酸素曝露により1つの型のデバイスの閾値がシフトされる、本発明の実施形態によるCMOS構造体の処理における段階の概略的な断面を示す。酸素曝露101は、炉又は急速熱アニールによって約200℃〜350℃の低温で行なうことができる。酸素曝露101の時間は、約2分から約150分まで広く変わり得る。第1のライナ20の窒化物部分20´により、酸素が第1のゲート絶縁体10に達しないようブロックされるが、酸素は第2のゲート絶縁体11に達することができる。閾値のシフト量は、酸素曝露のパラメータ、主として処理の温度及び時間によって決まる。本発明の実施形態において、250mVから300mVまでの範囲までの閾値のシフトを達成することができる。
酸素曝露が、所定のチップ又はプロセッサの全ての第2の型のFETデバイスに影響を及ぼす必要はない。汎用の窒化物マスキングを用いて、第2の型のFETデバイスの一部分について酸素の通過を遮蔽することができる。このように、少なくとも2つの異なる閾値の第2の型のFETデバイスを有するように、チップ及びプロセッサを製造することができる。さらに、必ずしも、所定のチップ又はプロセッサ上の第1の型のFETデバイスの全てのライナ内に、窒化物部分20´を実装する必要はない。従って、所定のチップ又はプロセッサ上の第1の型のFETデバイスに関して少なくとも2つの異なる閾値を有してもよい。閾値は、約250mV〜300mVまで異なり得るが、多くの場合、約50mV〜100mVの閾値の差は、幾つかの回路にとって既に大きな値である。多数の閾値のデバイスが有用であることを見出し得る回路の例は、信号処理及び通信プロセッサにおける回路等を含む。
酸素曝露の後、CMOS構造体及びその回路への配線を、当業者には周知の標準的なステップで完了することができる。
図7は、本発明の実施形態を組み込む少なくとも1つのCMOS構造体を含むプロセッサの概念図を示す。こうしたプロセッサ900は、ライナのエッジ・セグメントを形成する窒化物部分をもつライナを有するFETを備えた、少なくとも1つのCMOS構造体100を含む少なくとも1つのチップ901を有する。プロセッサ900は、本発明の実施形態から恩恵を受け得る任意のプロセッサとすることができる。開示される構造体の実施形態により製造されるプロセッサの代表的な実施形態は、一般にコンピュータの中央処理複合体に見出されるデジタル・プロセッサ、一般に信号処理及び通信装置に見出される混合したデジタル/アナログ・プロセッサ等である。
上記の教示に照らして、本発明の多くの修正及び変形が可能であり、当業者には明らかになり得る。本発明の範囲は、添付の特許請求の範囲によって定められる。
10:第1のゲート絶縁体
11:第2のゲート絶縁体
20:第1のライナ
21:第2のライナ
25:溝
30:窒化物層
40:ソース/ドレイン延長部
41:シリサイド化されたソース及びドレイン
42:シリサイド
50:デバイス本体
55、56:ゲート
55´、56´:金属層
55´´:キャップ層
60:スペーサ
99:分離部
100:CMOS構造体
101:酸素曝露
150:ブロッキング・マスク
900:プロセッサ
901:チップ

Claims (20)

  1. 第1の高k誘電体を含む第1のゲート絶縁体と、
    酸化物部分と窒化物部分とを含む第1のライナであって、前記窒化物部分は、前記第1のライナのエッジ・セグメントを形成し、かつ、酸素が前記第1の高k誘電体に達するのを防止することができる、第1のライナと、
    を含む少なくとも1つの第1の型のFETデバイスと、
    第2の高k誘電体を含む第2のゲート絶縁体と、
    酸化物からなり、窒化物部分がない第2のライナであって、酸素が前記第2の高k誘電体に達することができる、第2のライナと、
    を含む少なくとも1つの第2の型のFETデバイスと、
    を備えるCMOS構造体。
  2. 前記第1の型のFETデバイスは、PFETデバイスであり、前記第2の型のFETデバイスは、NFETデバイスである、請求項1に記載のCMOS構造体。
  3. 前記第1の型のFETデバイスは、NFETデバイスであり、前記第2の型のFETデバイスは、PFETデバイスである、請求項1に記載のCMOS構造体。
  4. 前記第1の高k誘電体及び前記第2の高k誘電体は同じ材料のものである、請求項1に記載のCMOS構造体。
  5. 前記同じ材料はHfOである、請求項4に記載のCMOS構造体。
  6. 前記第1の型のFETデバイスは第1のゲートを含み、前記第1のゲートは第1の金属を含む、請求項1に記載のCMOS構造体。
  7. 前記第1の金属は前記第1のゲート絶縁体と直接接触している、請求項6に記載のCMOS構造体。
  8. キャップ層が、前記第1の金属と前記第1のゲート絶縁体との間に挟まれている、請求項6に記載のCMOS構造体。
  9. 前記第2の型のFETデバイスは第2のゲートを含み、前記第2のゲートは第2の金属を含み、前記第2の金属は前記第2のゲート絶縁体と直接接触している、請求項1に記載のCMOS構造体。
  10. CMOS構造体を処理する方法であって、
    第1の型のFETデバイスにおいて、第1の高k誘電体を含む第1のゲート絶縁体と、本質的に酸化物からなる第1のライナとを実装することと、
    第2の型のFETデバイスにおいて、第2の高k誘電体を含む第2のゲート絶縁体と、本質的に酸化物からなる第2のライナとを実装することと、
    前記第1の型のFETデバイスにおいて、前記第1のライナのエッジ部分が空の溝と置き換えられるまで前記第1のライナをエッチングすることと、
    前記溝を満たし、かつ、前記第1のライナの窒化物エッジ・セグメント部分を形成する窒化物を共形に堆積させることと、
    前記第1の型のFETデバイス及び前記第2の型のFETデバイスを酸素に曝露することであって、酸素は前記第2のライナを通って前記第2のゲート絶縁体の前記第2の高k誘電体に達する、前記曝露することと、前記第2の型のFETデバイスの閾値電圧の所定のシフトを引き起こすことであって、前記第1のライナの前記窒化物エッジ・セグメント部分のために、酸素は前記第1のゲート絶縁体の前記第1の高k誘電体に通ることができず、前記第1の型のFETデバイスの閾値電圧は変わらないままである、前記引き起こすことと、
    を含む方法。
  11. 前記第1の型のFETデバイスは、PFETデバイスとなるように選択され、前記第2の型のFETは、NFETデバイスとなるように選択される、請求項10に記載の方法。
  12. 前記第1の型のFETデバイスは、NFETデバイスとなるように選択され、前記第2の型のFETデバイスは、PFETデバイスとなるように選択される、請求項10に記載の方法。
  13. 前記第1の型のFETデバイス及び前記第2の型のFETデバイスの上に単一の酸化物層を堆積させ、前記単一の酸化物層から前記第1のライナ及び前記第2のライナを製造することをさらに含む、請求項10に記載の方法。
  14. 前記第1の高k誘電体及び前記第2の高k誘電体は、同じ材料のものとなるように選択される、請求項10に記載の方法。
  15. 前記同じ材料は、HfOであるように選択される、請求項14に記載の方法。
  16. 前記第1の型のFETデバイスにおいて、第1の金属を含む第1のゲートを実装することと、
    前記第2の型のFETデバイスにおいて、第2の金属を含む第2のゲートを実装することと、
    をさらに含む、請求項10に記載の方法。
  17. 前記第1のゲートについて、前記第1のゲート絶縁体と前記第1の金属との間に挟まれるようにキャップ層を処理することをさらに含む、請求項16に記載の方法。
  18. 前記第2のゲートについて、前記第2の絶縁体と直接接触するように前記第2の金属を処理することをさらに含む、請求項16に記載の方法。
  19. 複数のCMOS回路を備え、前記複数のCMOS回路のうちの少なくとも1つのCMOS回路は、
    第1の高k誘電体を含む第1のゲート絶縁体と、酸化物部分とエッジ・セグメントを形成する窒化物部分とを含む第1のライナと、を有する少なくとも1つの第1の型のFETデバイスと、
    第2の高k誘電体を含む第2のゲート絶縁体と、酸化物からなり窒化物部分がない第2のライナと、を有する少なくとも1つの第2の型のFETデバイスと、
    をさらに含む、プロセッサ。
  20. 前記プロセッサは、複数の前記第2の型のFETデバイスを有し、前記複数の第2の型のFETデバイスの閾値は、少なくとも2つの異なる値を有し、前記異なる値は、少なくとも50mVだけ分離される、請求項19に記載のプロセッサ。
JP2010504612A 2007-05-02 2008-04-09 高kゲート誘電体を有するCMOS回路 Pending JP2010525591A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/743,589 US20080272438A1 (en) 2007-05-02 2007-05-02 CMOS Circuits with High-K Gate Dielectric
PCT/EP2008/054270 WO2008135335A1 (en) 2007-05-02 2008-04-09 Cmos circuits with high-k gate dielectric

Publications (1)

Publication Number Publication Date
JP2010525591A true JP2010525591A (ja) 2010-07-22

Family

ID=39535171

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010504612A Pending JP2010525591A (ja) 2007-05-02 2008-04-09 高kゲート誘電体を有するCMOS回路

Country Status (7)

Country Link
US (1) US20080272438A1 (ja)
EP (1) EP2150977A1 (ja)
JP (1) JP2010525591A (ja)
KR (1) KR20090130844A (ja)
CN (1) CN101663755A (ja)
TW (1) TW200849558A (ja)
WO (1) WO2008135335A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013051418A (ja) * 2011-08-30 2013-03-14 Renesas Electronics Corp 半導体装置とその製造方法

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7696036B2 (en) * 2007-06-14 2010-04-13 International Business Machines Corporation CMOS transistors with differential oxygen content high-k dielectrics
JP4994139B2 (ja) * 2007-07-18 2012-08-08 パナソニック株式会社 半導体装置及びその製造方法
US8030709B2 (en) * 2007-12-12 2011-10-04 International Business Machines Corporation Metal gate stack and semiconductor gate stack for CMOS devices
CN102110651B (zh) * 2009-12-29 2014-01-29 中国科学院微电子研究所 一种半导体器件及其制造方法
CN102214609A (zh) * 2010-04-07 2011-10-12 中国科学院微电子研究所 一种半导体器件及其制造方法
CN102347226A (zh) * 2010-07-30 2012-02-08 中国科学院微电子研究所 一种半导体器件及其制造方法
US8445345B2 (en) * 2011-09-08 2013-05-21 International Business Machines Corporation CMOS structure having multiple threshold voltage devices
KR101921465B1 (ko) * 2012-08-22 2018-11-26 삼성전자 주식회사 반도체 소자 및 이의 제조 방법
KR20140110146A (ko) * 2013-03-04 2014-09-17 삼성전자주식회사 반도체 소자
US9048287B1 (en) * 2013-11-15 2015-06-02 Taiwan Semiconductor Manufacturing Co., Ltd. Mechanisms for forming semiconductor device structure with floating spacer
US9129798B1 (en) 2014-02-19 2015-09-08 Micron Technology, Inc. Methods of forming semiconductor structures comprising aluminum oxide
US9941388B2 (en) * 2014-06-19 2018-04-10 Globalfoundries Inc. Method and structure for protecting gates during epitaxial growth
US9620384B2 (en) * 2014-07-03 2017-04-11 Globalfoundries Inc. Control of O-ingress into gate stack dielectric layer using oxygen permeable layer
US9502418B2 (en) * 2014-10-02 2016-11-22 International Business Machines Corporation Semiconductor devices with sidewall spacers of equal thickness
US9728462B2 (en) * 2015-03-30 2017-08-08 International Business Machines Corporation Stable multiple threshold voltage devices on replacement metal gate CMOS devices
US10050147B2 (en) * 2015-07-24 2018-08-14 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US9865693B1 (en) * 2016-08-04 2018-01-09 United Microelectronics Corporation Semiconductor memory cell, semiconductor memory device, and method of manufacturing semiconductor memory device
CN108269847A (zh) * 2016-12-30 2018-07-10 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6512266B1 (en) * 2001-07-11 2003-01-28 International Business Machines Corporation Method of fabricating SiO2 spacers and annealing caps
US6846734B2 (en) * 2002-11-20 2005-01-25 International Business Machines Corporation Method and process to make multiple-threshold metal gates CMOS technology
US7015534B2 (en) * 2003-10-14 2006-03-21 Texas Instruments Incorporated Encapsulated MOS transistor gate structures and methods for making the same
US7176522B2 (en) * 2003-11-25 2007-02-13 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having high drive current and method of manufacturing thereof
JP4361880B2 (ja) * 2005-01-11 2009-11-11 富士通マイクロエレクトロニクス株式会社 半導体集積回路装置の製造方法
DE102005009019B4 (de) * 2005-02-28 2008-01-10 Qimonda Ag Transistoranordnung mit Gate-Spacerstrukturen und Verfahren zu deren Herstellung
JP4128574B2 (ja) * 2005-03-28 2008-07-30 富士通株式会社 半導体装置の製造方法
US7488656B2 (en) * 2005-04-29 2009-02-10 International Business Machines Corporation Removal of charged defects from metal oxide-gate stacks
US7655994B2 (en) * 2005-10-26 2010-02-02 International Business Machines Corporation Low threshold voltage semiconductor device with dual threshold voltage control means
US7432567B2 (en) * 2005-12-28 2008-10-07 International Business Machines Corporation Metal gate CMOS with at least a single gate metal and dual gate dielectrics
US20070152276A1 (en) * 2005-12-30 2007-07-05 International Business Machines Corporation High performance CMOS circuits, and methods for fabricating the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013051418A (ja) * 2011-08-30 2013-03-14 Renesas Electronics Corp 半導体装置とその製造方法

Also Published As

Publication number Publication date
CN101663755A (zh) 2010-03-03
EP2150977A1 (en) 2010-02-10
US20080272438A1 (en) 2008-11-06
TW200849558A (en) 2008-12-16
KR20090130844A (ko) 2009-12-24
WO2008135335A1 (en) 2008-11-13

Similar Documents

Publication Publication Date Title
JP4917171B2 (ja) 高kゲート誘電体cmosのための閾値調整
JP2010525591A (ja) 高kゲート誘電体を有するCMOS回路
US7863126B2 (en) Fabrication of a CMOS structure with a high-k dielectric layer oxidizing an aluminum layer in PFET region
US7807525B2 (en) Low power circuit structure with metal gate and high-k dielectric
EP1761952B1 (en) Using different gate dielectrics with nmos and pmos transistors of a complementary metal oxide semiconductor integrated circuit
TWI473271B (zh) 雙重金屬閘極角隅
US20060118890A1 (en) Semiconductor device and method of manufacture thereof
JP2010272782A (ja) 半導体装置及びその製造方法
US9553140B2 (en) Integrated circuit and method of fabricating the same
JP2008016538A (ja) Mos構造を有する半導体装置及びその製造方法
JP2010536169A (ja) 金属ゲート及び高k誘電体を有する回路構造体
US11227935B2 (en) Gate structure and methods thereof
CN101364599B (zh) Cmos结构和处理cmos结构的方法以及包括至少cmos电路的处理器
US20040227186A1 (en) Semiconductor device
JP2006049895A (ja) 半導体デバイス、半導体チップ及び半導体デバイス製造方法
TWI509702B (zh) 具有金屬閘極之電晶體及其製作方法
CN220963349U (en) Semiconductor device with a semiconductor device having a plurality of semiconductor chips
JP2012156375A (ja) 半導体装置及び半導体装置の製造方法
KR20050064569A (ko) 반도체 시모스 소자
KR20070003020A (ko) 반도체 소자의 듀얼 금속 게이트 전극 형성방법