TW200529706A - Electronic circuit wiring and display device - Google Patents
Electronic circuit wiring and display device Download PDFInfo
- Publication number
- TW200529706A TW200529706A TW093136540A TW93136540A TW200529706A TW 200529706 A TW200529706 A TW 200529706A TW 093136540 A TW093136540 A TW 093136540A TW 93136540 A TW93136540 A TW 93136540A TW 200529706 A TW200529706 A TW 200529706A
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- wiring
- electronic circuit
- area
- resistance element
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Structure Of Printed Boards (AREA)
Description
200529706 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種以在靜雷访 静電放電等當中保護電路為目 的’且具有一構造為在基板週蠢、喜 汉砑邊邊緣部圍住内部之主電路 且只有一個部位呈開口狀的電子泰 甩十兒路配線,以及具有該配 線之液晶顯示裝置面板等顯示裝置。 【先前技術】 液晶顯示面板等顯示褒置具有-用以保護電路於靜電放 電等之構造乃為已知者(例如,參考專利文獻⑼。 例如,在液晶顯示面板等之顯示面板中,為了保護一因 靜電放電所致雜訊混入、誤動作、破壞等,會在基板週 緣,設置-由金屬所構成之開曲線電子電路配線區域,此 配線具有-圍住内部電路,並有_開口之構造。 圖1為一圖解顯示習知顯示面板所配置之開曲線電子電 路配線部的圖示。 顯示面板1如圖1所示,在中卓邱 一 牡γ兴σ卩位形成有一矩形之有效 顯示(像素)區域2。在該有效顯干F七 …貝不&域2之週緣部,則配置 有開曲線電子電路配線3。 該開曲線電子電路配線3上具有—起始端子A卜一終點 端子m,終點端子B1為一比起 芯知纟而子A1遇具有放電放果 的電源端子或接地端子。 這些起始端子A1和終點端子1係被連接至被設置於顯示 面板1之圖中左側邊緣部la的可撓性連接端子部4。 在開曲線電子電路配線3之路徑中,連接有高電阻元件 95892.doc 200529706 有—心介由絕緣層來跨過數條配線6之區域5。 在㈣過區域5中,例如在開曲線電子電 二 =絕緣層等而佈局有該有效顯示區域2之像素= 此外,在習知顯示面板丨中, 「起始端子八1->跨過區域5 — B 1」之順序來配置。 開曲線電子電路配線3係依 高電阻元件R1 —終點端子 [專利文獻1]日本特開200(M9556號公報 [專利文獻2]日本專利第2965687號公報 如上所述’在習知顯示面板”,開曲線電子電路配線3 由於係依-「起始端子A1—跨過區域5〜高電阻元件心 終點端子B1」之順序配置,電荷將積存在電阻元㈣ 上’且施加至跨過區域5夕雷空立 找3之電合部的電壓將比所需要的還 大。結果’即會產生一超過絕緣声 〜心、巴、豕嘈之耐壓而引起絕緣破 壞,而使上下配線發生短路欠不良情形,且會產生一所謂 面板製造良率與可靠度降低之問題。 當有靜電放電發生日#,_ 4 γ 寸雖疋極知·之犄間,但瞬間將有3〇 安培左右的大突波電流,依「起始端子Al—跨過區域5 — 高電阻元件R1讀點端子B1」之順序流過開曲線電子電路 配線3。 此時,電荷傾向於積存在高電阻元件Rli,纟該場所之 電壓值將瞬間非常高。 因此,跨過區域5之上下配線間的電壓將上升,並超過 絕緣層之耐壓,接著即引起絕緣破壞,配線因而斷線了。 95892.doc 200529706 有關於此問題,就圖解來作更詳細之說明。 圖 2A、2B 為 一 ^ al '早、,、屯化顯示圖1之顯示面板1中之佈局圖 ”、㈤不’圖2A為其主要部份,圖㈣其等效電路。 一在圖2B之等效電路中,與電阻串接地被插人之電容 — 在#屯放電之南電流注入時所發生之動態寄生電 如果,若-因靜電放電所致之突波電流係由起始端子Μ 向…U而子B 1地流過開曲線電子電路配線3的話,突波電 流IS中所含之高頻電流成分,將通過一形成於跨過區域5 上之寄生電容PC,而流至接地GND。 另方面,頻率沒有那麼^高之能量較大的成分,則幾乎 在/又有4耗掉該能量之下,流到電阻元件以當冑,而使該 場所之電位上升。 結果,形成於跨過區域5中之電容pc將超過耐壓,上下 配線間之絕緣層會導致絕緣破壞 路0 以至於上下配線造成短 又在日本專利文獻1與2中,對於跨過區域5之上下配 線間的電壓上升’超過絕緣層之耐壓,進而引起絕緣破 褒以及配線斷掉了等不利情形,則都沒有考慮到。 【發明内容】 本I明之目的即在於提供一種電子電路配線以及具有該 配線之顯示裝置,且該配線可以減少一因靜電放電所致配 線破壞,並提高良率,且使顯示面板之可靠度提高。 為了達成上述目的,本發明之第一觀點乃是一種電子電 95892.doc 200529706 路配線’其為了保護-形成於基板上之主電路以避免靜 電,配線成圍住該主電路,且配線成含有――部分隔著絕 緣層跨過其它配線的跨過區域;且具有一起始端子^ 由上述跨過區域而配置於上述起始端子側的終點端子、: 及一電阻元件,且該電阻元件係相對於該跨過區域,而被 連接至上述起始端子側。 本發明之第二觀點具有一形成於基板上之有效顯示區 域,以及一種電子電路配線,此電子電路配線為了保護上 述有效顯示區域以避免靜電,配線成圍住該有效顯示區 域’且配線成含有--部分隔著絕緣層跨過其它配線的跨 過區域;且該電子電路配線具有一 ^ ^ 趣始多而子、一經由上述 跨過區域而配置於上述起始端子側的終點端子、以及一電 阻元件’且該電阻元件係相對於該跨過區域,而被連接至 上述起始端子側。 最好’該終點端子為—對於上述起始端子具有放電效果 之端子。 最好,該終點端子被連接至一特定電位之電源線。 最好,該終點端子被接地。 根據本發明,係設定成例如該_因靜電放電所引起之突 波電流由起始端子向終點端子流動而流過電子電路配線。 此時,在電阻元件所在位置雖有電位上升之現象發生, 但會有電流通過電阻元件,此時將產生大的電位下降,結 果,跨過區域之電位即幾乎不會上升。 換言之’突波電流之能量之相當多的部分將首先在電阻 95892.doc 200529706 m:掉,因而大的能量即不會到達跨過區域上。 等不"^過區域上之絕緣破壞所致上下配線間之短路 寺不良即不會產生。 根據本务明,將具優點在一 u骄包放電所致之配線破 壞即減良率將提高,且可靠度也提高。 【實施方式] 以下,參考圖式說明本發明之實施例。 圖3為-圖解顯示本發明所揭配置有開曲線電子電路配 線部的面板型顯示裝置之圖示。 本實施例所揭之面板型顯示裝置1G之主要構成元件具有 貝π面板11、作為主電路之有效顯示(像素)區域η、開曲 線電子電路配線13、可撓性連接器端子部14、跨過區域 15、跨過配線16、以及高電阻元件Rii。 在本實施例所揭面板型顯示裝置1G中,顯示面板n如圖 3所不,在中央部形成有一矩形有效顯示(像素)區域η ;且 在該有效顯示區域12之周緣部位,配線有_由例如紹所成 之開曲線電子電路配線。 纽顯示區域12矩陣狀配置-包含像素格(例如液晶格) 與薄膜電晶體(TFT)之像素區域,且供應掃描信i給各τρτ 之複數掃描線,與經由TFT而將顯示信號供應給像素格之 複數條信號線,係相互垂直狀配置。 亦即,本實施例所揭之面板型顯示裝置1〇係構設成一主 動矩陣型液晶顯示裝置。 在該開曲線電子電路配線13上,具有一起始端子AU、 95892.doc -10- 200529706 與一終點端子B 11,且終點端子B 11與起始端子A11相比, 為一具有放電效果之電源端子或接地端子。 這些起始端子A11、終點端子B11係被連接至一配置於 顯示面板11之圖中左側邊緣部11 a的可撓性連接器端子部 14 〇 在開曲線電子電路配線1 3之路徑中,連接有高電阻元件 R11 (例如電阻值為1Μ歐姆)’且設置有一隔著絕緣層而有 複數條配線16跨過(穿過)之跨過區域(在本實施例令,係舉 跨過區域15作說明)。 在該跨過區域15中,例如在開曲線電子電路配線1 3之下 方部位,隔著一絕緣層舖設有有效顯示區域12之像素.驅動 配線等。 圖4為本實施例所揭跨過區域15之簡略截面圖。 跨過區域15如圖4所示,在絕緣基板151上形成有有效顯 示區域12之像素驅動配線等跨過配線16,且在跨過配線1 $ 與絕緣基板151上,覆蓋跨過配線16而形成有絕緣層152。 在絕緣層1 52與絕緣基板1 5 1上,形成有一含有阻撞層 153之層間絕緣層154。 接著’在層間絕緣層154上,形成一局部區域隔著絕緣 層152、層間絕緣層154,與跨過配線16相重疊之開曲線電 子電路配線13。 接著,在本實施例所揭面板型顯示裝置1〇中,開曲線電 子電路配線13依「起始端子Α11 —高電阻元件Ru —跨過區 域1 5 終點端子b 11」之順序作配置。 95892.doc 200529706 亦即,在本實施例中,相對於跨過區域丨5,將電阻元件 R11配置於起始端子All側。 換言之,關於開曲線電子電路配線13之起始端子Au與 終點端子B11間的電阻元件Ru與跨過區域15兩者之配置位 置,係考量成將電阻元件RU配置成靠近起始端子Au, 其次才是跨過區域15。 在此場合,因靜電放電所致突波電流ISU,將依「起始 點All—高電阻元件RU —跨過區域15—終點βιι」之順 序’流經開曲線電子電路配線丨3。 在此場合,電荷將積存在電阻元件R11所在,該處之電 壓雖瞬間變高,跨過區域15之配線間電壓的上升卻減少, 即難以產生一因絕緣破壞所致之斷線不良。 以下,就難以產生一因絕緣破壞所致斷線不良之理由, 以圖解來更詳細說明。 圖5A、5B為一單純化顯示圖3之顯示面板u中之佈局圖 案的圖示。圖5A為其主要部分,圖5B為其等效電路。 又,在圖5B之等效電路中,與電阻相串聯而插入之電容 PC 11 ’為一在靜電放電而有高電流注入時所發生之動態寄 生電容。 現在’如圖5A、5B所示,因靜電放電所致突波電流IS11 自起始知子A11向終點端子b π流經開曲線電子電路配線 13 〇 此時’雖在電阻元件丨所在有電位上升之現象發生, 因電流通過電阻元件R1丨時,會產生大的電位下降,結 95892.doc 12 200529706 果’跨過區域15之電位即不上升了。 換言之’由於突波電流IS 11之能量的相當部分都首先被 電阻件Rl 1所消耗掉了,在跨過區域丨5上將不會有相當 大的能量。 因此’一因如圖1之配置的跨過區域5上之絕緣破壞所引 起之上下配線間的短路不良即難以引起。 如以上所說明者,根據本實施例,具有一形成於基板上 之有效顯示區域12,以及一用以保護該有效顯示區域丨2避 開邊電’且圍著該有效顯示區域丨2作配線,且配線成包含 有一局部隔著一絕緣層而與其它配線作跨越之跨過區域的 電子電路配線;且該電子電路配線丨3具有一起始端子 A11、一經由跨過區域而配置於起始端子A1丨側的終點端 子B11、電阻元件Ru,且電阻元件R11由於相對於跨過區 域被連接於起始端子A11側,因而一因跨過區域之絕緣破 壞所引起的上下配線間之短路不良即難以引起。 因此’具優點在於一因靜電放電所致之配線破壞即減 少’良率提高,且顯示面板之可靠度提高。 又,本實施例雖舉液晶顯示面板作說明,但本發明亦可 適用於其它面板型顯示裝置,例如有機電激發光(EL)顯示 裝置等。 [產業上之利用可能性] 本發明由於可以使一因靜電放電所致配線破壞減少,使 良率提高,使顯示面板之可靠度提高,因而適用於液晶顯 示面板或其它面板型顯示裝置中。 95892.doc -13- 200529706 【圖式簡單說明j 圖I為一圖解顯示習知配置有 ,,Λ1. ?δ 有開曲線電子電路配線之面 板型顯示裝置之圖示。 圖2Α、2Β為單純化顯示圖】之 ^ ^不面板中之佈局圖案的 圖不,圖2Α為其主要部分之圖 口祆,圖2Β為其等效電路 圖0 圖3為一圖解顯示本發明所揭 丨呵ι罝有開曲線電子電路配 線部的面板型顯示裝置之圖示。 圖4為本實施例所揭跨過區域之簡略截面圖。 圖5Α、5Β為單純化顯示圖3之顯示面板中之佈 圖示,圖5Α為其主要部分之圖式,而圖5Β為其等效電路 圖。 【主要元件符號說明】 10 面板型顯示裝置 11 顯示面板 12 有效顯示(像素)區域 13 開曲線電子電路配線 14 可撓性連接器端子部 15 跨過區域 16 跨過配線 151 絕緣基板 152 絕緣層 153 阻擋層 154 層間絕緣層 95892.doc 14 200529706
All 起始端子 B11 終點端子 IS 11 突波電流 R11 高電阻元件
95892.doc -15-
Claims (1)
- 200529706 十、申請專利範圍: 1· 一種電子電路配線,其為了保護一形成於基板上之主電 路以避免靜電,配線成圍住該主電路,且配線成含有一 #分隔著絕緣層跨過其它配線的跨過區域;且具有 起始端子; i由上述跨過區域而配置於上述起始端子側的終點端 子;以及, 電阻元件; 且该電阻元件係相對於該跨過區域,而被連接於上述 起始端子側。 2. 3. 4. 5. 如凊求項1之電子電㈣線,其中該終點端子為對於上 述起始端子具有放電效果之端子。 明求項2之電子電路配線,其中該終點端子被連接至 特定電位之電源線。 月长員3之电子電路配線,其中該終點端子被接地。 /員不衣置,其有形成於基板上之有效顯示區域;以 ^電子電路配線’此配線係為了保護形成於基板上之主 :路以避免靜電’配線成圍住該主電路,且配線成含有 一部分隔著絕緣層跨過其它配線的跨過區域; 且該電子電路配線具有 起始端子; 子 二由上述跨過區域而g己置於上述起始端子側的終點端 ;以及, 電阻元件; 95892.doc 200529706 且該電阻元件係相 起始端子側。 對於該跨過區域 而被連接於上述 6 ·如睛求項5之顯示裝罟甘士 衣罝,其中該終點端子為對於上述起 始端子具有放電效果之端子。 7·如請求項6之顯示裝置,其中該終點端子被連接至特定 電位之電源線。 8.如請求項7之顯示裝置,其中該終點端子被接地。 95892.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003399004A JP4372524B2 (ja) | 2003-11-28 | 2003-11-28 | 電子回路配線および表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200529706A true TW200529706A (en) | 2005-09-01 |
| TWI342168B TWI342168B (en) | 2011-05-11 |
Family
ID=34631587
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093136540A TWI342168B (en) | 2003-11-28 | 2004-11-26 | Electronic circuit wiring and display device |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US7616285B2 (zh) |
| JP (1) | JP4372524B2 (zh) |
| KR (1) | KR101025607B1 (zh) |
| CN (1) | CN100517426C (zh) |
| TW (1) | TWI342168B (zh) |
| WO (1) | WO2005052894A1 (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI471639B (zh) * | 2008-02-15 | 2015-02-01 | Semiconductor Energy Lab | 顯示裝置 |
| US11256151B2 (en) | 2006-12-27 | 2022-02-22 | Japan Display Inc. | Liquid crystal display device having improved electrostatic discharge resistance |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112908168B (zh) * | 2021-01-28 | 2023-06-27 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2965687B2 (ja) | 1990-11-30 | 1999-10-18 | 株式会社東芝 | 配線検査装置及び液晶表示装置の製造方法 |
| US5220443A (en) * | 1991-04-29 | 1993-06-15 | Nec Corporation | Matrix wiring substrate and active matrix display having non-linear resistance elements for electrostatic discharge protection |
| JP2552070B2 (ja) * | 1993-02-18 | 1996-11-06 | 株式会社ジーティシー | アクティブマトリックス型表示装置およびその駆動方法 |
| JPH08166595A (ja) * | 1994-12-13 | 1996-06-25 | Sony Corp | 半導体集積回路装置およびその製造方法 |
| JPH10148840A (ja) | 1996-11-20 | 1998-06-02 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
| JP2000019556A (ja) | 1998-06-29 | 2000-01-21 | Hitachi Ltd | 液晶表示装置 |
| JP2001100233A (ja) * | 1999-09-27 | 2001-04-13 | Sharp Corp | 液晶表示装置 |
-
2003
- 2003-11-28 JP JP2003399004A patent/JP4372524B2/ja not_active Expired - Fee Related
-
2004
- 2004-11-18 CN CNB2004800408636A patent/CN100517426C/zh not_active Expired - Fee Related
- 2004-11-18 WO PCT/JP2004/017185 patent/WO2005052894A1/ja not_active Ceased
- 2004-11-18 KR KR1020067009952A patent/KR101025607B1/ko not_active Expired - Lifetime
- 2004-11-18 US US10/580,690 patent/US7616285B2/en not_active Expired - Lifetime
- 2004-11-26 TW TW093136540A patent/TWI342168B/zh not_active IP Right Cessation
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11256151B2 (en) | 2006-12-27 | 2022-02-22 | Japan Display Inc. | Liquid crystal display device having improved electrostatic discharge resistance |
| US11835828B2 (en) | 2006-12-27 | 2023-12-05 | Japan Display Inc. | Liquid crystal display device having improved electrostatic discharge resistance |
| US12253770B2 (en) | 2006-12-27 | 2025-03-18 | Japan Display Inc. | Liquid crystal display device having improved electrostatic discharge resistance |
| TWI471639B (zh) * | 2008-02-15 | 2015-02-01 | Semiconductor Energy Lab | 顯示裝置 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20060130043A (ko) | 2006-12-18 |
| JP2005157199A (ja) | 2005-06-16 |
| CN100517426C (zh) | 2009-07-22 |
| TWI342168B (en) | 2011-05-11 |
| WO2005052894A1 (ja) | 2005-06-09 |
| US7616285B2 (en) | 2009-11-10 |
| CN1906651A (zh) | 2007-01-31 |
| US20070096153A1 (en) | 2007-05-03 |
| JP4372524B2 (ja) | 2009-11-25 |
| KR101025607B1 (ko) | 2011-03-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN1976028B (zh) | Esd保护元件 | |
| JP3013624B2 (ja) | 半導体集積回路装置 | |
| TW583761B (en) | ESD protection for a CMOS output stage | |
| JP3901671B2 (ja) | 半導体集積回路装置 | |
| CN105281313A (zh) | 瞬态电压保护电路和器件 | |
| CN1196547A (zh) | 具有去静电元件的显示设备 | |
| CN1099712C (zh) | 带整体保护电路的半导体器件 | |
| CN110880499B (zh) | 一种衬底辅助触发与电压钳位的esd/eos防护方法 | |
| TWI222203B (en) | ESD protection circuit with self-triggered technique | |
| CN1250229A (zh) | 电路装置及其制造方法 | |
| CN205810810U (zh) | 一种静电保护电路、阵列基板及显示装置 | |
| TW200529706A (en) | Electronic circuit wiring and display device | |
| JP2008147338A (ja) | 半導体集積回路装置 | |
| JP3549916B2 (ja) | 過電圧保護回路 | |
| EP3288068A1 (en) | Semiconductor chip having on-chip noise protection circuit | |
| JP4942278B2 (ja) | Esd−センシティブ回路のためマルチ・フィンガ電流バラスティングesd保護回路及びインタリーブ配置されたバラスティング | |
| JP2636804B2 (ja) | 半導体装置 | |
| JP3314760B2 (ja) | 静電保護素子、静電保護回路及び半導体装置 | |
| TWI253741B (en) | Gate-coupled ESD protection circuit for high voltage tolerant I/O | |
| US20050024800A1 (en) | Voltage protection device | |
| CN1427477A (zh) | 多晶硅界定阶跃恢复器件 | |
| JP4899292B2 (ja) | 半導体装置 | |
| JP3082714B2 (ja) | 半導体装置 | |
| CN1492505A (zh) | 静电放电保护电路 | |
| JP2002246470A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MK4A | Expiration of patent term of an invention patent |