TW200524153A - Method for making radom access memory capacitors in shallow trench isolation - Google Patents

Method for making radom access memory capacitors in shallow trench isolation Download PDF

Info

Publication number
TW200524153A
TW200524153A TW094101239A TW94101239A TW200524153A TW 200524153 A TW200524153 A TW 200524153A TW 094101239 A TW094101239 A TW 094101239A TW 94101239 A TW94101239 A TW 94101239A TW 200524153 A TW200524153 A TW 200524153A
Authority
TW
Taiwan
Prior art keywords
layer
item
scope
patent application
nitride
Prior art date
Application number
TW094101239A
Other languages
English (en)
Other versions
TWI253171B (en
Inventor
Kuo-Chi Tu
Original Assignee
Taiwan Semiconductor Mfg
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Mfg filed Critical Taiwan Semiconductor Mfg
Publication of TW200524153A publication Critical patent/TW200524153A/zh
Application granted granted Critical
Publication of TWI253171B publication Critical patent/TWI253171B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76237Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials introducing impurities in trench side or bottom walls, e.g. for forming channel stoppers or alter isolation behavior
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/038Making the capacitor or connections thereto the capacitor being in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/038Making the capacitor or connections thereto the capacitor being in a trench in the substrate
    • H10B12/0387Making the trench
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/37DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the capacitor being at least partially in a trench in the substrate
    • H10B12/377DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the capacitor being at least partially in a trench in the substrate having a storage electrode extension located over the transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Element Separation (AREA)

Description

200524153 九、發明說明 【發明所屬之技術領域】 本發明是有關於一種隨機存取記憶體裝置之儲存電 容的製作方法,且特別是有關於一種可提高「單電晶體_ 隨機存取記憶體(1T-SRAM)晶胞」之電路密度,並於閘極 下方之淺溝槽隔離凹槽中,製作改良式隨機存取記憶體電 容的方法。
【先前技術】 靜態隨機存取記憶體(static rand〇m access ;
SRAM)以及動態隨機存取記憶體(dynamic rand〇m access memory,DRAM)裝置係廣泛應用於電子產業之積體電路 中,以進订一進位資料之存取。在這類揮發性記憶體裝置 中,傳統之靜態隨機存取記憶體是利用六個電晶體,來存 取一進位貝料(1”或“〇,’)之每一位元;而動態隨機存取記 憶體則是使用-個電容上儲存的單—電荷,以及—個傳輸 電晶體,來進行每一位元之存取。 其中,靜態隨機存取記憶體雖然速度較快’但卻擁有 才1低的位70⑥、度’而晶胞尺寸明顯較小的動態隨機存取 記憶體’則具有相對較慢的開關速度,且尚需要次數頻繁 的更新週期(refresh cycle)以維持電晶體的充電狀態。因 此’近幾年係發展出—種新型的電路設計,以使用單一電 及單-電容的結構’來取代較為傳統之六個電晶體 靜⑽機存取記憶體位元晶胞,通常一般即為「單電晶體 200524153 -隨機存取記憶體」(1Transistor_SRAM; 1t_sram)。 在2000年’’IEEE,,論文期刊内第32〜36頁,由” w Le=ig”等人所發表的”The他以s〇c Mem〇ryHA, • 文章中,即對於「單電晶體-隨機存取記憶體」裝置結構 /有詳細的描另夕卜’有_此種單一電晶體結構的新型特 徵,亦可參照”Leung,,等人所擁有之兩篇美國專利”u s. 625 6248 B1 以及 ”u s 6468855 B2”中的内容。於”Leung” 鲁所提出的方法中,位元線係可維持較短的長度,並且由金 屬製成,以降低位元線對記憶晶胞電容值的比例。因而, 相較於動態隨機存取記憶體,則可於基板上製作尺寸較小 的晶胞電容。除此之外,當使用於「單電晶體_隨機存取 記憶體」裝置中,藉由小且快速的記憶庫陣列以及長度較 短的字元線,更可進而縮減處理時間。 於 A 溝槽隔離層(shaii〇w trench is〇iati〇n ; sti)凹槽 中堆疊的隨機存取記憶體電容之上方,形成延伸的字元^ •(閘極電極),即為一種可使記憶晶胞密度增加的方法。然 而,此種方法卻有一些結構以及處理上的問題存在,請依 序參照第1圖以及第2圖。其中,第丨圖係為一部分完成 之隨機存取記憶體電容,位於基板1〇之凹槽内的部分截 • ㈣意圖、第1圖所*,在基板1G之中形成淺溝槽隔 離層12區域之後,墊氧化層(pad 〇xide)14以及第—硬式 • 罩幕層(hard-mask layer)l6亦依序形成。接著,係利用供 下電極圖形定義的光阻罩幕18,以電漿蝕刻方式將凹槽i 形成於淺溝槽隔離層1 2之中。 200524153 不幸的s,一a當光阻罩幕18中的開口(未顯示出) 延展超過基板10的邊緣時’亦即開口跨越至主動區域 時,則電漿蝕刻(如第1圖中的垂直箭頭19所示)會對基 板10内的區域X造成傷害,而產生漏電流現象,致使隨 機存取記憶體裝置的品質降低。
第二個與製造這類隨機存取記憶體電容器時相關的 問題則參照第2圖所示’在第2圖中,下電極2〇係於淺 溝槽隔離層12中银刻出凹槽i之後,予以形成。同時, 一極間介電層22、上電極24以及一第二硬式罩幕層26(絕 緣層)亦依序形成以完成整個電容器之製作。其中,一曰 當有裂縫c出現於凹槽中,且當字元線32形成至上電極 24之上時’則硬式罩幕層26將使字元線32與上電極24 之間產生不良的隔絕效果,因而於導致裂縫C中出現電 性短路S的現象。 “Womack”等人曾於美國專利”υ·8. 4713678”之中,提 及一種製造深溝槽電容的方法,但卻未提及到有關製造字 元線於電容上方的内容。,,陳,,等人亦曾於美國專利” us· 6420226 B1”中,描述一種於淺溝槽中製造埋入式堆疊電 容結構(buried stacked capacitor)的方法,但同樣未提及到 有關延展於電容上方之字元線的製作。另外,還 有’’Schrems”等人於美國專利” u.S. 65801 10 B2,,之中,對 於在矽基板中製作深溝渠電容器有所描述,但仍未提及有 關於淺溝渠隔離層中形成堆疊電容的製作。 因此,業界仍極需要在淺溝槽中,製作出具有字元線 200524153 延展於電容上方之改良型埋入式堆疊電容,以因應元件逐 漸增加的電路密度。 【發明内容] 本赉明之首要目的就是在淺溝槽隔離層中,形成一種 ^,改良之電性特徵的新型隨機存取記憶體電容結構,供 「單電晶體-靜態隨機存取記憶體」使用。 、 本,明之第二目㈤,則是利用一種新式光阻罩幕,以 在不重豐至元件主動區域的情形下,蝕刻出通過蝕刻阻擋 層(氮化矽層),而形成於淺溝槽隔離層中的開口。光阻罩 幕係設計成延伸至淺溝槽隔離層區域上方,以保護元件主 動區域的邊緣不受電將蝕刻的傷害。 一本發明之另一目的,係為選擇性地移除蝕刻阻擋層 (氮化夕層)下方之部分淺溝槽隔離層,而產生一可使電容 下電極以及極間介電層形成於其中的瓶形凹槽。 本1月之又一目的,則為形成一具有足夠厚度的上電 極’以能同時填滿瓶形凹槽,並提供航形凹槽上方一較平 坦的表面,而有利於形成較為可靠的覆蓋閘極。 …、本t月之上述目的,提出一種製作 機存取記憶體堆疊電容处椹沾士^ 电谷、、口構的方法,以用於電路密度增加 的單電晶體-靜態隨機存取記憶體型」元件;且特別是 針對於在基板上的淺溝槽隔離層中,製作隨機存取記憶體 電容的方法。 依R?、本發明較音·^彳丨^ 只^例的方法,係為先在基板上形成 200524153 溝槽,並填滿絕緣材料於溝槽中,以形成環繞於元件主動 區域外圍,且與主動區域電性隔離的淺溝槽隔離層。i 中,淺溝槽隔離層係形成至與基板的上表面為同一平面、。 氧化層係形成於基板上’以及_第—硬式罩幕 層、/儿積於塾氧化層上方。鈇德 乃…後,一具有開口的光阻罩幕, 係被利用來使淺溝槽離層中形成凹槽,以供電容下電極製 作。本發明之重要特徵,即在於此光阻罩幕係設計為可使 凹槽形成於淺溝槽隔離層區域中 域造成電㈣刻傷害。 中以避免對元件主動區 於是,凹槽係被钱刻形成於第一硬式罩幕層中、塾氧 =中以及深入部分淺溝槽隔離層中,而保留位於主動區 域邊緣的部分淺溝槽隔離層, 避免對主動區域造成電漿 韻刻傷害。此階段程序步驟中 哪中係利用非等向性電漿蝕刻 丁以' 元成。 ::向性濕式㈣⑽酸/水)則接著被使用 日寸移除暴露於主動區域上之多 嗲、、# - π ^ π 久溝槽隔離層,以及使延伸至 =隔離/區域之第-硬式罩幕層下方的塾氧化層形 :第罩於二?凹槽係形成於淺溝槽隔離層區域内 描W上 b專向性蝕刻之進行會導致凹 槽形成瓶形結構,而成為瓶形凹槽。 然後’沉積上一共形之第一導 的方式1共形之第一導二電層並利用例如研磨 導電層彺下移除至第一硬 曰,以形成電容下電極於凹槽中 電層於下電極上。於極間介:二! 成一極間介 位間)丨電層形成之後,貝沉積一共形 200524153 之第二導電層至足夠 形凹槽的瓶狀結構予度^將觀形凹槽填滿。因為瓶 電極上。-第二硬/二―導電層係實質上平坦地位於下 μ ^ 一 更式罩幕層再接著沉積至第二導電層之 上,並將第二硬式罩幕 ^ , L ^ 参層以及弟二導電層共同圖案化,使 “产-“極於凹槽區域内之下電極上方,以完成隨機存取 吕己憶體電容之製作。 取 接著/儿積一共形之絕緣層,並對其進行非等向性的 口餘步驟’㈣成間隙側壁於隨機存取記憶體電容之側壁 門隙側土形成之後,再形成一場效電晶體閘氧化層於 基板上,然後,沉積第三導電層並予以圖形化,使基板上 形成延伸於隨機存取記憶體電容上方的閘極(字A線),其 中,第二導電層則例如為一摻雜態多晶矽層。 、由於電谷上電極以及覆蓋於上的第二硬式罩幕層,皆 為實質上平坦的狀態,故可避免習知技術之傳統結構曰中白, 閘極與上電極發生短路的現象。 【實施方式】 一種於淺溝槽隔離層中製造隨機存取記憶體,以靡用 於「單電晶體-靜態隨機存取記憶體的方法 ^ 將以實施 例詳細描述如下。其中,電容結構之製作,係為對於鄰近 淺溝槽隔離層電容之基板,具有減少電漿蝕刻傷害之方气 予以形成。同時,係將電容設計為具有一瓿形結構,以於 在上電極呈現平坦面的情形下,使電容量增加。、 J上電極 所呈現出的平坦表面,係可減小字元線與底層電“ I上電 200524153 極之間的電性短路現象,而使字元線(閘極)可於電容上方 延伸以有利電路密度增加。雖然,實施例中的電容結構, 是針對「單電晶體-靜‘態隨機存取記憶體」元件所製作, 但此新型結構也應同樣適用於—般的隨機存取記憶體結 構中。 首先參照第3圖,本發明較佳實施例的方法係為先提 供一基板110’並以蝕刻方式形成深度約25〇〇〜5〇⑻埃(入) 的淺溝槽於基板110之中,其中,基板U0的材質例如可 為P型摻雜態的單晶石夕。接著,填滿絕緣材料與溝槽之 中’即形成淺溝槽隔離層112區域,使環繞主動區域之外 圍’而電性隔離主動區域。一般用以形成淺溝槽隔離層 12的方式’係為以化學氣相沉積法沉積氧化石夕層,並對 :積之氧化矽層進行研磨至基板110的位置,以形成一實 質上平坦的表面,如第3圖中所示。 /、、:後於基板上形成墊氧化層(pad 14, =氧化層114之材質例如可為二氧化石夕(Si〇^,而塾氧化 二4的形成方式則可利用熱氧化法或化學氣相沉積 其中’塾氧化I m的較佳厚度約5〇〜3〇〇埃。接著, =積-第-硬式罩幕層116於塾氧化層ιΐ4之上,以作 =阻擋層(etch—刚-硬式罩幕層m係例 可為電漿辅助化學氣相沉積法或低麼化學氣相沉 ⑼Z沉積之氮化石夕(Sl3N4)層,且沉積厚 100〜500 埃。 參照第4A圖,於第一硬式罩幕層ιΐ6形成之後,利 11 200524153 用一具有開π HH的光阻罩幕118,以形成可供電容下電 極製作於淺溝槽隔離層112中的凹槽。本實施例中一重要 的特徵即在於將光阻罩幕118,設計為足以保護到基板中 的主動區域。利用將光阻罩幕118設計成延伸超過淺溝槽 隔離層112之邊緣” D”距離的位置’以使開口 ι〇ι完整位 在淺溝槽隔離層112之内部,如第4A圖所示。如此,當 後、戈於開口 1 〇 1之中形成下電極時,將不會出現下電極與 主動區域重疊的現象。關於光阻罩幕118之設計上視圖^ ”、’貝於第4B圖中,而於第4A圖中所綠示的即為第圖 中沿著4A-4A,線所切割的截面圖,且第4B圖中亦顯示出 了光阻罩幕118中的開口 10卜不會重疊至基板110上的 主動區域110,。 接著,參照第5 11,利用光阻罩幕i! 8,於第一硬式 罩幕層116中以及墊氧化層114之中,蝕刻出凹槽102, 士凹槽1 02亦深入至部分淺溝槽隔離層i i 2内,而保留沿 著主動區域邊緣之淺溝槽隔離層部分112,。由於光阻罩 幕118於主動區域上方重疊延伸之距離” 的設計(如第4 圖中所示),使主動區域避免遭受電裝㈣傷害,因此, 製作之下電極將可形成於無電漿傷害的基板區域 ”中’對於第一硬式罩幕層116、墊氧化層114以及 淺溝槽隔離層112之颠刻方式可利用例如高密度電漿钱 刻製私’且使用含有氟(F)的蝕刻氣體,例如三氟甲烷 (CHF3)’以形成凹槽1〇2。至於凹槽1们於淺溝槽隔離層 112中的深度則較佳約為1000〜4000埃。 12 200524153 參知第6圖’於凹槽102形成之後,便將光阻罩幕 118移除’移除的方法係例如以氧氣進行電聚灰化(純㈣ 製程。然後,使用等向性姓刻方式,將淺溝槽隔離層ιΐ2 暴路於主動區域上的八1 1 x . Λ工扪口丨w刀112移除,以及使延伸至淺溝 槽隔離層112區域之篦《 . 弟硬式罩幕層116下方的墊氧化層 114,形成凹入口。且於此蝕刻步驟中,亦暴露出了基板 110的一部份Ν,以供形成電容點接面。等向性蝕刻的進 • 行則例如可使用含有氫氟酸(HF)水溶液之濕式蝕刻,或者 是也可使用氟化氫(HF)蒸氣以進行蝕刻。於是,經由此等 向性蝕刻步驟,便使第一硬式罩幕層116下方的凹槽ι〇2 具有一瓶形結構。 再接著參照第7圖,一共形之第一導電層12〇係沉積 在基板110之上,以及瓶形凹槽1〇2之中。第一導電層 120之材質較佳為多晶矽,且含有ν型摻雜物,以供Ν 通道場效電晶體之記憶晶胞使用。其中,Ν型摻雜物則例 • 如可為砷(As)或磷(Ρ)。第一導電層120之形成,則例如 可以化學氣相沉積法,沉積厚度約為1〇〇〜5〇〇埃的薄膜, 且摻雜物的摻雜濃度一般約為 2.0*1014〜1.〇*1()18 atoms/cm3。另外,p型多晶石夕或是其他導電材質,例如 氮化鈦(TiN)、氮化鎢(WN)、氮化鉬(MoN)、氮化石夕鶴 W (WSiN)、鎢化鈦(TiW)、氮化钽(TaN)或鉅(Ta),亦可用來 • 作為第一導電層120。 接著,參照第8圖,第一導電層120被選擇性地移除 至第一硬式罩幕層11 6,例如使用研磨方式,將第一硬式 13 200524153 罩幕層116之上的第一導電居 ▼电層12〇移除,並留下凹槽1〇2 中的第一導電層120,作為雷 Ρ雨蛋备下電極120,。然後,形成 一極間介電層122於下電極12〇,之卜々 1 之上例如可依序進行 氧化第一導電層120之表面、形士、一长儿a 幵乂成 亂化石夕層以及熱氧化 氮化碎層’以製作一氡化石々/ *彳卜於/匕 • 乳化秒/亂化矽/氧化矽(silicon oxide/silicon nitride/silicrm · m'ta、《 ne〇n oxlde,〇N〇)層成為極間介電 層122,且極間介電層122报士 1以形成之較佳厚度約為3〇〜ι〇〇 (Al2〇3)或氧化結(ZrO) 埃。另外’極間介電層122亦可為一高介電絕緣材 如二氧化給卿2)、五氧化二组(Ta2〇5)、三氧化^ 繼續參照第8圖,沉積-共形之第二導電層124至足 夠厚度,以填滿瓶形凹槽102,但通常一般的沉積厚 大約為200〜800埃。由於凹槽是瓶形結構,因此,第: 電層124可以實質上平坦的狀態,覆蓋於下電極12;的 上方。雖然’第二導電| 124中可能會有缺口 V產 瓶形凹槽1〇2之内,但這些缺口 v並不會對結構上之物 理或電氣等特性,造成不利之影響。其中,第二導電層 124之材質較佳為N型摻雜多晶矽’且可利用化學 積法甚至是低壓化學氣相沉積法予以形成。 〃 / 儿 參照第9圖,於第二導電層124形成之後,再沉積一 第一硬式罩幕層126於第二導電層124之 莖^ 一硬式罩 6之材質較佳為由電漿辅助化學氣相沉積所形成 之虱虱化矽(silicon oxynitride ; Si〇N)薄膜,且 約為100〜_埃。接著,利用一光阻罩幕(未顯示出^對 14 200524153 第二硬式軍幕層126、第二導電層124、極間介電層122 以及弟-硬式罩幕層116進行敍刻,以形成上電極二,, 使位於凹槽102中的下電 在k 电位120之上方,因而完成隨機 電容的製作。此階段之敍刻步驟的進行,係為 =,專向性電浆韻刻的方式,配合一系列之適當㈣氣 體’予以完成。 “、、第1 0圖’於隨機存取記憶體電容完成之後,係 沉積:共形之絕緣層,並進行非等向性之回钮步驟,以形 成間隙侧壁128於隨機存取記憶體電容之側壁上,且絕緣 2系車又佳為一氧化石夕層或是氮化石夕層。然後,形成間氧化 層130於位在主動區域中的基板"〇之上, 體之製作。其中,間氧化層130係藉由熱氧化法所形成: 且厚度約為10〜150埃。 、接著,參照第11A圖,沉積一第三導電層132並予 以圖形化,以形成閘極(字元線),位於閘氧化層13〇之上, 以及延展於隨機存取記憶體電容之上方。對第三導電層 132之圖形化步驟,係為使用傳統之黃光顯影以及非等^ ,電漿钮刻技術。而第三導電層132之材質則較佳為摻雜 心二曰曰矽,且可能還又包含有矽化物(未顯示出),以增加 導電性 石夕化物製程(si丨icide process)即可被利用來形 ,石夕化物於閘極上’且同時藉由場效電晶體閘極之間隙側 壁的形成’而形成對應於場效電晶體之源/汲極區的自我 對準接觸面(未顯示出)。另外,其他的導電材質,例如金 屬’亦可被使用來製作第三導㈣132。至於第三導電層 15 200524153 132的沉積厚度,則較佳約為500〜3000埃。 如第圖所示,本發明之主要特徵即在於電容上 電極i24以及覆於其上的第二硬式罩幕層126,皆呈 質上平坦的狀態,且因而可避免閘極(字元線)與下方的上 發生如同傳統習知結構(第2圖所示)所產生的短 由第UB圖所描緣的上視圖中,即呈現出閘極/字元 線132’,同時延展於主動區域AA以及上電们24’之上 方。其中,第11A圖中所繪示的即為帛UB圖中 Π A-11A’線所切割的截面圖。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明 ::範圍内,當可作各種之更動與潤飾,因此本發明之二蔓 辜巳圍當視後附之申請專利範圍所界定者為準。 ’、 【圖式簡單說明】 為讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,配合所附圖式,加以說明如下: 第1圖與第2圖係繪示習知具有單一 雷六+健k , 奴機存取記憶體 谷之基板的分截面示意圖’而分別呈 害以及短路問題;以及 电水蝕刻傷 辟气係繪示依照本發明較佳實施例製作單一後 ::隹豐W存取記憶體電容的一系列製程步驟截面示 思_ 0 16 200524153 【主要元件符號說明】 1、1 02 :凹槽 1 2、1 1 2 :淺溝槽隔離層 16、26:硬式罩幕層 1 9 :箭頭 2 2、122:介電層 2 8、128:間隙側壁 1 0 1 :開口 1 1 0 ’ ··主動區域 120、124、132:導電層 1 0、1 1 0 :基板 1 4、1 1 4 :墊氧化層 1 8、1 1 8 :光阻罩幕 2 0、1 2 0,:下電極 2 4、1 2 4 ’ :上電極 3 2、1 3 2,:字元線 1 1 2,:部分 116、126:硬式罩幕層 1 3 0 ··閘氧化層
17

Claims (1)

  1. 200524153 十、申請專利範圍 1 · 一種於一淺溝槽隔離層中萝作 … 丫辰作p現機存取記憶體電 谷的方法,至少包含: 提供^該淺溝槽隔㈣之_基板,其巾㈣溝槽隔 離層係為環繞主動區域; 形成一塾氧化層於該基板上;
    形成一第一硬式罩幕層於該墊氧化層之上; 形成一光阻罩幕,其中該光阻罩幕具有開口,且該些 開口係同時位在該淺溝槽隔離層區域之上方,以及該淺溝 槽隔離層區域之中; 非等向性蝕刻凹槽於該第一硬式罩幕層中、該墊氧化 層中以及部分深入該淺溝槽隔離層之中,而保留位於該些 主動區域邊緣之該淺溝槽隔離層部分,以避免在該蝕刻步 驟中,對該主動區域發生電漿蝕刻傷害; 等向性餘刻該淺溝槽隔離層之暴露表面,並且使該塾 氧化層形成凹入口於該第一硬式罩幕層之下,而暴露出該 基板,以作為電容點接面; 沉積共形之一第一導電層,以及將該第一導體層回餘 至該第一硬式罩幕層處,以於該些凹槽之中,形成電容下 電極; 形成一極間介電層於該些下電極之上;以及 沉積共形之一第二導電層,以填滿該些凹槽。 18 200524153 2.如申請專利範圍第丨項所述之方法,更包含: 形成一第二硬式罩幕層; 圖案化该第二硬式罩幕層以及該第二導電層,以形成 該隨機存取記憶體電容; 'm 形成間隙側壁於該些隨機存取記憶體電容之側壁上; • 形成一閘氧化層於該基板之上;以及 沉積一第三導電層,並且予以圖案化,使形成閘電 Φ 極位於Α基板上以及該些隨機存取記憶體電容之上。 3·如申請專利範圍第丨項所述之方法,其中該基板 係為一秒晶板。 4·如申請專利範圍第1項所述之方法,其中該墊氧 化層於该基板上之形成厚度約50〜300埃。 • 5·如申請專利範圍第1項所述之方法,其中該第一 硬式罩幕層係為氮化矽,且沉積厚度約達1〇〇〜5〇〇埃。 6·如申請專利範圍第1項所述之方法,其中該非等 向性蝕刻步驟,係為於一高密度電漿蝕刻槽令,利用一含 有二氟曱烷(CHF3)之蝕刻氣體予以進行。 7·如申請專利範圍第1項所述之方法,其中該等向 性蝕刻步驟,係為利用氫氟酸水溶液(HF/H2〇)予以進行。 19 200524153 8.如申請專利範圍第1項所述之方法,其中該第一 導電層之材負’係為多晶矽、氮化鈦(TiN)、氮化鎢⑽卜 氮化鉬(M〇N)、氮化矽鎢(WSiN)、鎢化鈦(Tiw)、氮化钽 (TaN)或钽(Ta)。 9·如申請專利範圍第1項所述之方法,其中.該第一 導電層之沉積厚度約為1 〇〇〜5〇〇埃。 10·如申請專利範圍第1項所述之方法,其中該第一 導電層係利用化學機赫m麻士、土二、A . t 成铖研磨方法,而被回蝕至該第一硬式 罩幕層處。 u.如申請專利範圍第1項所述之方法,其中該極間 介電層之材質係為氧化石夕/氮化石夕/氧化石夕,且形成厚度約 為30〜100埃。 12·如申請專利範圍第丨項所述之方法,其中該第二 導電層之材質料多晶石夕、氮化鈦(TiN)、氮化鶴(WN)、 氮化鉬(MoN)、氮化矽鎢(WsiN)、鎢化鈦、氮化鈕 (TaN)或鈕(Ta)。 13·如申請專利範圍第1項所述之方法,其中該第二 導電層係沉積至足夠之厚度,以能填滿該些凹槽,使形成 200524153 平坦表面於該些凹槽之上。 、14.如中請專利範圍第2項所述之方法,其中該第二 硬式:f層之材質,係為以電漿輔助化學氣相沉積法所形 成之氣氧化石夕’且幵)成厚度約為100〜800埃。 15·如申請專利範圍第2項所述之方法 隙側壁之形成,係兔^u ~ 1 、— 成係為〉儿積共形之一絕緣層,以及對該絕緣 層進行非等向性$ π ^ 口餘’以於該隨機存取記憶體電容之該 些側壁上,形成該些間隙側壁。 如申明專利範圍第2項所述之方法,其中該閘氧 化層係以熱氧化法形成,且厚度約為10〜150埃。 17·如申請專利範圍第2項所述之方法,其中該第三 ,電層之材g係為多晶石夕、氮化鈦(㈣)、氮化鶴(厕)' 氮化!目(MoN)氮化石夕鶴(WSiN)、姜烏化鈦(lw)、氮化组 (TaN)或鈕(Ta)。 18_如申請專利範圍第2項所述之方法,其中該第三 導電層之沉積厚度約為500〜3000埃。 19· 一種位於一淺溝槽隔離層之中的隨機存取記憶 體電容結構,至少包含: 21 200524153 基板,且該基板具有環繞主動區域之該淺溝槽隔離 一墊氧化層,位於該基板之上; 第硬式罩幕層,位於該墊氧化層之上· j數個㈣’同時位於該第—硬式罩幕層中、 化曰Μ及部分位在該淺溝槽隔離層之内,且該些 由該弟一硬式置篡jg 槽係 構; 次罩幕層下方延伸至該基板,並具有-瓶形結 ’、形第一導電層,位於該些凹槽中,以作 電極; 包谷卜 二:間介電層’位於該些電容下電極之上;以及 共形第二導電層,以足夠厚度填滿於該些凹槽中, 使形成平坦表面於該些凹槽之上。
    層 \如申請專利範圍第19項所述之結構,更包含 ,平垣之第二硬式罩幕層,位於該第二導電層之』 其中該第二硬式罩幕層以及該第二導電層,共同具有一 案以形成擁有間隙側壁之電容上電極; 間氧化層,位於該基板上;以及 ^二導電層,該第三導電層已被圖案化以作為閘 極而同盼位於該基板上,以及該些隨機存取記憶體電容 之上° 2 ·如申請專利範圍第19項所述之結構,其中該基 22 200524153 板係為一石夕基板。 22·如申請專利範 圍弟19項所述之結構,其中該墊 乳化層之材質係為氧化欲 〇 乳化石夕’且具有厚度約50〜300埃。 23·如申請專利範圍笛 _ „ ^ ^ a 』乾圍弟19項所述之結構,其中該第 硬式罩幕層之材質伤 知 .. 、,、為亂化矽,且具有厚度約100〜500 壤0 24·如申請專利疏圍 一導電層之材質 久19項所述之結構’其中該第 氣化纽(蘭)或邮卜 I(WS1N)1化鈦(Tiw)、 25.如申請專利笳 -® ^ r 圍第19項所述之結構,其中該第 導電層之厚度約為100〜500埃。 門專利範圍第19項所述之結構,其中該極 間1電層之材$係為氧切/氮切/氧切,且具有厚度 約為30〜100埃。 、另序没 2 7 ·如申請專利範園筮 乾㈤弟19項所述之結構,其中第 二導電層之材質係為多曰m U箴第 友 产 虱化鈦(TiN)、氮化鎢(WN)、 亂、(0 )、鼠化石夕鶴(wsiN)、嫣化鈦(Tiw)、氮化组 23 200524153 (TaN)或鈕(Ta)。 28.如申請專利範 二硬式罩幕層之材質, 100〜800 埃0 圍第20項所述之結構,其中該第 係為氮氧切,且具有厚度約為 29. 如申請專利範圍第2〇項所述之結構,其中該此 間隙側壁之材質係為一絕緣材料。 — 30. 如中請專利範圍第20項所述之結構,其中該閑 氧化層係為一熱氧化物,且厚度約為1〇〜15〇埃。 一 31. >申請專利範圍第2〇項所述之結構,其中該第 二導電層之材質係為多晶矽、氮化鈦(TiN)、氮化鎢(则、 氮化鉬(MoN)、氮化石夕嫣(WSiN)、鶴化欽(Tiw)、氮化组 (TaN)或鈕(Ta)。 32.如申請專利範圍第2〇項所述之結構,其中該第 三導電層之厚度約為5〇〇〜3000埃。 24
TW094101239A 2004-01-14 2005-01-14 Method for making radom access memory capacitors in shallow trench isolation TWI253171B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/757,203 US6949785B2 (en) 2004-01-14 2004-01-14 Random access memory (RAM) capacitor in shallow trench isolation with improved electrical isolation to overlying gate electrodes

Publications (2)

Publication Number Publication Date
TW200524153A true TW200524153A (en) 2005-07-16
TWI253171B TWI253171B (en) 2006-04-11

Family

ID=34740010

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094101239A TWI253171B (en) 2004-01-14 2005-01-14 Method for making radom access memory capacitors in shallow trench isolation

Country Status (2)

Country Link
US (3) US6949785B2 (zh)
TW (1) TWI253171B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI506732B (zh) * 2012-11-12 2015-11-01 Taiwan Semiconductor Mfg Co Ltd 記憶胞、記憶體陣列及於記憶體陣列中形成選擇電晶體之方法
US9520446B2 (en) 2012-11-12 2016-12-13 Taiwan Semiconductor Manufacturing Co., Ltd. Innovative approach of 4F2 driver formation for high-density RRAM and MRAM
CN110967917A (zh) * 2018-09-28 2020-04-07 台湾积体电路制造股份有限公司 用于极紫外线微影术的光罩
CN112420919A (zh) * 2019-08-23 2021-02-26 联华电子股份有限公司 可变电阻式存储器的结构及其制作方法

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7253047B2 (en) * 1999-09-01 2007-08-07 Micron Technology, Inc. Semiconductor processing methods of forming transistors, semiconductor processing methods of forming dynamic random access memory circuitry, and related integrated circuitry
KR100617057B1 (ko) * 2004-12-30 2006-08-30 동부일렉트로닉스 주식회사 커패시터 구조 및 그 제조방법
TWI258217B (en) * 2005-01-13 2006-07-11 Richwave Technology Corp Method of forming a power amplifier
KR100729923B1 (ko) * 2005-03-31 2007-06-18 주식회사 하이닉스반도체 스텝 sti 프로파일을 이용한 낸드 플래쉬 메모리 소자의트랜지스터 형성방법
JP2006319232A (ja) * 2005-05-16 2006-11-24 Toshiba Corp 半導体装置およびその製造方法
US7494890B2 (en) * 2005-09-12 2009-02-24 United Microelectronics Corp. Trench capacitor and method for manufacturing the same
US20080213967A1 (en) * 2005-09-12 2008-09-04 Yi-Nan Su Trench capacitor and method for manufacturing the same
DE102005051819B3 (de) * 2005-10-28 2007-06-14 Infineon Technologies Ag Herstellungsverfahren für Halbleiterstrukturen
US20070145495A1 (en) * 2005-12-27 2007-06-28 Intel Corporation Method of fabricating a MOSFET transistor having an anti-halo for modifying narrow width device performance
US7382012B2 (en) * 2006-02-24 2008-06-03 Taiwan Semiconductor Manufacturing Company, Ltd. Reducing parasitic capacitance of MIM capacitor in integrated circuits by reducing effective dielectric constant of dielectric layer
US7563690B2 (en) * 2006-03-28 2009-07-21 Macronix International Co., Ltd. Method for forming shallow trench isolation region
US7351634B2 (en) * 2006-05-25 2008-04-01 United Microelectronics Corp. Trench-capacitor DRAM device and manufacture method thereof
KR20080062052A (ko) * 2006-12-29 2008-07-03 동부일렉트로닉스 주식회사 씨모스 이미지 센서 및 그 제조방법
US8129816B2 (en) * 2007-06-20 2012-03-06 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing the same
US7838353B2 (en) * 2008-08-12 2010-11-23 International Business Machines Corporation Field effect transistor with suppressed corner leakage through channel material band-edge modulation, design structure and method
US8125037B2 (en) 2008-08-12 2012-02-28 International Business Machines Corporation Field effect transistor with channel region edge and center portions having different band structures for suppressed corner leakage
US9374837B2 (en) * 2008-08-12 2016-06-21 Google Technology Holdings LLC Preventing misuse of random access procedure in wireless communication system
US8120140B2 (en) * 2009-05-22 2012-02-21 Macronix International Co., Ltd. Isolation structure and formation method thereof
JP5546191B2 (ja) * 2009-09-25 2014-07-09 セイコーインスツル株式会社 半導体装置
US8030157B1 (en) 2010-05-18 2011-10-04 International Business Machines Corporation Liner protection in deep trench etching
JP5662865B2 (ja) 2010-05-19 2015-02-04 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US8896087B2 (en) 2010-06-02 2014-11-25 Infineon Technologies Ag Shallow trench isolation area having buried capacitor
JP5492747B2 (ja) * 2010-11-22 2014-05-14 パナソニック株式会社 半導体装置
US9093266B2 (en) * 2011-04-11 2015-07-28 Micron Technology, Inc. Forming high aspect ratio isolation structures
US8972053B2 (en) * 2011-08-30 2015-03-03 5D Robotics, Inc. Universal payload abstraction
US8669620B2 (en) * 2011-12-20 2014-03-11 Mika Nishisaka Semiconductor device and method of manufacturing the same
FR2990057A1 (fr) * 2012-04-26 2013-11-01 St Microelectronics Crolles 2 Procede de formation de tranchees peu profondes
US9945048B2 (en) * 2012-06-15 2018-04-17 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor structure and method
US9362272B2 (en) 2012-11-01 2016-06-07 Taiwan Semiconductor Manufacturing Company, Ltd. Lateral MOSFET
US9012966B2 (en) * 2012-11-21 2015-04-21 Qualcomm Incorporated Capacitor using middle of line (MOL) conductive layers
US9337293B2 (en) * 2013-02-22 2016-05-10 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having electrode and manufacturing method thereof
FR3018139B1 (fr) 2014-02-28 2018-04-27 Stmicroelectronics (Rousset) Sas Circuit integre a composants, par exemple transistors nmos, a regions actives a contraintes en compression relachees
FR3018952B1 (fr) * 2014-03-21 2016-04-15 Stmicroelectronics Rousset Structure integree comportant des transistors mos voisins
FR3021457B1 (fr) * 2014-05-21 2017-10-13 St Microelectronics Rousset Composant, par exemple transistor nmos, a region active a contraintes en compression relachees, et condensateur de decouplage associe
FR3025335B1 (fr) 2014-08-29 2016-09-23 Stmicroelectronics Rousset Procede de fabrication d'un circuit integre rendant plus difficile une retro-conception du circuit integre et circuit integre correspondant
CN108122974B (zh) * 2016-11-29 2020-07-07 中芯国际集成电路制造(北京)有限公司 半导体装置及其制造方法
US20190064800A1 (en) * 2017-08-28 2019-02-28 nuTonomy Inc. Mixed-mode driving of a vehicle having autonomous driving capabilities
TWI713973B (zh) 2019-01-15 2020-12-21 力晶積成電子製造股份有限公司 記憶體結構
US11069774B2 (en) * 2019-09-26 2021-07-20 Fujian Jinhua Integrated Circuit Co., Ltd. Shallow trench isolation structure and semiconductor device with the same
CN110518062B (zh) * 2019-09-26 2024-08-20 福建省晋华集成电路有限公司 一种浅沟槽隔离结构及半导体器件
US11824092B2 (en) * 2020-08-04 2023-11-21 Pakal Technologies, Inc Insulated trench gates with dopants implanted through gate oxide
CN114068317A (zh) * 2020-08-06 2022-02-18 上海华力集成电路制造有限公司 栅氧的形成方法
CN113192927A (zh) * 2021-04-27 2021-07-30 上海华虹宏力半导体制造有限公司 Pip电容的制作方法
CN115915749B (zh) * 2023-01-19 2023-06-02 合肥晶合集成电路股份有限公司 半导体结构及其制作方法

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3370395D1 (en) * 1983-01-15 1987-04-23 Idn Invention Dev Novelties Storage container for recording media
US4713678A (en) 1984-12-07 1987-12-15 Texas Instruments Incorporated dRAM cell and method
US5296392A (en) * 1990-03-06 1994-03-22 Digital Equipment Corporation Method of forming trench isolated regions with sidewall doping
US6331458B1 (en) * 1994-10-11 2001-12-18 Advanced Micro Devices, Inc. Active region implant methodology using indium to enhance short channel performance of a surface channel PMOS device
US5650654A (en) * 1994-12-30 1997-07-22 International Business Machines Corporation MOSFET device having controlled parasitic isolation threshold voltage
US5793076A (en) * 1995-09-21 1998-08-11 Micron Technology, Inc. Scalable high dielectric constant capacitor
US6468855B2 (en) * 1998-08-14 2002-10-22 Monolithic System Technology, Inc. Reduced topography DRAM cell fabricated using a modified logic process and method for operating same
US5960276A (en) * 1998-09-28 1999-09-28 Taiwan Semiconductor Manufacturing Company, Ltd. Using an extra boron implant to improve the NMOS reverse narrow width effect in shallow trench isolation process
US6075740A (en) * 1998-10-27 2000-06-13 Monolithic System Technology, Inc. Method and apparatus for increasing the time available for refresh for 1-t SRAM compatible devices
US6245639B1 (en) * 1999-02-08 2001-06-12 Taiwan Semiconductor Manufacturing Company Method to reduce a reverse narrow channel effect for MOSFET devices
TW402811B (en) * 1999-04-26 2000-08-21 Taiwan Semiconductor Mfg The manufacture method of the DRAM capacitor
US6333533B1 (en) * 1999-09-10 2001-12-25 International Business Machines Corporation Trench storage DRAM cell with vertical three-sided transfer device
US6277697B1 (en) * 1999-11-12 2001-08-21 United Microelectronics Corp. Method to reduce inverse-narrow-width effect
US6459141B2 (en) * 1999-11-22 2002-10-01 Advanced Micro Devices, Inc. Method and apparatus for suppressing the channeling effect in high energy deep well implantation
US20030096466A1 (en) * 1999-12-17 2003-05-22 Eklund Robert H. Method for forming gate dielectrics of varying thicknesses on a wafer
US6342429B1 (en) * 1999-12-22 2002-01-29 Lsi Logic Corporation Method of fabricating an indium field implant for punchthrough protection in semiconductor devices
US6228726B1 (en) * 2000-03-06 2001-05-08 Taiwan Semiconductor Manufacturing Company Method to suppress CMOS device latchup and improve interwell isolation
DE10019090A1 (de) * 2000-04-12 2001-10-25 Infineon Technologies Ag Grabenkondensator sowie dazugehöriges Herstellungsverfahren
GB0022149D0 (en) * 2000-09-09 2000-10-25 Zetex Plc Implantation method
US6420226B1 (en) * 2001-12-12 2002-07-16 Taiwan Semiconductor Manufacturing Company Method of defining a buried stack capacitor structure for a one transistor RAM cell
US6638813B1 (en) * 2002-01-29 2003-10-28 Taiwan Semiconductor Manufacturing Company Method of forming a composite spacer to eliminate polysilicon stringers between elements in a pseudo SRAM cell
US6661050B2 (en) * 2002-03-20 2003-12-09 Taiwan Semiconductor Manufacturing Co., Ltd Memory cell structure with trench capacitor and method for fabrication thereof
US6649461B1 (en) * 2002-04-25 2003-11-18 Chartered Semiconductor Manufacturing Ltd. Method of angle implant to improve transistor reverse narrow width effect
US6897508B2 (en) * 2002-05-01 2005-05-24 Sundew Technologies, Llc Integrated capacitor with enhanced capacitance density and method of fabricating same
US6613690B1 (en) * 2002-07-17 2003-09-02 Taiwan Semiconductor Manufacturing Company Approach for forming a buried stack capacitor structure featuring reduced polysilicon stringers
TW589707B (en) * 2003-08-15 2004-06-01 Promos Technologies Inc Method for doping sidewall of isolation trench
US7268048B2 (en) * 2004-08-06 2007-09-11 Chartered Semiconductor Manufacturing Ltd. Methods for elimination of arsenic based defects in semiconductor devices with isolation regions

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI506732B (zh) * 2012-11-12 2015-11-01 Taiwan Semiconductor Mfg Co Ltd 記憶胞、記憶體陣列及於記憶體陣列中形成選擇電晶體之方法
US9178040B2 (en) 2012-11-12 2015-11-03 Taiwan Semiconductor Manufacturing Co., Ltd. Innovative approach of 4F2 driver formation for high-density RRAM and MRAM
US9520446B2 (en) 2012-11-12 2016-12-13 Taiwan Semiconductor Manufacturing Co., Ltd. Innovative approach of 4F2 driver formation for high-density RRAM and MRAM
CN110967917A (zh) * 2018-09-28 2020-04-07 台湾积体电路制造股份有限公司 用于极紫外线微影术的光罩
CN112420919A (zh) * 2019-08-23 2021-02-26 联华电子股份有限公司 可变电阻式存储器的结构及其制作方法
CN112420919B (zh) * 2019-08-23 2024-06-04 联华电子股份有限公司 可变电阻式存储器的结构及其制作方法

Also Published As

Publication number Publication date
US20050151183A1 (en) 2005-07-14
US6949785B2 (en) 2005-09-27
US7262090B2 (en) 2007-08-28
US20060079068A1 (en) 2006-04-13
TWI253171B (en) 2006-04-11
US7399679B2 (en) 2008-07-15
US20060008976A1 (en) 2006-01-12

Similar Documents

Publication Publication Date Title
TW200524153A (en) Method for making radom access memory capacitors in shallow trench isolation
US6716757B2 (en) Method for forming bottle trenches
TW471105B (en) Method for expanding trenches by an anisotropic wet etch
TW454341B (en) A trench capacitor with isolation collar
TW441032B (en) Production-method for a trench-capacitor with an isolation-collar
TWI278069B (en) Method of fabricating a trench capacitor having increased capacitance
US6509599B1 (en) Trench capacitor with insulation collar and method for producing the trench capacitor
US6495411B1 (en) Technique to improve deep trench capacitance by increasing surface thereof
KR950003915B1 (ko) 반도체집적회로장치 및 그 제조방법
JP2002184958A (ja) 半導体装置およびその製造方法
US6987295B2 (en) Trench capacitor and method for fabricating the trench capacitor
KR100541682B1 (ko) 반도체 소자의 캐패시터 형성방법
JP2011138883A (ja) 半導体装置及びその製造方法
JP2010251406A (ja) 半導体装置およびその製造方法
US20050112839A1 (en) Method of selectively etching HSG layer in deep trench capacitor fabrication
TW552683B (en) Method for forming an SOI substrate, vertical transistor and memory cell with vertical transistor
US6930345B2 (en) Increase in deep trench capacitance by a central ground electrode
TWI270179B (en) Method of fabricating a trench capacitor DRAM device
TW200423303A (en) Method of forming bottle-shaped trench and the method for fabricating bottle-shaped trench capacitors
KR100745594B1 (ko) 커패시터를 구비하는 디램 소자의 형성 방법 및 그방법으로 형성된 디램 소자
JP3120462B2 (ja) 半導体集積回路装置及びその製造方法
US20040175877A1 (en) Method of forming a bottle-shaped trench
TW200425417A (en) Trench type capacitor formation method
US7026210B2 (en) Method for forming a bottle-shaped trench
TW417291B (en) Manufacture method of crown-type DRAM capacitor

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees