TW200403835A - Capacitor - Google Patents

Capacitor Download PDF

Info

Publication number
TW200403835A
TW200403835A TW092108790A TW92108790A TW200403835A TW 200403835 A TW200403835 A TW 200403835A TW 092108790 A TW092108790 A TW 092108790A TW 92108790 A TW92108790 A TW 92108790A TW 200403835 A TW200403835 A TW 200403835A
Authority
TW
Taiwan
Prior art keywords
wiring
capacitor
communication
plugs
communication plug
Prior art date
Application number
TW092108790A
Other languages
English (en)
Inventor
Takashi Inbe
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of TW200403835A publication Critical patent/TW200403835A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F02COMBUSTION ENGINES; HOT-GAS OR COMBUSTION-PRODUCT ENGINE PLANTS
    • F02MSUPPLYING COMBUSTION ENGINES IN GENERAL WITH COMBUSTIBLE MIXTURES OR CONSTITUENTS THEREOF
    • F02M37/00Apparatus or systems for feeding liquid fuel from storage containers to carburettors or fuel-injection apparatus; Arrangements for purifying liquid fuel specially adapted for, or arranged on, internal-combustion engines
    • F02M37/22Arrangements for purifying liquid fuel specially adapted for, or arranged on, internal-combustion engines, e.g. arrangements in the feeding system
    • F02M37/32Arrangements for purifying liquid fuel specially adapted for, or arranged on, internal-combustion engines, e.g. arrangements in the feeding system characterised by filters or filter arrangements
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F02COMBUSTION ENGINES; HOT-GAS OR COMBUSTION-PRODUCT ENGINE PLANTS
    • F02MSUPPLYING COMBUSTION ENGINES IN GENERAL WITH COMBUSTIBLE MIXTURES OR CONSTITUENTS THEREOF
    • F02M21/00Apparatus for supplying engines with non-liquid fuels, e.g. gaseous fuels stored in liquid form
    • F02M21/02Apparatus for supplying engines with non-liquid fuels, e.g. gaseous fuels stored in liquid form for gaseous fuels
    • F02M21/0203Apparatus for supplying engines with non-liquid fuels, e.g. gaseous fuels stored in liquid form for gaseous fuels characterised by the type of gaseous fuel
    • F02M21/0209Hydrocarbon fuels, e.g. methane or acetylene
    • F02M21/0212Hydrocarbon fuels, e.g. methane or acetylene comprising at least 3 C-Atoms, e.g. liquefied petroleum gas [LPG], propane or butane
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F02COMBUSTION ENGINES; HOT-GAS OR COMBUSTION-PRODUCT ENGINE PLANTS
    • F02MSUPPLYING COMBUSTION ENGINES IN GENERAL WITH COMBUSTIBLE MIXTURES OR CONSTITUENTS THEREOF
    • F02M37/00Apparatus or systems for feeding liquid fuel from storage containers to carburettors or fuel-injection apparatus; Arrangements for purifying liquid fuel specially adapted for, or arranged on, internal-combustion engines
    • F02M37/0011Constructional details; Manufacturing or assembly of elements of fuel systems; Materials therefor
    • F02M37/0017Constructional details; Manufacturing or assembly of elements of fuel systems; Materials therefor related to fuel pipes or their connections, e.g. joints or sealings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D2201/00Details relating to filtering apparatus
    • B01D2201/34Seals or gaskets for filtering elements
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D2265/00Casings, housings or mounting for filters specially adapted for separating dispersed particles from gases or vapours
    • B01D2265/02Non-permanent measures for connecting different parts of the filter
    • B01D2265/029Special screwing connections, threaded sections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Combustion & Propulsion (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Oil, Petroleum & Natural Gas (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Description

200403835 玖、發喔說明 【發明所屬之技術領域】 本發明有關於電容器之構造,特別有關於形成在半導體 積體電路之多層配線構造內之MIM(Metal Insulator Metal) 型電容器之構造。 【先前技術】 類比裝置由電阻、線圈、電容器等構成,邏輯裝置由Μ〇S 電晶體等構成。近年來硏究有使類比裝置和CM0S邏輯裝 置形成在同一晶片內,亦即使類比·邏輯裝置成爲1個晶 片。 在習知之使類比·邏輯裝置成爲1個晶片之半導體裝置 中,要形成MIM型電容器時,需要新追加光罩。例如,電 容器之下部電極之加工用追加1片,電容器之上部電極之 加工用亦追加1片,合計需要追加2片之光罩。 另外,有關於具備有電容器之半導體裝置之技術被記載 在日本國專利案特開 200 1 - 1 67974 號公報,特開 200 1 -237 37 5號公報,和特開2000-228497號公報。 【發明內容】 (發明所欲解決之問題) 但是,依照此種習知之電容器之製造方法時,會造成光 罩之需要片數增加,或製造步驟數目之增加,因此會有製 造成本上升之問題。 本發明用來解決此種問題,其目的是不會光罩之追加或 製造步驟之追加,就可以獲得能夠容易製造之電容器。 6 312/發明說明書(補件)/92-〇6/921 〇879〇 200403835 (解決問題之手段) 本發明之申請專利範圍第1項之電容器形成在半導體裝 置之多層配線構造內,其中具備有:層間絕緣膜;第1連通 栓塞,形成在層間絕緣膜內,具有作爲電容器之第1電極 之功能;第2連通栓塞,形成在層間絕緣膜內,與第1連 通栓塞面對,用來包夾層間絕緣膜之一部份,具有作爲電 容器之第2電極之功能;第1配線,只連接在第1連通栓 塞之上面和底面之任何一方;和第2配線,只連接在第2 連通栓塞之上面和底面之任何一方。 另外,本發明之申請專利範圍第2項之電容器是在申請 專利範圍第1項之電容器中,使第1配線連接到第1連通 栓塞之上面;和使第2配線連接到第2連通栓塞之底面。 另外,本發明之申請專利範圍第3項之電容器是在申請 專利範圍第1或2項之電容器中,使第1和第2連通栓塞 分別連續的形成過渡到多層配線構造所具有之多個配線 層。 另外,本發明之申請專利範圍第4項之電容器是在申請 專利範圍第1至3項中任一項之電容器中,使第1連通栓 塞和第2連通栓塞在指定方向之間隔,小於第1配線和第 2配線在指定方向之間隔。 另外,本發明之申請專利範圍第5項之電容器是在申請 專利範圍第1至4項中任一項之電容器中,使第1和第2 連通栓塞均爲多個;第1和第2配線均具有使多個分歧部 連接到幹部之上面構造;第1配線之多個分歧部之各個’ 312/發明說明書(補件)/92-06/92108790 , 200403835 和第2配線之多個分歧部之各個,交替的設置;第1配線 之多個分歧部之各個,連接到多個第1連通栓塞;和第2 配線之多個分歧部之各個,連接有第2連通栓塞。 另外,本發明之申請專利範圍第6項之電容器是在申請 專利範圍第1至4項中任一項之電容器中,使第2連通栓 塞具有多個,多個之第2連通栓塞被設置成包圍第1連通 栓塞。 【實施方式】 (實施形態1) 圖1爲槪略地顯示本發明之實施形態1之電容器之構造 的主體圖。該電容器具備有第1電極功能之多個連通栓塞 la〜lc,和第2電極功能之多個連通栓塞2a〜2c。連通栓 塞la〜lc形成沿著X方向並排,同樣的連通栓塞2a〜2c 形成沿著X方向並排。電容器形成在半導體裝置之多層配 線構造內,連通栓塞la〜lc和連通栓塞2a〜2c互相面對, 形成包夾層間絕緣膜(圖1中未顯示)之一部份。例如,連 通栓塞la和連通栓塞2a在圖中之Y方向並排,成爲互相 面對。被連通栓塞la〜lc和連通栓塞2a〜2c包夾之部份 之層間絕緣膜,具有作爲電容器介電質膜之功能。在本實 施形態1中,連通栓塞la〜lc、2a〜2c均由鎢或鋁等之金 屬構成,利用此種方式構成MIM型電容器。 連通栓塞1 a〜1 c連接到配線3,連通栓塞2a〜2c連接到 配線4。配線3、4均沿著X方向延伸。另外,在本實施形 態1中,配線3、4由鋁等之金屬構成。配線3之上面接觸 8 312/發明說明書(補件)/92-06/92108790 200403835 在連通栓塞la〜lc之各個底面,配線4之上面接觸在連通 栓塞2a〜2c之各個底面。配線3、4分別用來操作電容器 之第1電極和第2電極之電位。在連通栓塞la〜lc’ 2a〜 2 c之各個之上面,未連接有配線。 另外,在圖1中,所示之實例是在配線3、4分別連接有 3個之連通栓塞la〜lc、2a〜2c,但是連通栓塞之個數並 不只限於該數目,亦可以使1個以上之連通栓塞分別連接 到配線3、4。 圖2爲顯示對於形成有連通栓塞la、2a之位置,從X 方向看圖1所示電容器,所看到之剖面構造的剖面圖。在 圖2中,除了用以形成電容器之電容器形成區域外,亦合 倂顯示用以形成電晶體之電晶體形成區域。但是在圖2之 電晶體形成區域,未顯示電晶體本身,只顯示電連接到電 晶體之配線。 半導體裝置具備有多層配線構造,由多個之配線層L 1 〜L4順序積層而成。配線層L 1〜L4分別具有由矽氧化膜 等構成之層間絕緣膜5 i〜54。在電容器形成區域,於配線 層L3內,形成有圖1所示之電容器。連通栓塞la和連通 栓塞2a互相面對,成爲包夾層間絕緣膜53之一部份。被 連通栓塞1 a和連通栓塞2a包夾之部份之層間絕緣膜5 3, 具有作爲電容器之介電質膜之功能。 在電晶體形成區域,於配線層L 1〜L4內,分別形成有 由鎢或鋁等之金屬構成之連通栓塞6!〜64。另外,在配線 層L2〜L4內,分別形成有由鋁等之金屬構成之配線72〜 312/發明說明書(補件)/92-06/92108790 200403835 配線3、4、7 3均形成在層間絕緣膜5 2上,可以利用同一 步驟形成。另外,連通栓塞1 a、2 a、6 3均形成在層間絕緣 膜5 3內,可以利用同一步驟形成。 圖3爲顯示本實施形態1之電容器之變化例的槪略圖。 在圖1、2所示之實例中,配線3、4分別連接到連通栓塞 1 a、2a之各個底面,但是亦可以如圖3所示,使配線3、4 分別連接到連通栓塞1 a、2 a之各個上面。在此種情況,在 連通栓塞1 a、2a之各個底面未連接配線。如圖3所示,在 互相面對之連通栓塞la和連通栓塞2a之間,構成電容C1。 .依照此種方式之本實施形態1之電容器時,使用形成在 多層配線構造內之連通栓塞la〜lc、2a〜2c,用來構成MIM 型電容器。因此,當將電連接到電晶體之連通栓塞形成在 多層配線構造內之步驟時,經由變更光罩之圖案,可以一 倂形成連通栓塞la〜lc、2a〜2c。因此,不需要光罩之追 加和製造步驟之追加,就可以很容易的製造電容器。 另外,用以操作電容器之第1和第2電極之各個電位之 配線3、4只連接在連通栓塞la〜lc、2a〜2c之各個上面 和各個底面之任何一方。因此,當與在上面和底面之雙方 連接有配線之情況比較時,可以削減欲形成在多層配線構 造內之配線之根數。其結果是在實行製造處理之過程中, 可以抑制由於異物等引起之不良之發生,可以提高良率。 (實施形態2) 圖4爲與圖3對應而用來顯示本發明之實施形態2之電 10 312/發明說明書(補件)/92-06/92108790 200403835 容器之構造之槪略圖。配線3連接到連通栓塞1 a之底面, 另外一方面,配線4連接到連通栓塞2 a之上面。參照圖2、 4,圖4所示之配線3可以利用與圖2所示之配線73相同 之步驟形成,圖4所示之配線4可以利用與圖2所示之配 線7 4相同之步驟形成。另外,與圖4所示之實例相反的, 亦可以使配線3連接在連通栓塞1 a之上面,和使配線4 連接在連通栓塞2a之底面。 依照此種方式之本實施形態2之電容器時,配線3和配 線4未形成在同一配線層內。因此,不會有配線3之側面 和配線4之側面互相接觸之危險性,所以連通栓塞1 a和連 通栓塞2a之形成可以比上述之實施形態1更靠近。其結果 是在連通栓塞la和連通栓塞2a之間之電容C2大於圖3 所示之電容C 1,當與上述之實施形態1比較時’可以使電 容器大容量化。 (實施形態3) 在上述之實施形態1、2中,所說明之電容器是形成在使 用有鎢等之金屬插頭和錯等之金屬配線之多層配線構造內 之電容器,但是在本實施形態3中’所說明之電容器是形 成在使用有銅(C u)之德馬信構造之多層配線構造內。 圖5爲顯示本發明之實施形態3之電容器之構造的剖面 圖。在圖5只顯示半導體裝置之電容器形成區域之構造。 配線層L 1之層間絕緣膜1 2 i,具有順序積層絕緣膜8 i〜1 1! 之構造。同樣的,配線層L 2之層間絕緣膜1 2 2具有順序積 層絕緣膜8 2〜1 12之構造。在絕緣膜1 12上’形成具有配線 312/發明說明書(補件)/92_〇6/92108790 11 200403835 L3之絕緣膜83。 絕緣膜 8!〜83、l(h、1〇2 是 P-TE〇S(Plasma Tetra Ethyl Ortho Silicate) , PEOX(Plasma Enhanced Oxide), PESiN(Plasma Enhanced Nitride),Si〇N,HDP(High Density Plasma),Ta2〇5,S〇G(Spin On Glass),〇3-TE〇S,BST(Ba,Sr, Ti〇3),SiC,SIOC等之單層膜,或該等之膜之組合之積層 膜。另外,絕緣膜9!、9 2、1 1 i、1 12之材質爲S i N、S i C等。 在配線層L 1內,具有障壁金屬1 3!和Cu膜1 4!,用來形 成第1雙德馬信構造之配線部。在配線層L2內具有障壁 金屬13a2和Cu膜14a2,用來形成第2雙德馬信構造之連 通部。障壁金屬14a2接觸在Cu膜14!之上面。另外,在配 線層L2內具有障壁金屬13b2和Cu膜14b2,用來形成第3 雙德馬信構造之配線部和連通部。 第2雙德馬信構造之連通部具有作爲電容器之第1電極 之功能,和第3雙德馬信構造之連通部具有作爲電容器之 第2電極之功能。被第1電極和第2電極包夾之部份之層 間絕緣膜1 22具有作爲電容器介電質膜之功能。另外,第1 雙德馬信構造之配線部和第3雙德馬信構造之配線部分別 具有作爲配線之功能,用來操作電容器之第1電極和第2 電極之電位。 障壁金屬 13i、13a2、13b2 是 Ti、Ta、W、Mo、TiN、TiW、 TaN、MoN、W-N、W-Si-N、Ta-Si-N、W-B-N、Ti-Si-N 等之 單層膜,或該等之膜之組合之積層膜。 與上述之實施形態1、2同樣的,電容器形成區域之雙德 12 312/發明說明書(補件)/92-06/9210879〇 200403835 馬信構造,經由變更光罩之圖案,可以利用與電晶體形成 區域(圖5中未顯示)之雙德馬信構造相同之步驟形成。 另外,在以上之說明中,所說明之情況是上述之實施形 態2作爲基礎,使用本實施形態3之發明,但是亦可以以 上述之實施形態1作爲基礎的使用。 如本實施形態3之電容器所示,即使在採用有德馬信構 造之多層配線構造內,形成電容器之情況時,亦可以獲得 與上述之實施形態1、2同樣之效果。 (實施形態4) 圖6爲顯示本發明之實施形態4之電容器之構造的槪略 圖。在上述之實施形態1〜3之電容器中,如圖2所示,具 有作爲電容器之第1和第2電極之功能之連通栓塞la、2a, 均只形成在一個之配線層L3內。與此對應的,在本實施 形態4之電容器中,如圖6所示,積層之多個配線層所屬 之多個連通栓塞lai-las、2ai〜2a3在上下方向連續的連 接,分別構成電容器之第1和第2電極。此處之「上下方 向」是指多個配線層之積層方向。配線3、4只連接連通栓 塞、2a^之各個底面,在連續之連通栓塞之間(例如連通 栓塞1 a ^和連通栓塞1 a2之間),未形成有配線。 另外,在圖6中所示之實例是利用3層之連通栓塞1 a! 〜la3、la^〜la3分別形成電容器之第1和第2電極,但是 連通栓塞之積層之數目亦可以成爲2層以上。但是,連通 栓塞之積層之數目之上限,成爲多層配線構造所具備之配 線層之數目。 13 312/發明說明書(補件)/92-06/92108790 200403835 圖7爲與圖6¾彳應而用來顯不本實施形態4之電容 變化例之槪略圖。在圖6中所說明之電容器之構造是 用上述之實施形態4之發明之情況,但是亦可以如圖 示,以上述之實施形態2作爲基礎,使用本實施形態 發明。另外,圖中未顯示者,亦可以以上述之實施形 作爲基礎的使用。 依照此種方式之本實施形態4之電容器時,因爲使 連通栓塞lamias、2a!〜2a3在上下方向積層,分別 電容器之第1和第2電極,所以可以使電容器大容量 (實施形態5 ) 圖8爲顯示本發明之實施形態5之電容器之構造的 圖。代替圖2所示之連通栓塞1 a、1 b者,可以分別形 通栓塞20a、20b。連通栓塞20a、2 0b均由鎢或鋁等 屬構成,分別具有作爲電容器之第1和第2電極之功 被連通栓塞20a和連通栓塞20b包夾之部份之層間絕 53具有作爲電容器介電質膜之功能。連通栓塞20a、 分別連接到配線3、4。連通栓塞2 0 a和連通栓塞2 Ob 方向之間隔W2,小於配線3和配線4之Y方向之間隔 圖9、1 0爲以步驟順序顯示圖8所示之電容器之製 法的剖面圖。參照圖9,首先在層間絕緣膜5 2上形成 3、4。其次,以覆蓋在配線3、4之方式,在層間絕3 5 2上形成層間絕緣膜5 3。其次,利用照相製版法和異 乾式蝕刻法,在層間絕緣膜5 3內形成直徑爲K 1之通 2 1 a、2 1 b。通孔2 1 a、2 1 b之底面分別被配線3、4之 312/發明說明書(補件)/92-06/92108790 器之 以使 7所 4之 態3 多個 構成 化。 剖面 成連 之金 能。 緣膜 20b 在Y W 1。 造方 配線 彖膜 向性 孔 上面 14 200403835 規定。另外,通孔2 1 a和通孔21 b之Y方向之間隔W 3大 於間隔W1。 參照圖1 0,其次,利用濕式蝕刻法或濕式洗淨法,從表 面除去指定膜厚之層間絕緣膜5 3。利用此種方式,規定通 孔2 1 a、2 1 b之側壁之部份之層間絕緣膜5 3被除去,其結 果是以直徑〖1之通孔21&、211)代替直徑〖2(:>:^1)之通孔。 通孔2 2 a和通孔2 2 b之Y方向之間隔爲W 2。然後,利用 鎢或鋁等之金屬充塡到通孔22a、22b內,用來形成圖8 所示之連通栓塞20a、20b。 另外,在以上之說明中所說明之情況是以上述之實施形 態1作爲基礎,使用本實施形態5之發明,但是亦可以以 上述之實施形態2〜4作爲基礎的使用。 依照此種方式之本實施形態5之電容器和其製造方法 時,連通栓塞20a和連通栓塞20b之間隔W2,小於上述 實施形態1〜4之連通栓塞間之間隔。例如,在圖9所示之 間隔W3成爲形成通孔2 1 a、2 1 b時之照相製版之曝光界限 之情況時,可以使連通栓塞20a、20b間之間隔W2小於曝 光界限。其結果是可以使電容器大容量化。 (實施形態6) 圖U爲顯示本發明之實施形態6之電容器之第1構造的 仰視圖。配線3、4均具有使多個(在圖1 1所示之實例中爲 3個)之分歧部連接到幹部之梳齒狀之上面構造。配線3之 各個分歧部和配線4之各個分歧部交替的設置。在配線3 之各個分歧部,連接有多個(在圖1 1所示之實例中爲3個) 15 312/發明說明書(補件)/92-06/92108790 200403835 之連通栓塞1 a。同樣的’在配線4之各個分歧部’連接有 多個(在圖11所示之實例中爲3個)之連通栓塞1b。 圖12爲顯示沿著圖11中之線A1-A1之位置之剖面構造 所作之剖面圖。各個連通栓塞1 a之底面接觸在配線3之各 個分歧部之上面,各個連通栓塞1 b之上面接觸在配線4 之各個分歧部之底面。各個連通栓塞la和各個連通栓塞 1 b互相面對,成爲包夾層間絕緣膜(在圖1 1、1 2中未顯示) 之一部份,在各個連通栓塞la和各個連通栓塞lb之間, 分別構成電容C2。 圖1 3爲顯示本實施形態6之電容器之第2構造的仰視 圖。以包圍連通栓塞la之方式,設置多個(在圖13所示之 實例中爲8個)之連通栓塞1 b。連通栓塞1 a連接到配線3, 多個之連通栓塞1 b連接到配線4。 圖14爲顯示沿著圖13所示之線A2-A2之位置之剖面構 造所作之剖面圖。連通栓塞1 a之底面接觸在配線3之上 面,各個連通栓塞lb之上面接觸在配線4之底面。連通栓 塞1 a和各個連通栓塞1 b互相面對,成爲包夾層間.絕緣膜 (在圖13、14中未顯示)之一部份,連通栓塞la和各個連 通栓塞lb之間分別構成電容C2。 另外,在以上之說明中,所說明之情況是以上述之實施 形態2爲基礎,使用本實施形態6之發明,但是對於上述 之第1構造,亦可以以上述之實施形態1、3〜5作爲基礎, 對於上述之第2構造,以上述之實施形態3〜5作爲基礎。 依照此種方式之本實施形態6之電容器時,在一個之連 16 312/發明說明書(補件)/92-06/92108790 200403835 通栓塞la,和被設在其周圍之多個連通栓塞lb之間,分 別構成電容C 2,所以可以使電容器大容量化。 (發明之效果) 依照本發明之申請專利範圍第1項時,使用形成在多層 配線構造內之第1和第2連通栓塞用來構成電容器。因此, 在將電連接到電晶體之連通栓塞,形成在多層配線構造內 之步驟中,經由變更光罩之圖案,可以一倂形成第1和第 2連通栓塞。因此,不需要光罩之追加或製造步驟之追加, 就可以容易的製造電容器。 另外,用以操作電容器之第1和第2電極之各個電位之 第1和第2配線只連接到第1和第2連通栓塞之各個上面 和各個底面之任何一方。因此,當與在上面和底面之雙方 均連接有配線之情況比較時,形成在多層配線構造內之配 線之數目可以減少。其結果是在實行製造處理之過程中, 可以抑制由於異物等引起之不良之發生,可以提高良率。 另外,依照本發明之申請專利範圍第2項時,因爲第1 配線和第2配線未形成在同一配線層內,所以不會有第1 配線之側面和第2配線之側面互相接觸之危險性。因此, 當與第1配線和第2配線均形成在同一配線層內之情況比 較時,可以使第1連通栓塞和第2連通栓塞形成更互相接 近。其結果是在第1連通栓塞和第2連通栓塞之間構成之 電容可以變大,可以獲得電容器之大容量化。 另外,依照本發明之申請專利範圍第3項時,因爲多個 連通栓塞在上下方向積層,分別構成電容器之第1和第2 17 312/發明說明書(補件)/92-06/92108790 200403835 電極,所以可以使電容器大容量化。 另外,依照本發明之申請專利範圍第4項時,因爲第1 連通栓塞和第2連通栓塞之間隔較狹,所以可以使電容器 大容量化。 另外,依照本發明之申請專利範圍第5項時,因爲第1 連通栓塞,和設在其周圍之多個第2連通栓塞之間,分別 構成電容,所以可以使電容器大容量化。 另外,依照本發明之申請專利範圍第6項時,因爲第1 連通栓塞,和設在其周圍之多個第2連通栓塞之間,分別 構成電容,所以可以使電容器大容量化。 【圖式簡單說明】 圖1爲槪略顯示本發明之實施形'態1之電容器之構造之 立體圖。 圖2爲顯示圖1所示之電容器之剖面構造之剖面圖。 圖3爲顯示本發明之實施形態1之電容器之變化例之槪 略圖。 圖4爲顯示本發明之實施形態2之電容器之構造之槪略 圖。 圖5爲顯示本發明之實施形態3之電容器之構造之剖面 圖。 圖6爲顯示本發明之實施形態4之電容器之構造之槪略 圖。 圖7爲顯示本發明之實施形態4之電容器之變化例之槪 略圖。 18 312/發明說明書(補件)/92-06/92108790 200403835 圖8爲顯示本發明之實施形態5之電容器之構造之剖面 圖。 圖9爲以步驟順序顯示圖8所示之電容器之製造方法之 剖面圖。 圖1 〇爲以步驟順序顯示圖8所示之電容器之製造方法之 剖面圖。 圖1 1爲顯示本發明之實施形態6之電容器之第1構造之 仰視圖。 圖1 2爲顯示圖1 1所示之電容器之剖面構造之剖面圖。 圖1 3爲顯示本發明之實施形態6之電容器之第2構造之 仰視圖。 圖14爲顯示圖13所示之電容器之剖面構造之剖面圖。 (兀件符號說明) la 〜lc、lai 〜la3、 2a 〜2c' 2 a 1 ~ 2 a 3 ' 2 0 a 〜2 0 b 連通栓塞 3、4 配線 5丨〜54、 12ι、 122 層間絕緣膜 6 1 〜6 4 連通栓塞 7 2 〜7 4 配線 8 1 〜8 3 絕緣膜 9l v92 絕緣膜 10!、 1〇2 絕緣膜 111' 1 12 絕緣膜 312/發明說明書(補件)/9106/92108790 19 13! 200403835 14! 2 1a Cl、 L i〜 W1, 、13a2 、 13b2 、1 4 a 2 ' 1 4 b 2 、21b、 22a 、 C2 L4 • W2 障壁金屬 Cu膜 22b通孔 電容 配線層 間隔 312/發明說明書(補件)/92-06/92108790

Claims (1)

  1. 200403835 拾、申請專利範圍 1. 一種電容器,形成在半導體裝置之多層配線構造內’ 其特徵是具備有: 層間絕緣膜(53); 第1連通栓塞(1 a)’形成在上述之層間絕緣膜內,具有 作爲上述電容器之第1電極之功能; 第2連通栓塞(2a) ’形成在上述之層間絕緣膜內’與上 述之第1連通栓塞面對’用來包夾上述之層間絕緣膜之一 部丨分,具有作爲上述電容器之第2電極之功能; 第1配線(3),只連接在上述第1連通栓塞之上面和底面 之任何一方;和 第2配線(4),只連接在上述第2連通栓塞之上面和底面 之任何一方。 2. 如申請專利範圍第1項之電容器,其中 上述之第1配線連接到上述之第1連通栓塞之上述上 面;和 上述之第2配線連接到上述之第2連通栓塞之上述底面。 3 .如申請專利範圍第1項之電容器,其中上述之第1和 第2連通栓塞分別連續的形成過渡到上述之多層配線構造 所具有之多個配線層。 4.如申請專利範圍第1項之電容器’其中上述之第1連 通栓塞(20a)和上述之第2連通栓塞(20b)在指定方向之間 隔(W2),小於上述之第1配線和上述之第2配線在上述指 定方向之間隔(W1)。 21 312/發明說明書(補件)/92-06/92108790 200403835 5. 如申請專利範圍第1至4項中任一項之電容器,其中 上述之第1和第2連通栓塞均爲多個; 上述之第1和第2配線均具有使多個分歧部連接到幹部 之上面構造; 上述第1配線之上述多個分歧部之各個’和上述第2配 線之上述多個分歧部之各個,交替的設置; 上述第1配線之上述多個分歧部之各個’連接到上述之 多個第1連通栓塞;和 在上述第2配線之上述多個分歧部之各個,連接有上述 之第2連通栓塞。 6. 如申請專利範圍第1至4項中任一項之電容器,其中 上述之第2連通栓塞具有多個,多個上述之第2連通栓塞 被設置成包圍上述之第1連通栓塞。 22 312/發明說明書(補件)/92-06/92108790
TW092108790A 2002-08-30 2003-04-16 Capacitor TW200403835A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002253233A JP2004095754A (ja) 2002-08-30 2002-08-30 キャパシタ

Publications (1)

Publication Number Publication Date
TW200403835A true TW200403835A (en) 2004-03-01

Family

ID=31944338

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092108790A TW200403835A (en) 2002-08-30 2003-04-16 Capacitor

Country Status (6)

Country Link
US (1) US6864526B2 (zh)
JP (1) JP2004095754A (zh)
KR (1) KR20040019833A (zh)
CN (1) CN1479375A (zh)
DE (1) DE10309261A1 (zh)
TW (1) TW200403835A (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003290486A1 (en) * 2003-12-23 2005-07-14 Telefonaktiebolaget Lm Ericsson (Publ) Capacitor
JP2006261455A (ja) 2005-03-17 2006-09-28 Fujitsu Ltd 半導体装置およびmimキャパシタ
JP2006332290A (ja) * 2005-05-25 2006-12-07 Elpida Memory Inc 容量素子、半導体装置及び半導体装置のパッド電極の端子容量設定方法
US8247861B2 (en) * 2007-07-18 2012-08-21 Infineon Technologies Ag Semiconductor device and method of making same
KR101595788B1 (ko) 2009-03-18 2016-02-22 삼성전자주식회사 커패시터 구조물 및 그 제조 방법
JP5793089B2 (ja) 2012-01-05 2015-10-14 パナソニック株式会社 直交ハイブリッドカプラ、増幅器及び無線通信装置
KR20150028929A (ko) * 2013-09-06 2015-03-17 매그나칩 반도체 유한회사 정전용량형 습도센서
JP6466148B2 (ja) * 2014-11-19 2019-02-06 東芝メモリ株式会社 半導体記憶装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100280288B1 (ko) 1999-02-04 2001-01-15 윤종용 반도체 집적회로의 커패시터 제조방법
JP2001167974A (ja) 1999-12-07 2001-06-22 Murata Mfg Co Ltd 回路基板およびそれを用いた回路モジュールおよびそれを用いた電子装置
JP3967544B2 (ja) 1999-12-14 2007-08-29 株式会社東芝 Mimキャパシタ
US6313003B1 (en) * 2000-08-17 2001-11-06 Taiwan Semiconductor Manufacturing Company Fabrication process for metal-insulator-metal capacitor with low gate resistance
US6646323B2 (en) * 2001-05-04 2003-11-11 Texas Instruments Incorporated Zero mask high density metal/insulator/metal capacitor
US6492226B1 (en) * 2001-06-15 2002-12-10 Silicon Integrated Systems Corp. Method for forming a metal capacitor in a damascene process
KR100442863B1 (ko) * 2001-08-01 2004-08-02 삼성전자주식회사 금속-절연체-금속 커패시터 및 다마신 배선 구조를 갖는반도체 소자의 제조 방법
KR100431810B1 (ko) * 2001-10-19 2004-05-17 주식회사 하이닉스반도체 반도체소자 및 엠아이엠 캐패시터 제조방법

Also Published As

Publication number Publication date
US6864526B2 (en) 2005-03-08
KR20040019833A (ko) 2004-03-06
DE10309261A1 (de) 2004-03-25
JP2004095754A (ja) 2004-03-25
CN1479375A (zh) 2004-03-03
US20040043556A1 (en) 2004-03-04

Similar Documents

Publication Publication Date Title
US6383858B1 (en) Interdigitated capacitor structure for use in an integrated circuit
US6710425B2 (en) Structure to increase density of MIM capacitors between adjacent metal layers in an integrated circuit
US7808077B2 (en) Semiconductor device and method for fabricating the same
KR100729360B1 (ko) 반도체 장치의 커패시터 구조체 및 그 제조 방법
JP5568494B2 (ja) 集積回路キャパシタ構造
TW202115849A (zh) 半導體元件及其製造方法
KR100804596B1 (ko) 반도체장치
JP2000228497A (ja) 半導体集積回路のキャパシタ製造方法
KR100624906B1 (ko) 반도체 소자의 병렬 커패시터
TW200403835A (en) Capacitor
US6934143B2 (en) Metal-insulator-metal capacitor structure
TWI737258B (zh) 半導體結構及其製造方法
JP2004200640A (ja) 半導体装置及びその製造方法
KR101159112B1 (ko) 가변 용량 캐패시터 및 그 제조방법
US6909591B2 (en) Complimentary metal oxide semiconductor capacitor and method for making same
KR20070052484A (ko) 엠아이엠 캐패시터 및 그 형성방법
KR100947923B1 (ko) 반도체 소자의 캐패시터 및 그 형성 방법
JP3987703B2 (ja) 容量素子及びその製造方法
US20050266633A1 (en) Method for fabricating capacitor
JPH0473960A (ja) 半導体集積回路
TW201545184A (zh) 電容器結構及其製造方法
US20230420495A1 (en) Multi-capacitor module including a nested metal-insulator-metal (mim) structure
US20240170530A1 (en) Integrated circuit device and method of manufacturing the same
US20050013089A1 (en) Semiconductor device and method for manufacturing the same
KR100734144B1 (ko) Mim 커패시터 형성 방법