SU942115A1 - Устройство дл проверки преобразователей угла поворота вала в код - Google Patents

Устройство дл проверки преобразователей угла поворота вала в код Download PDF

Info

Publication number
SU942115A1
SU942115A1 SU803003314A SU3003314A SU942115A1 SU 942115 A1 SU942115 A1 SU 942115A1 SU 803003314 A SU803003314 A SU 803003314A SU 3003314 A SU3003314 A SU 3003314A SU 942115 A1 SU942115 A1 SU 942115A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
input
signal
block
inputs
Prior art date
Application number
SU803003314A
Other languages
English (en)
Inventor
Марина Владимировна Богдановская
Александр Петрович Жарков
Николай Владимирович Синицын
Original Assignee
Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт filed Critical Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority to SU803003314A priority Critical patent/SU942115A1/ru
Application granted granted Critical
Publication of SU942115A1 publication Critical patent/SU942115A1/ru

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  проверки преобразователей угла поворота вала в код Баркера. Известно устройство дл  проверки преобразователей угла поворота вала в код, содержащее двигатель, формиро ватели импульсов, дифференцирующие цепи, элементы ИЛИ, элементы И-НЕ, триггеры, счетчик, дешифратор нулевого кванта f 1 }. Недостатком устройства  вл етс  ограниченные функциональные возможности из-за невозможности проверки отдельных разр дов в преобразовател  угла поворота вала в код. Известно устройство дл  автоматической проверки преобразовател  валкод с параллельным выходнымКОДОМ, содержащее блоки опр еделени  неиспра ностей разр дов кода, выполненных на двух 3)-триггерах, элементе задерж ки и элемент И, элементы индикации и элемент ИЛИ С2. Недостатками этого устройства  вл ютс  ограниченные функциональные возможности из-за невозможности проверки п дразр дов в преобразовател х угла поворота вала в код Баркера. Наиболее близким по технической сущности к предлагаемому  вл етс  устт ройство дл  проверки преобразовател  угла поворота вала в код, содержащее инверторы, дешифратор.нулевого кванта , элемент ИЛИ и блок определени  неисправностей разр да кода, выполненного на двух D-триггерах, элементе И и элементе И-НЕ СЗЗ. Недостатками этого,устройства  в ютс  ограниченные функциональные возможности из-за невозможности проверки правильности следовани  подразр дов в прербразователе угла поворота вала в код Баркера.
Цель изобретени  - расширение функциональных возможностей устройства за счет обеспечени  проверки правильности чередовани  кодов подраэр дов в преобразователе угла поворота вала в код Баркера.

Claims (3)

  1. Поставленна  цель достигаетс  за счет того, что в устройство дл  проверки преобразователей угла поворота вала в код, содержащее блок формирова-ю ии  сигналов, блоки определени  неисправностеи разр дов кода, соответствующих числу разр дов кода контролируемого преобразовател  угла поворота вала в код, деши(|)ратор, выход которого соединен с входами установки нул  блоков определени  неисправностей разр дов кода, выходы контролируемого преобразовател  угла поворота вала в код Баркера соединены с соответствующими входами блока формировани  сигналов , введены дополнительные блоки определени  неисправностей разр дов кода, соответствующих числу на одно меньшее, чем число разр дов кода контролируемого преобразовател  угла поворота вала в код и блок эталонных сиг налов, выход пр мого сигнала первого разр да блока формировани  сигналов соединен с первым входом первого бло ка определени  неисправностей Оразр дов кода, выход инверсного сигнала (Первого разр да блока формировани  Сигналов соединен с первым входом пе вого дополнительного блока определени  неисправностей разр дов кода, с входом блока эталонных сигналов и с первым входом дешифратора, выходы пр мых сигналов блока эталонных сигналов соединены с первыми входами других блоков определени  неисправностей разр дов кода, выходы инверсных сигналов блока эталонных сигналов соединены с первыми входами других дополнительных блоков определени  неисправностей разр дов кода, выходы пр мых сигналов отстающих подразр дов блока формировани  сигна лов Соединены с вторыми входами соответствующих блоков определени  неисправностей разр дов кода и соответствующими входами дешифратора, выхрды инверсных сигналов, отстающих подразр дов блока формировани  си налов соединены с третьими входами блоков определени  неисправностей ра р дов кода, выходы пр мых сигналов опережающих подразр дов блока формировани  сигналов соединены с вторыми входами дополнительных блоков определени  неисправностей разр дов кода, выходы инверсных сигналов one-, режающих подразр дов соединены с тре|1 тьими входами дополнительных блоков определени  неисправностей разр дов кода, выход дешифратора соединен с входами установки нул  дополнительных блоков определени  неисправностей 15 разр дов кода. Кроме этого, в блокопределени  неисправностей разр довкода, содержащий первый О-триггер,первый вход которого соединен с первым входом блока определени  неисправностей разр дов кода, второй О-триггер, первый вход которого соединен с третьим входом блока определени  неисправностей, введены элемент ИЛИ и RS-триггер, второй вход второго D-триггера соединен с первым входом первого D-триггера , второй вход которого соединен с третьим входом блока определени  неисправностей разр дов кода, а выход - с первым входом элемента ИЛИ, выход второго 0-триггера соединен с вторым входом элемента ИЛИ, выход которого соединен с первым входом 9 триггера , второй вход которого соединен со входом установки нул  блока определени  неисправностей разр дов кода, выход ) RS-триггера соединен с выходом блока определени  неисправностей разр дов На чертеже показана функциональна  Схема устройства дл  проверки преобразователей угла поворота вала в код. Устройство дл  контрол  преобразо вателей угла поворота вала в код содержит контролируемый W-разр дный преобразователь 1 угла поворота вала в код Баркера, двигатель 2, блок 3 формировани  сигналов, состо щий из элементов 3.i-3(2N-l) формировани  пр мого и инверсного сигналов, дешифратор , блоки 5.1-5.(2N-2) определени  неисправностей разр дов кода, блок 6 эталонных сигналов, состо щий из триггеров 7.1-7.(2N-3) со счетным входом, каждый из блоков 5.1-5.(2N-2) определени  неисправностей разр дов кода состоит из двух синхронныхР-триггерое 8 и 9f элемента ИЛИ 10, RS-триггера 11, и имеет четыре входа, первый - вход эталонного сигнала 12, второй - вход пр мого сигнала 13, третий - вход инверсного сигнала Т, четвертый установочный 15. вход 59 Устройство дл  проверки преобразогЪателей угла поворота вала в код Баркера работает следущим образом. Вал испытуемого преобразовател  1 угла поворота вала в код Баркера приводитс  во вращение двигателем 2. Сни маемый с преобразовател  1 код Баркера поступает на элементы 3.(2М-1 формировани  пр мого и инверсного сигналов по каждому подразр ду преобразовател  1. Началом проверки  вл етс  такое значение выходного кода преобразовател  1, при котором пр мые сигналы Отстающих подразр дов и инверсный сигнал первого разр да на выходе блока 3 имеют единичное значение При поступлении этой кодовой комбинации на входы дешифратора k на его выходе образуетс  нулевой сигнал, который поступает на установочные вхо ды 15 блоков 5..(2N-2) определени  неисправностей разр дов кода и осуществл ет предварительную установку RS-триггеров 11 в исходное нулевое состо ние. Пр мые и инверсные сигналы отстающих и опережающих подразр дов , начина  с второго разр да, поступают соответственно на 13 и Т входы блоков 5..(2N-2) определени  неисправностей разр дов кода, где осу ществл етс  сравнение сигналов преобразовател  1, сформированных в блоке 3 с эталонными сигналами, которые поступают на первые входы 12 блоков 5..(2N-2), При сравнении передними фронтами пр мых и инверсных сигналов, снимаемых с блока 3 осуществл етс  запись значени  эталонного сигнала в О-триггеры 8 и 9. Дл  получени  эталонных сигналов используетс  сигнал первого младшего разр да . Причем, дл  второго разр да используют пр мое и инверсное значение сигнала первого разр да соответственно дл  отстающего и опережающего лодразр дов. Эталонный сигнал после-дующих разр дов, начина  с третьего, получают путем делени  на две частоты инверсного сигнала первого разр да в блоке эталонных сигналов 6 с по мощью триггеров 7.1-7.(2N-3). На сче ный вход триггера 7.1 блока 6 сигнал поступает с первого инверсного выхода блока 3. Сигнал с пр мого выхода этого триггера 7.1 подаетс  на счетный вход последующего и так -далее дл получени  эталонных сигналов контрол остальных разр дов. -.Инверсные сигналы триггеров 7.1-7(2N-3) служат дл  54 контрол  отстающих подразр дов, а пр мые эталонные сигналы дл  контрол  опережающих подразр дов. При правильном чередовании кода момент смены кода совпадает с нулевым значением эталонного сигнала, который записываетс  в О триггер; 8, а затем проходит через элемент ИлИ 10 и не измен ет состо ни  RS-триггера 11. В случае нарушени  правильности чередовани  кода в каком-нибудь подразр де любого разр да момент смены кода смещаетс  в зону единичного значени  эталонного сигнала и поэтому в один из D-триггеров 8 или 9 в зависимости от того, какой фронт сигнала преобразовател  смещает;с , передний или задний , записываетс  единичный сигнал, который пройд  через элемент ИЛИ 10 устанавливает RS-триггер 11 также в единичное состо ние. Единичный сигнал на выходе RS-триггера сохран етс  до конца контрол , что позвол ет определить неисправные подразр ды преобразовател  угол-код Баркера. Предлагаемое устройство может найти широкое применение при наладке, настройке , контроле и проверке преобразователей угол-код. Сигналы неисправности , которые получают по каждому подразр ду в случае необходимости, можно объединить с целью выделени  общего сигнала неисправности всего преобразовател . Этот сигнал может быть использован дл  записи кода, при котором нарушилось его правильное чередование, а также дл  подсчета числа сбойных кодовых комбинаций. Дocтoинcтвa w предложенного устройства  вл ютс  проста  схемна  реализаци , не требующа  применени  сложных устройств и высокоточного оборудовани , что приводит к снижению стоимости устройства и повышению надежности проверки, а также работа устройства как в ручном, так и в автоматическом режимах. Формула изобретени  1. Устройство дл  проверки преобразователей угла поворота вала в код содер 1 ащее блок формировани  сигналов , блок определени  неисправностей разр дов кода, дешифратор, выход которого соединен с входами установки нул  блоков определени  неисправное-. тей разр дов кода, соответствующим числу разр дов контролируемого преобразовател  угла поворота вала в
    79
    код, выходы контролируемого преоб рээовател  угла поворота вала в код соединены с соответствующими входами блока,формировани  сигналов, отличающеес  тем, что, с целью расширени  функциональных возможностей в него введены дополнительные блоки определени  неисправностей разр дов кода по числу на единицу меньше , чем число разр дов контролируемого преобразовател  угла поворота вала в код и блок эталонных сигналов, выхо пр мого сигнала первого разр да блока формировани  сигналов соединен с первым входом первого блока определе ни  неисправностей разр дов кода, выход инверсного сигнала .первого разр да блока формировани  сигналов соединен с первым входом первого дополнительного блока определени  неисправ ностей разр дов кода, с входом блока эталонных сигналов и с первым входом дешифратора, выходы пр мых сигнахюв блока эталонных сигналов соединены с первыми входами других блоков определени  неисправностей разр дов кода , выходы инверсных сигналов блока эталонных сигналов соединены с первыми входами других дополнительных блО ков определени  неисправностей разр дов кода, выходы пр мых сигна1юв отстающих подразр дов блока формировани  сигналов соединены с вторыми входами соответствующих блоков определени  неисправностей разр дов кода и соответствующими входами дешифратора , выходы инверсных сигналов отстающих подразр дов блока формировани  сигналов соединены с третьими входами блоков определени  неисправностей разр дов кода, выходы пр мых сигналов опережаюи их подразр дов блока формировани  сигналов соединены с вторыми входами дополнительных блоков опре58
    делени  неисправностей разр дов кода,, выходы инверсных сигналов опережающих подразр дов .соединены с третьими входами дополнительных блоков определени  неисправностей разр дов кода, выход дешифратора соединен с входами установки нул  дополнительных блоков определени  неисправностей разр дов кода.
  2. 2. Устройство по п. 1, о т л и чающеес  тем, что в блок определени  неисправностей разр дов , содержащий первый D-триггер, пер вый вход которого соединен с первым входом блока определени  неисправностей разр дов кода, второй D-триггер, первый вход которого соединен с третьим входом блока определени  неисправностей, введены элементы ИЛИ и RS-триггер,второй вход второго О-триггера соединен с первым входом первого О-триггера, второй вход которого соединен с третьим входом блока определени  неисправностей разр дов кода, а выход - с первым входом элемента ИЛИ, выход второго О-триггера соединен с вторым входом элемента ИЛИ, выход которого соединен с первым входом RS-триггера , второй вход которого соединен с входом установки нул  блока определени  неисправностей разр дов кода, выход RS-трйггера соединен с выходом блока определени  неисправностей разр дов кода.
    Источники информации, прин тые во внимание при экспертизе
    1.Авторское свидетельство СССР по за вке Vf 296 232/18-2,
    кл. G 08 С 25/00, 1980,
    2.Авторское свидетельство СССР N- 362333, кл. .G 08 С 9/00, 19б9.
  3. 3.Авторское свидетельство СССР по за вке № 2967606/18-2,
    кл. G 08 С 25/00, 1980 (прототип).
    3.1
    3.2
    3.3
    7.1
    ЗА
    3.5
    S.I
    12
    8
    W
    li
    4s
    9.2
    iZ
    I
    ff.J
    ZT
    /
    II
    V5
    7(2ы-3)
    3.2N-2 3.2 N-i
    //
    IT
    S.(ff3) .
    //
    13,
    5.12н-2)
SU803003314A 1980-11-12 1980-11-12 Устройство дл проверки преобразователей угла поворота вала в код SU942115A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803003314A SU942115A1 (ru) 1980-11-12 1980-11-12 Устройство дл проверки преобразователей угла поворота вала в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803003314A SU942115A1 (ru) 1980-11-12 1980-11-12 Устройство дл проверки преобразователей угла поворота вала в код

Publications (1)

Publication Number Publication Date
SU942115A1 true SU942115A1 (ru) 1982-07-07

Family

ID=20925730

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803003314A SU942115A1 (ru) 1980-11-12 1980-11-12 Устройство дл проверки преобразователей угла поворота вала в код

Country Status (1)

Country Link
SU (1) SU942115A1 (ru)

Similar Documents

Publication Publication Date Title
SU942115A1 (ru) Устройство дл проверки преобразователей угла поворота вала в код
SU936005A1 (ru) Устройство дл контрол преобразователей угла поворота вала в код
SU1279063A1 (ru) Устройство дл автоматической проверки преобразовател угла поворота вала в код
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU1148009A1 (ru) Устройство дл контрол цифровых блоков
SU1676076A1 (ru) Устройство дл контрол серий импульсов
SU548862A1 (ru) Устройство дл диагностики неисправностей в логических схемах
SU1252930A2 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1084801A1 (ru) Устройство дл индикации отказов в резервированных системах
SU1134940A1 (ru) Устройство дл контрол блоков синхронизации
SU1264186A1 (ru) Устройство дл контрол цифровых блоков
SU696463A1 (ru) Устройство дл автоматического контрол и поиска неисправностей
SU1048579A1 (ru) Устройство дл контрол счетчика
SU1171797A1 (ru) Сигнатурный анализатор
SU550632A1 (ru) Устройство управлени обменом информацией
SU815948A2 (ru) Датчик испытательных комбинацийпАРАллЕльНОгО КОдА
SU1111168A1 (ru) Устройство дл формировани и регистрации сигналов неисправности
SU1256195A1 (ru) Счетное устройство
SU1251082A1 (ru) Устройство дл контрол логических блоков
SU1265993A1 (ru) Распределитель импульсов с контролем
SU875390A1 (ru) Устройство дл контрол логических блоков
SU723578A1 (ru) Устройство дл контрол логических блоков
SU1495799A1 (ru) Сигнатурный анализатор дл поиска перемежающихс неисправностей
SU1348758A1 (ru) Устройство дл контрол и диагностики многоканальной цифровой аппаратуры