SU930630A1 - Device for monitoring pulse train - Google Patents
Device for monitoring pulse train Download PDFInfo
- Publication number
- SU930630A1 SU930630A1 SU802949360A SU2949360A SU930630A1 SU 930630 A1 SU930630 A1 SU 930630A1 SU 802949360 A SU802949360 A SU 802949360A SU 2949360 A SU2949360 A SU 2949360A SU 930630 A1 SU930630 A1 SU 930630A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- elements
- inputs
- input
- output
- outputs
- Prior art date
Links
Landscapes
- Train Traffic Observation, Control, And Security (AREA)
Description
1one
Изобретение относитс к импульсной 1 технике и может быть использовано в устройствах автоматики и вычислительной техники.The invention relates to a pulsed 1 technique and can be used in automation and computing devices.
Известно устройство дл контрол последовательности импульсов, содер жащее три входные 1чины, четыре элемента И, три элемента запрета, элемент ИЛИ,а также три формировател импульсов и одновибратор.A device for controlling a sequence of pulses is known, which contains three input inputs, four AND elements, three prohibition elements, an OR element, as well as three pulse makers and a one-shot.
Входы трех двухвходовых элементов И подключены к соответствующим входным шинам и входу трехвходового элемента И, а выходы соединены с входами трехвходового элемента ИЛИ и с входами трех соответствующих дифференцирующих формирователей импульсов, выходы которых подключены к разрешающим входам соответствующих трех элементов запрета, запрещающие входы KOTOpbix соединены с выходом одновибратора , вход которого подклю-чен .к выходу трехвходового элемента И.. .The inputs of the three two-input elements And are connected to the corresponding input buses and the input of the three-input element And, and the outputs are connected to the inputs of the three-input element OR and to the inputs of three corresponding differentiating pulse drivers, the outputs of which are connected to the enabling inputs of the three prohibition elements that prohibit the KOTOpbix inputs are connected to the output one-shot, the input of which is connected to the output of the three-input element And ...
Данное устройство позвол ет контролировать одновременно три последовательности импупьсов,которые поступают на гри входные шины по трем каналам l3.This device allows you to simultaneously control three sequences of impuces that are fed to the grip input buses through three channels l3.
Однако в этом устройстве контролируетс только факт исчезновени импульсов и только в одном из каналов Определить номер канала, в котором произошел сбой, не представл етс However, in this device, only the fact of the disappearance of pulses is monitored and only in one of the channels to determine the number of the channel in which the failure occurred is not represented.
10 возможным.10 possible.
Наиболее близким по технической сущности к изобретению вл етс уст .ройство дл контрол последовательности импульсов, содержащее три вход15 ные шины, элемент заДержки, три эле 1ента запрета, три элемента И и три элемента ИЛИ, а также мажоритарный элемент, четыре дифференцирующих формировател , три RS-триггера и одмовибратор.The closest in technical essence to the invention is a device for controlling a sequence of pulses, containing three busbars, a delay element, three prohibition elements, three AND elements and three OR elements, as well as a majority element, four differentiating formers, three RSs. -trigger and odmovibrator.
Вход одновибратора подключен к выхсзду. мажоритарного элемента, а вы- ход однови.братора через один из фор-,; 39 мирователей импульсов и элемент задержки соединен с R-входами каждого из трех RS-триггеров, а выход указанного дифференцирующего формировател соединен с вторыми входами каждого из двухвходовых элементов И. S-входы RS-триггеров подключены к источникам входных импульсов через , три соответствующих дифференцирующих формировател , а инверсные выходы RS-триггеров .подключены к первым входам трех соответствующих двухвходовых элементов И. Выходы двухвходовых элементов И подключены к соответствующим вторым входам трех элементов ИЛИ, первые входы которых соединены с выходами соответствующих элементов запрета M. В известном устройстве имеетс возможность не только контролировать три последовательности импульсов одновременно , но и вы вл ть по вление лишнего импульса, который может быть сигнал помехи. Однако, конструктивные особеннос ти выполнени этого устройства не позвол ют определить номер канала , в котором пропал сигнал. Кроме того, в данном устройстве не контролируетс пор док поступлени импульсных последовательностей. Эти недостатки известных устройст снижают достоверность контрол последовательности импульсов. Цель изобретени - повышение достоверности контрол . Поставленна цель достигаетс тем, что в устройство дл контрол последовательности импульсов, содер жащее три входные шины, элемент задержки , три элемента запрета, два элемента ИЛИ и три элемента И, допол нительно введены ( К -З) входных шин (N-з элементов запрета ,( N-З) эле- ментов И, индикатор и коммутатор,вход которого соединен с выходом первого элемента ИЛИ и через элемент задерж . ки с первыми входами элементов И, вторые входы которых подключены к выходам соответствующих элементов запрета, первые входы которых соединены с выходами коммутатора, а вторые входы подключены к входным шинам И входам первого элемента ИЛИ, при этом выходы элементов И соединены с входами второго элемента ИЛИ и инди катора. На чертеже приведена структурна схема устройства дл контрол последовательности импульсов. Устройство содержит входные шины 1 , первый элемент ИЛИ 2, коммутатор . 3, элементы запрета, элементы И 5/(5|1 , второй элемент ИЛИ 6, элемент 7 задержки, индикатор 8. Первый N - входовой элемент ИЛИ 2 входами поканально соединен с соответствующими входными шинами 1, а выходом подключен к входу коммутатора 3. Выходы коммутатора 3 поканально соединены с соответствуюи4ими первыми входами элементов запрета, вторые входы которых поканально подключены к соответствующим входным шинам 1 . Выходы элементов А,- tj запрета соединены поканально с соответствующими вторыми входами элементов И , первые входы которых через элемент 7 задержки подключены ко входу коммутатора 3. Выходы элементов И поканально соединены с соответствующими входами второго N -входового элемента ИЛИ 6 и соответствующими входами индикатора 8. Индикатор 8 может состо ть, например , из многовходового буферного регистра, входы которого вл ютс вхо. дами индикатора, а к каждому выходу этого регистра подключен светодиод, соответствующий номеру определенного канала, и триггера блокировани . Выходом устройства вл етс выход второго N -входового элемента ИЛИ 6. Устройство дл контрол последовательности импульсов работает следующим образом. Контролируемый сигнал первого канала с первой входной шины 1 поступает одновременно на первый вход элемента 2 ИЛИ и на второй вход первого элемента 4 запрета. С выхода элемента ИЛИ 2 контролируемый си1- нал поступает на вхой коммутатора 3При совпадении контролируемого сигнала, пришедшего с выхода коммутатора 3 из первый вход соответствующего элемента k/( запрета, с сигналом , пришедшим непосредственно с первой входной шины 1 на второй вход элемента 4 запрета, на выходе элемента ц запрета возникает нулевой потенциал, свидетельствующий о том, что поступил сигнал с первого канала . С приходом сигнала с второго канала в коммутатор 3, коммутатор 3 переключаетс во второе состо ние, т.е. на втором выходе коммутатора 3 по вл етс сигнал 1, который аналогичным образом сравниваетс с сигналом, поступившим непосредственно с второй входной шины. Така последовательность работы сохран етс до прихода сигнала с N-ro канала от N -ой шины. С приходом этого сигнала коммутатор 3 устанавливаетс в исходное состо ние, после чего цикл контрол возобновл етс . При отсутствии сигнала, например, со второго канала и поступлении си1- нала по третьему каналу, коммутатор 3 переключаетс во второе состо ние (1 на втором выходе). Этот сигнал поступает на вход элемента 4 запрета С приходом сигнала с третьего канала на выходе элемента Ад запрета по вл етс сигнал несоответстви в виде высокого уровн . Импульсные сигналы несоответстви с выходом элементов k f запрета после срабатывани элемента задержки 7 поступают через соответствующие элементы И соответствующие входы второго N -вхо дового элемента ИЛИ 6 и одновременно на индикаторе 8 фиксируетс номер канала, в котором произошел сбой (загораетс соответствующий светодиод),и индикатор блокируетс по входам три гером блокировани . На выходе второго элемента ИЛИ 6 (этот выход вл етс выходом устройства) по вл ютс сигналы , свидетельствующие о нарушении по р дка последовательности импульсов. В случае по влени лишнего импульса в одном из каналов, коммутатор 3 переключаетс в следующее состо ние, в то врем как импульс по следующему каналу еще не поступает, в св зи с чем на выходе соответствующего элемента 44- k запоета возникает сигнал несоответстви в виде высокого уровн который поступает через соответствующий элемент И 5ц 5f на индикатор 8, где зафиксируетс номер канала, в котором.произошел сбой. Сигналы с выходов элементов И 5{- 5 поступают также на соответствующие входы второго элемента ИЛИ 6, на выходе которого по вл етс сигнал, свидетельствующий о нарушении пор дка последовательности импульсов. Дл предотвращени по влени ложного сигнала в момент переключени коммутатора 3 в следующее состо ние. 06 прохождение сигналов, поступающих с выходов элементов Ц- Ut) запрета на входы элементов И 5 5, будет разрешено импульсными сигналами, поступающими на эти элементы через определенную -задержку с выхода элемента ИЛИ 2 через элемент 7 задержки, В качестве коммутатора 3 могут быть использованы различного вида счетчики или регистры. Предлагаемое устройство обеспечивает возможность определени номера канала, по крторому поступает {или не поступает) контролируемый сигнал, а также проследить пор док прохождени импульсных последовательностей по каналам, что повышает достоверность контрол . Кроме того, оно позвол ет контролировать пор док прохождени импульсных последовательностей по каналам без ограничени длительности, частоты и фазы поступаюи их последовательностей , что расшир ет область применени устройства в различных отрасл х народного хоз йства. формула изобретени Устройство дл контрол последовательности импульсов, содержащее -три входные шины, элемент задержки, три элемента запрета,два элемента ИЛИ и три элемента И, о т л и ч а ющ е е с тем, что,с целью повышени достоверности контрол , в него дополнительно введены (N-3) входных шин,( N-З) элементов запрета (N-3) элементов И, индикатор и коммутатор, вход которого соединен с выходом первого элемента ИЛИ и через элемент задержки .с первыми входами элементов И, вторые входы которых подключены к выходам сЬответствующих элементов запрета, первые входы которых соединены с выходами коммутатора, а вторые входы подключены к входным шинам и входам первого элемента ИЛИ, при этом выходы элементов И соединены с входами второго.элемента ИЛИ и индикатора. Источники информации,, рин тые во внимание при экспертизе 1.Авторское свидетельство СССР . ff itl6850, кл. Н 03 К 5/19, 1971. 2.Авторское сГвидетельство СССР № 558392, кл. Н 03 ( 5/19, 1975.The one-shot input is connected to the output. the major element, and the output of a single bite through one of the for- ,; 39 pulse impulses and a delay element are connected to the R-inputs of each of the three RS-flip-flops, and the output of the specified differentiating driver is connected to the second inputs of each of the two-input elements I. The S-inputs of the RS-flip-flops are connected to the input pulse sources through three corresponding differentiating drivers , and the inverse outputs of the RS flip-flops are connected to the first inputs of the three corresponding two-input elements I. The outputs of the two-input elements AND are connected to the corresponding second inputs of the three elements OR, the first the inputs of which are connected to the outputs of the corresponding prohibition elements M. In the known device, it is possible not only to control three sequences of pulses at the same time, but also to reveal the appearance of an extra pulse, which can be an interference signal. However, the design features of this device do not allow to determine the number of the channel in which the signal disappeared. In addition, the order of arrival of pulse sequences is not monitored in this device. These disadvantages of the known devices reduce the reliability of the control pulse sequence. The purpose of the invention is to increase the reliability of the control. The goal is achieved by the fact that a device for controlling a pulse sequence, containing three input buses, a delay element, three prohibition elements, two OR elements and three AND elements, is additionally introduced (K-3) input buses (N-3 prohibition elements , (N-З) elements I, indicator and switch, the input of which is connected to the output of the first element OR and through the delay element ki with the first inputs of elements AND, the second inputs of which are connected to the outputs of the corresponding prohibition elements, the first inputs of which are connected to exits comm the second inputs are connected to the inputs of the first OR element and the indicator.The drawing shows a block diagram of the device for controlling the pulse train.The device contains the input bus 1, the first element OR 2, switch. 3, prohibition elements, AND 5 / elements (5 | 1, second element OR 6, delay element 7, indicator 8. First N - input element OR 2 inputs are connected per channel to the corresponding input buses 1, and output is connected to the entrance to mmutator 3. The outputs of the switch 3 are connected per channel to the corresponding first inputs of the prohibition elements, the second inputs of which are connected per channel to the corresponding input buses 1. The outputs of the prohibition elements A, tj are connected per channel to the corresponding second inputs of the AND elements, the first inputs of which are connected via the delay element 7 to the input of the switch 3. The outputs of the AND elements are per channel connected to the corresponding inputs of the second N-input element OR 6 and the corresponding inputs of the indicator 8. The indicator 8 may consist, for example, of a multi-input buffer register whose inputs are inputs. indicator, and to each output of this register is connected an LED corresponding to the number of a certain channel, and a blocking trigger. The output of the device is the output of the second N-input element OR 6. The device for controlling the pulse train operates as follows. The monitored signal of the first channel from the first input bus 1 is fed simultaneously to the first input of element 2 OR and to the second input of the first ban element 4. From the output of the element OR 2, the controlled signal arrives at the second switch 3 When the controlled signal that came from the output of switch 3 coincides with the first input of the corresponding element k / (prohibition, with the signal that came directly from the first input bus 1 to the second input of prohibition element 4, A zero potential arises at the output of the inhibit element q, indicating that the signal came from the first channel.With the arrival of the signal from the second channel to switch 3, switch 3 switches to the second state, i.e. a switch 1 appears in a similar manner to a signal received directly from the second input bus. This work sequence is preserved until the signal arrives from the N-ro channel from the N-th bus. With the arrival of this signal, switch 3 is reset to the original the state, after which the monitoring cycle is resumed. In the absence of a signal, for example, from the second channel and the arrival of a signal on the third channel, the switch 3 switches to the second state (1 on the second output). This signal is fed to the input of the prohibition element 4 With the arrival of the signal from the third channel, the output of the prohibition element Ad appears in the form of a discrepancy in the form of a high level. The impulse signals are inconsistent with the output of the inhibit elements kf after the triggering of the delay element 7 is received through the corresponding elements AND the corresponding inputs of the second N-input element OR 6 and simultaneously the indicator 8 records the channel number in which the failure occurred (the corresponding LED lights up) and the indicator is blocked at the entrances three blocking rods. The output of the second element, OR 6 (this output is the output of the device), signals appear indicating a violation of a series of pulses. In the event of an extra pulse in one of the channels, the switch 3 switches to the next state, while the pulse on the next channel is not yet received, due to which a mismatch signal appears in the output of the corresponding element 44-k The level that enters through the corresponding element AND 5c 5f to the indicator 8, where the channel number in which the failure has occurred is fixed. The signals from the outputs of the AND 5 {- 5 elements also arrive at the corresponding inputs of the second element OR 6, at the output of which a signal appears indicating a violation of the order of the pulse sequence. To prevent the appearance of a spurious signal at the moment of switching the switch 3 to the next state. 06 the passage of signals from the outputs of the elements C-Ut) prohibition of the inputs of the elements And 5 5, will be allowed by pulsed signals arriving at these elements through a certain delay of the output of the element OR 2 through the delay element 7, As the switch 3 can be used various types of counters or registers. The proposed device makes it possible to determine the number of the channel, the controlled signal comes in {or not), as well as track the sequence of the pulse sequences through the channels, which increases the reliability of the control. In addition, it allows you to control the order of passage of pulse sequences through the channels without limiting the duration, frequency and phase of the incoming sequences and sequences, which expands the scope of application of the device in various districts of the national economy. Claims An apparatus for controlling a sequence of pulses, comprising three input buses, a delay element, three prohibition elements, two OR elements and three AND elements, so that, in order to increase the reliability of the control, it additionally introduces (N-3) input buses, (N-3) prohibition elements (N-3) AND elements, an indicator and a switch, whose input is connected to the output of the first OR element and through the delay element with the first inputs of the AND elements, the second the inputs of which are connected to the outputs of the corresponding elements of the the first inputs of which are connected to the switch outputs, and the second inputs are connected to the input buses and inputs of the first OR element, while the outputs of the AND elements are connected to the inputs of the second OR element and the indicator. Sources of information, rintye taken into account in the examination 1. The author's certificate of the USSR. ff itl6850, cl. H 03 K 5/19, 1971. 2. USSR authorization certificate № 558392, cl. H 03 (5/19, 1975.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802949360A SU930630A1 (en) | 1980-06-30 | 1980-06-30 | Device for monitoring pulse train |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802949360A SU930630A1 (en) | 1980-06-30 | 1980-06-30 | Device for monitoring pulse train |
Publications (1)
Publication Number | Publication Date |
---|---|
SU930630A1 true SU930630A1 (en) | 1982-05-23 |
Family
ID=20905532
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802949360A SU930630A1 (en) | 1980-06-30 | 1980-06-30 | Device for monitoring pulse train |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU930630A1 (en) |
-
1980
- 1980-06-30 SU SU802949360A patent/SU930630A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU930630A1 (en) | Device for monitoring pulse train | |
SU1175021A1 (en) | Device for checking pulse sequence | |
SU1420653A1 (en) | Pulse synchronizing device | |
SU790231A1 (en) | Pulse train monitoring device | |
SU978342A1 (en) | Switching device | |
SU855973A1 (en) | Single pulse shaper | |
SU959082A1 (en) | Multi-channel priority device | |
SU558273A1 (en) | Two-channel time pulse separation device | |
SU680157A1 (en) | Device for monitoring two pulsed generators | |
SU1739492A1 (en) | Device for separating first and latest pulses in train | |
SU741441A1 (en) | Pulse synchronizing device | |
SU549889A1 (en) | Dual channel switch | |
SU807491A1 (en) | Counter testing device | |
RU2069450C1 (en) | Device for time-division multiplexing of two pulse signals | |
SU822339A1 (en) | Pulse duration discriminator | |
SU1193672A1 (en) | Unit-counting square-law function generator | |
SU843197A1 (en) | Device for discriminating pulse train | |
SU1233271A1 (en) | Multichannel device for time discrimination of pulsed signals | |
SU1442972A1 (en) | Apparatus for tolerance control of time interval duration | |
SU1691938A1 (en) | Pulse sequence discriminator | |
SU1665506A1 (en) | Device for determining the sum, difference and difference sign of two frequencies | |
SU930628A1 (en) | Pulse discriminator | |
SU832715A1 (en) | Pulse monitoring device | |
SU1718372A2 (en) | Device to extract and subtract first pulse out of series | |
SU1256177A1 (en) | Pulse-frequency signal distributor |