SU915075A1 - Вычислительное устройствоi - Google Patents
Вычислительное устройствоi Download PDFInfo
- Publication number
- SU915075A1 SU915075A1 SU802974404A SU2974404A SU915075A1 SU 915075 A1 SU915075 A1 SU 915075A1 SU 802974404 A SU802974404 A SU 802974404A SU 2974404 A SU2974404 A SU 2974404A SU 915075 A1 SU915075 A1 SU 915075A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- inputs
- control
- Prior art date
Links
Landscapes
- Geophysics And Detection Of Objects (AREA)
Description
Изобретение относится к вычисли' тельной технике и предназначено длд использования в сейсморазведке при геофизических исследованиях методом общей глубинной точки для определения паспортных данных сейсмограмм.
Известны вычислительные устройства, предназначенные для использования в устройствах обработки дискретной информации и управления. Эти устройства не могут быть использованы без существенных изменений, для вычислений числовых параметров по выбранным алгоритмам,которые применимы для сейсморазведочных работ методом общей глубинной точки из-за большого количества постоянно меняющихся операндов, связанных определенным законом, зависящим от принятой системы наблюдений [1] и [2].
Наиболее близким к предлагаемому является вычислительное устройство, содержащее генератор импульсов, вычитающие счетчики, предназначенные
2
для записи слагаемых в виде параллельного двоичного кода, дешифраторы нуля, элементы И, выходы которых соединены со счетными входами вычитающих счетчиков, схему переключений, причем один выход схемы переключений через один из элементов И подключен к счетному входу второго разряда суммирующего счетчика, а второй выход - через другой элемент И к счетному входу первого разряда суммирующего счетчика[3],
Это устройство непосредственно не может быть использовано для обеспечения автоматического вычисления паспортных данных регистрируемых сейсмограмм из-за отсутствия операций вычитания двоичных чисел и наличия узла автономного циклического управления процессом вычислений, работающего по заданному алгоритму, а также схемы автоматического занесения в рабочий счетчик исходных данных.
3 9
Цель изобретения - расширение
области применения устройства за
счет обеспечения автоматического вычисления паспортных данных регистрируемых сейсмограмм.
Цель достигается тем, что вычислительное устройство, содержащее счетчики импульсов, дешифратор нуля и элементы И, дополнительно содержит регистр результата, два триггера управления, счетчик циклов, дешифратор циклов, мультиплексор и делитель частоты, причем выходы первого и второго элементов И соединены с управляющими входами первого и второго счетчиков импульсов соответственно, выход первого триггера управ•ления соединен с первыми входами первого, второго и третьего элементов И и с входом счетчика циклов, выход которого соединен с входом дешифратора циклов и управляющим входом мультиплексора, вход которого соединен с информационным входом второго счетчика импульсов и входом дешифратора нуля, выход которого соединен с первыми входами четвертого и пятого элементов И, выходы которых соединены с суммирующим и вычитающим входами первого счетчика импульсов соответственно, первый выход дешифратора циклов соединен с вторым входом третьего элемента И, выход которого соединен с управляющим входом регистра результата, второй выход дешифратора циклов соединен с вторым входом первого элемента И'и с одним входом второго триггера управления, выходы которого соединены с вторыми входами четвертого и пятого элементов И, выход делителя частоты соединен с счетным входом второго счетчика импульсов, информационный вход мультиплексора соединен с первым информационным входом устройства, другой вход второго триггера управления соединен с вторым информационным входом устройства, информационный вход первого счетчика импульсов соединен с третьим информационным входом устройства, вход делителя частоты, третий вход четвертого элемента И, второй вход второго элемента И и один вход первого триггера управления соединены соответственно с первым, вторым, третьим и четвертым тактовыми входами устройства, третьи входы третьего и пятого элементов И соединены с третьим входом четвертого элемента
15075 4
И, выход первого счетчика импульсов соединен с информационным входом регистра результата, выход которого является выходом устройства, третий 5 вход первого элемента И соединен с вторым входом второго элемента И, другой вход первого триггера управления соединен с выходом переполнения второго счетчика импульсов.
Ю На чертеже представлена функциональная схема вычислительного устройства.
Устройство содержит реверсивный счетчик 1, вычитающий счетчик 2,
<5 мультиплексор 3, триггеры управления 4 и 5 счетчик циклов 6, дешифратор циклов 7, делитель частоты 8, регистр результата 9» дешифратор нуля 10, элементы И 11-15. информационные 20 входы 16, 17, 18, тактовые входы 19* 22 и выходы 23*
На чертеже показаны также не входящие- в состав устройства генератор импульсов 24 и распределитель им2$ пульсов 25, предназначенные для формирования четырех серий сдвинутых (друг относительно друга тактовых импульсов, подаваемых на входы 19“22 устройства.
30 I Устройство работает циклически по следующим алгоритмам:
ПТВ==»£[ПССт+(ПКК-К)еИ +ВнсСк«о1 П1К5=ьПССт+(ПКК-КИ, где ПТВ - пикет текущего взрыва дан*
35 ной расстановки наблюдений,
снимаемый с выхода 23;
Л1К - пикет первого канала расстановки, снимаемый с выхода 23;
ПССт - пикет стоянки сейсмостанции, подаваемый на информационный вход 18;
ПКК - величина, учитывающая смещение данной расстановки относительно начальной, подаваемая на информационный вход 16;
К - величина, связанная с базой наблюдений, подаваемая на информационный вход 16;
50 Вн” - величина, учитывающая смещение ПТВ от П1К, подаваемая на информационный вход 16 εί- - коэффициент, учитывающий
шаг расстановки наблюдений, устанавливаемый с помощью делителя частоты 8. Последовательность арифметических операций осуществляется счетчиком
5 9150
циклов 6 и дешифратором циклов 7,
выбор операций (сложение или вычитание) зависит от системы наблюдений
метода и осуществляется триггером
управления 5· 5
Устройство работает следующим образом.
Генератор импульсов 24 непрерывно вырабатывает последовательность импульсов, поступающих на распредели- 10 тель импульсов 25, на выходе которого образуются четыре серии сдвинутых по времени импульсов, используемых для управления и выполнения вычислений. В первом цикле мультиплексор 15
3 выдает код ПКК на входы счетчика 2, а импульс со входа 21 элемент И 12 по сигналу разрешения триггера 4 заносит этот код в вычитающий счетчик 2. Одновременно импульс со входа 20
21 заносит код ПССт в счетчик 1 через элемент И 11. Последующий импульс серии со входа 22 устанавливает триггер упразления 4 в состояние, исключающее дальнейшее занесение 25 кодов в счетчики 1 и 2. При этом дешифратор нуля 10 и триггер управления 5 выдают разрешение на прохождение импульсов со входа 20 через элемент И 13 на суммирующий вход ревер- зо сивного счетчика 1. Импульсы со входа 19 через делитель частоты 8 поступают на вход вычитающего счетчика 2. Таким образом, в счетчике 1 происходит суммирование с содержимым ко- 35
'да ПССт. После установки в "0" счетчика 2 на его выходе появляется импульс заема, который перебрасывает триггер управления 4. В результате в счетчике 1 оказывается сумма ПССт и 40 ПКК. При этом триггер управления 4 переключает счетчик циклов 6, который выдает разрешение дешифратору циклов 7 на переход, к следующему цг лу. Во втором цикле мультиплексор 3 , 45 выдает код К на входы вычитающего счетчика 2. Импульс со входа 21 заносит этот код в счетчик 2, а дешифратор нуля 10 и триггер управления 5 разрешают поступление импульсов со входа 20 через элемент И 14 на вычитающий вход реверсивного счетчика 1. Последующий импульс со входа
22 устанавливает триггер управления
4 в состояние, запрещающее дальнейшее поступление импульсов со входа 21 в· счетчик 2. В результате происходит вычитание из содержимого счетчика 1 содержимое счетчика 2 (код К).
75 6
Аналогично происходит вычисление и в третьем и четвертом циклах согласно алгоритмам вычисления. Завершается четвертый цикл. На элемент И 15 поступают разрешающие сигналы с дешифратора циклов 7 и триггера управления 4. Происходит поступление импульса со входа 20 на управляющий вход регистра результата 9· В регистр 9 заносится полученный результат из счетчика 1. Вычисленный код ПТВ в далинейшем поступает на выход 23.
Вычисление П1К происходит в первом и втором циклах. Занесение кодов П1К в регистр результата 9 происходит в третьем цикле. Таким образом, в регистре результата поочередно содержатся коды П1К и ПТВ, которые поступают на выход 23 и в дальнейшем индицируются цифровыми индикаторами.
Далее циклы вычислений повторяются, и при изменении одного или нескольких входных слагаемых соответственно изменяется и конечный результат.
Данное устройство решает задачу автоматического вычисления пикетов первого канала расстановки и пикетов возбуждения упругих колебаний на каждой физической точке. Числовые значения вычисленных параметров могут также записываться двоичным кодом на сейсмограмму во время регистрации сейсмической информации. Устройство обеспечивает автоматическое занесение в рабочий счетчик исходных данных, приведенные операции вычитания двоичных чисел, вычисление числовых параметров по выбранным алгоритмам.
Возможность циклически повторять арифметические процессы способствует значительному снижению вероятности ошибки вычислений конечного результата.
Устройство освобождает оператора сейсмостанции от многочисленных расчетов м повышает надежность идентификации сейсмических записей за счет исключения ошибок оператора при определении и записи паспортных данных регистрируемых сейсмограмм.
Claims (1)
- Формула изобретенияВычислительное устройство, содержащее счетчики импульсов, дешифраторнуля и элементы И, отличающе:/ 915075 8е с я тем, что, с целью расширения области применения данных регистрируемых сейсмограмм, устройство содержит регистр результата, два триггера управления,счетчик циклов,дешифратор циклов,мультиплексор и делитель частоты, при чем выходы первого и второго элементов И соединены с управляющими входами первого и второго счетчиков ” импульсов соответственно, выход первого триггера управления соединен с первыми входами первого, второго и третьего элементов И и с входом счетчика циклов, выход которого соединен с входом дешифратора циклов и управляющим входом мультиплексора, выход которого соединен с информационным входом второго счетчика импульсов и входом дешифратора нуля, выход которого соединен с первыми входами четвертого и пятого элементов И, выходы которых соединены с суммирующим и вычитающим входами первого счетчика импульсов соответственно, первый выход дешифратора циклов соединен с вторым входом третьего элемента И, выход которого соединен с управляющим входом регистра результата, второй выход дешифратора циклов соединен с вторым входом первого элемента И и с одним входом второго триггера управления, выходы которого соединены с вторыми входами четвертого и пятого элементов И, выход делителя частоты соединен со счетным входом второго счетчика импульсов, информа- 35ционный вход мультиплексора соединен с первым информационным входом устройства, другой вход второго триггера управления соединен с вторым информационным входом устройства, информационный вход первого счетчика импульсов соединен с третьим информационным входом устройства, вход делителя частоты, третий вход четI вертого элемента И, второй вход второго элемента И и один вход первого триггера управления соединена» соответственно с первым, вторым, третьим и четвертым тактовыми входами уст-. ройства, третьи входы третьего и пятого элементов И соединены с третьим входом четвертого элемента И, выход первого счетчика импульсов соединен с информационным входом регистра результата, выход которого является выходом устройства, третий вход первого элемента И соединен с вторым входом второго элемента ,И, другой вход первого триггера управления сое динен с выходом переполнения второго счетчика импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802974404A SU915075A1 (ru) | 1980-08-04 | 1980-08-04 | Вычислительное устройствоi |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802974404A SU915075A1 (ru) | 1980-08-04 | 1980-08-04 | Вычислительное устройствоi |
Publications (1)
Publication Number | Publication Date |
---|---|
SU915075A1 true SU915075A1 (ru) | 1982-03-23 |
Family
ID=20914977
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802974404A SU915075A1 (ru) | 1980-08-04 | 1980-08-04 | Вычислительное устройствоi |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU915075A1 (ru) |
-
1980
- 1980-08-04 SU SU802974404A patent/SU915075A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4135249A (en) | Signed double precision multiplication logic | |
SU915075A1 (ru) | Вычислительное устройствоi | |
GB731140A (en) | Improvements in and relating to electric pulse counting and calculating apparatus | |
RU2158955C1 (ru) | Устройство для выбора рациональных решений | |
SU439805A1 (ru) | Устройство дл извлечени квадратного корн | |
SU894592A1 (ru) | Цифровой частотомер | |
SU830396A1 (ru) | Устройство дл решени системлиНЕйНыХ уРАВНЕНий | |
SU1111156A1 (ru) | Устройство дл вычислени модул вектора | |
SU1182639A1 (ru) | Многоканальный генератор импульсов | |
RU2116670C1 (ru) | Устройство поиска информации | |
SU696453A1 (ru) | Множительное устройство | |
GB830782A (en) | Improvements in or relating to electronic digital computing machines | |
SU741263A1 (ru) | Устройство дл вычислени логарифмов чисел | |
SU481051A1 (ru) | Цифрова интегрирующа система дл решени линейных дифференциальных уравнений | |
SU436351A1 (ru) | Множительное устройство | |
SU593211A1 (ru) | Цифровое вычислительное устройство | |
SU1211721A1 (ru) | Множительно-делительное устройство | |
SU528695A1 (ru) | Устройство умножени частоты следовани импульсов | |
SU1335990A1 (ru) | Устройство дл вычислени показател экспоненциальной функции | |
SU962927A1 (ru) | Конвейерное устройство дл вычислени функции Y=е @ | |
SU922765A1 (ru) | Устройство дл определени законов распределени веро тностей | |
SU1048472A1 (ru) | Устройство дл делени двоичных чисел | |
SU877588A1 (ru) | Устройство дл счета продукции | |
SU1262477A1 (ru) | Устройство дл вычислени обратной величины | |
SU960842A1 (ru) | Цифрова интегрирующа структура |