SU892449A1 - Веро тностный коррелометор - Google Patents

Веро тностный коррелометор Download PDF

Info

Publication number
SU892449A1
SU892449A1 SU802898831A SU2898831A SU892449A1 SU 892449 A1 SU892449 A1 SU 892449A1 SU 802898831 A SU802898831 A SU 802898831A SU 2898831 A SU2898831 A SU 2898831A SU 892449 A1 SU892449 A1 SU 892449A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
input
output
inputs
block
Prior art date
Application number
SU802898831A
Other languages
English (en)
Inventor
Владимир Герасимович Корчагин
Леонид Яковлевич Кравцов
Дмитрий Евменович Лакийчук
Александр Семенович Мартыненко
Юрий Борисович Садомов
Лев Михайлович Хохлов
Original Assignee
Государственное Союзное Конструкторско-Технологическое Бюро По Проектированию Счетных Машин И Опытный Завод
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное Союзное Конструкторско-Технологическое Бюро По Проектированию Счетных Машин И Опытный Завод filed Critical Государственное Союзное Конструкторско-Технологическое Бюро По Проектированию Счетных Машин И Опытный Завод
Priority to SU802898831A priority Critical patent/SU892449A1/ru
Application granted granted Critical
Publication of SU892449A1 publication Critical patent/SU892449A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) ВЕРОЯТНОСТНЫЙ КОРРЕЛОМЕТР
1
Изобретение относитс  к вычислитель ной и электроизмерительной технике, а именно к аппаратурному определению характеристик случайных процессов, и може быть использовано дл  статистической обработки информации в гидрометеорологии, биологии,, автоматике и других област х науки и техники.
Известен веро тностный коррелометр, содержащий блоки веро тностного округ лени  и умножени , блок управлени , регистр числа, блок, сравнени , счетчики, триггеры, блок задани  режима, генератор случайных чисел, блок 8леме ггов
И 1.
Недостаток устройства заключаетс  в невозможности обработки нестационарных процессов, Кргале того, устройство не позвол ет определ ть гистограмму и моду случайного процесса.
Наиболее близким к предлагаемому по технической сущности  вл етс  веро тностный когфелометр, содержащий блок управле{да , подключенный своими выходами
к ущэаел ющим входам блока модификации команд, накапливающего регистра, регистра итога, а также ко входам последозательно соединенных своими первыми входами -выходами блока веро тностного умножени ,, блока анализа знака,блока пам ти и регистра числа, причем первый выход последнего соединен с первым входом сумматора, второй, третий и четвертый вхош которого подключены соответ10 ственно к выходам регистра итога, генеи ратора случайных чисел и блока модификаций команд, первые три входа которого соединены с первыми трем  входами устройства, а четвертый вход - с пер15 вым выходом сумматора, первыми входами регистров итога и накапливающего , а также со вторым входом блока веро тностного умножени , второй выход сумматора соединен со вторым входом
Ж блока пам ти, выход накапливающего регистра соединен с первым входом входного регистра, второй и третий входы которого соединены с четвертым и п тым входами устройства, шестой вход устройства соединен со входом блока управлени  Г2Д. Однако коррелометр имеет ограничен ные возможности, так как он не может быть использован дл  вычислени  гистограммы распределени  и моды исследуемого случайного процесса. Цель изобретени  - расширение функ- шюнальных возможностей коррелометра за счет вычислени  гистограммы и моды распределени  случайного процесса. Указанна  цель достигаетс  тем, что в веро тностный коррелометр, содержащий регистр, первый и второй входы которого  вл ютс  соответственно первым и вторы входами коррелометра, третий и чет1верты входы регистра подключены соответственно к выходу накапливающего регистра и к первому выходу блока управлени , второй , третий и четвертый выходы которого Соединены соответственно с управл ющим входами накапливающего югистра, регист ра и блока модификации команд, пер вые три информационных входа которого  вл ютс  соответственно третьим, четверо тым и п тым входами коррелометра, четвертый информационный вход блока модификации команд объединен с первыми информационными входами регистра итога, накапливающего регистра и с информационным входом блока веро тностного умножени , и подключен к первому выходу сумматора, четыре входа которого подключены соответственно к первому выходу регистра числа, к выходам регистра итога, блока модификации команд, генератора случайных чисел, второй выход сумматора соединен с первым информационным KKomaw блока пам ти, пёриый выход которого подключен ко входу регистра числа, утфавл ющий вход которого под ключен к п тому выходу блока ущ ав еН1  , шестой, седьмой в восьмой шлходы которого подключены соо1«етственно к уп равл ющим уходам блока аналвэа знака, блока верю тиостного ум оженкв и блока пвл4 ттл, второй инфо| {ациов11ый вход которого подключеи к ш осоду блока анализа знака, информационный вход которого соединен с выходами блока веро тностного умножеак  вход блока управлени   вл етс  шестым входом корр&л ыетра, введен блок нор алвзацвв, первый вход которого  вл етс  седьмым выходом коррелометра , второй вхоД соединен с выходом , -регистра, выход блока нормализации , соединен с п тым входом сумматора, второй выход регистра числа соединен со вторым информационным входом регистра итога, второй информационный вход накапливающего регистра соединен со вторым выходом блока пам ти, третий вход которого подключен ко второму выходу сумматора . Кроме того, первый и второй входы блока нормализации образованы совокупностью разр дных шин, а блок содержит восемь элементов И и два регистра, разр дные входы первого регистра  вл ютс  первым входом блока нормализации, выходом которого  вл ютс  выходы второго регистра, входы которого соединены с вь1ходами соответствующих элементов И, первые три входа каждого элемента И подключены к соответствующим разр дным выходам первого регистра, четвертые входы всех элементов И объединены и соединены с первой разр дной шиной второго входа блока нормализации, п тые входы элементов И, кроме первого, объединены и подключены ко второй разр дной шине второго входа, щестые входы элементов И, кроме первого и второго, объединены и подключены к третьей разр дной шине второго входа, седьмые входы элементов И, кроме первых трех, объединены и подключены к четвертой разр дной шине второго входа, восьмые входы элементов И, кроме первых четырех, объединены и соединены с п той разр дной шиной второго входа, дев тые входы элементов И, кроме первых п ти, объединены и подключены к шестой разр дной шине второго входа, седьма  разр дна  шина которого соединена с дес тыми входами седьмого и восьмого элементов И, одиннадцатый вход восьмого элемента И соединен с восьмой разр дной шиной второго входа блока нормализации. На фиг. 1 представлена структурна  схема коррелометра; на фиг. 2 - блоксхема блока модификации команд; на 4тг. 3 - то же, нормализации; на фиг. 4 то же, блока управлени . Коррелометр содержит входной регистр 1, блок 2 модификации команд, сумматор 3, генератор 4 случайных чисел, нака ливак дий регистр 5, блок 6 пам ти, блок 7 веро тностного умножени , регистр 8 числа, блок 9 анализа знака, блок 10 управлени ,; регистр 11 итога, а также блок 12 нор угализации. Пру этом третий выход сумматора 3 подаетс  на третий адресный вход блока б пам ти, а второй, адресный выход указанного блока соединен со вторым вховходом накапливающего регистра 5. Кро5 ме того, второй выход регистра 8 числа соединен со вторым входом регистра 11 итога. Блок 2 модификации команд содержит элалент 13 задержки, элемент ИЛИ 14, регистр 15, элемент 16 И, инвертор 17, элементы И 18 и 19, элементы ИЛИ 20 тл 21, триггер 22, линию 23 задерхоси, элементы И 24-26, элементы ИЛИ 27 к шифратор 28. Раьота блока 2 модификации команд начинаетс  с поступлени  из блока 10 у равлени  (блока синхронизации) сигнала формировани  команды центрировани  по четвертому входу. В зависимости от сочетани  знаков tn и XT с выхода элементов ИЛИ 14 и 27 будет сформирована команда на элементах 15 и 26 И и на ши ч аторе 28. Варианты образовани  ксманд представлены в табл. 1. Таблица 1 Вычесть Сложить Сложить Вычесть Управл ющий сигнал формировани  команды после задержки на линии 23 задершга (врем  задержки выбрано из уолови  недостаточности дл  работы сумматора по команде.центрировани , с учетом возмржного преобразовани  кода при ( |wx 1) поступает на комбинационы
Разр ды элементов И 29-36 а1 I 2 ГЭ 4 1 5 6 ) 7 I а 23 456 78
1 2 3
3 4. 5 6 7 8
4 5 6 7 8
4
5
6
7
8
7 8
8
6
5 6 7 8

Claims (2)

  1. 7 8 49 ную схему анализа сдвига при заданном коэффициенте масштабировани  q , хран щемс  на регистре 15. Если, например, ах 8, то на элементе И 24 формируетс  сигнал и через элемент ИЛИ 27 он подаетс  на шифратор 28 дл  последующей передачи его кодированного отображени  в сумматоре 3. Если заданный коэффициент масштаб ровани Ох 8 или Ох .«1, то с выхода элемента ИЛИ 21 сигнал поступает на вход элемента И 25 и сигналом со второго выхода линии 23 задержки будет сформирована втора  команда сидвга при «X 8 и перва  при dx «4, Аналогично, с третьего выхода линии 23 задержки сигнал на элементе И 26 сформирует третий сигнал сдвига 8, второй - дл  QX 4 и первый приах 2, Управление преобразованием .кода проводитс  следующим образом. Сигнал из блока управлени  задерживаетс  на элементе 13 задержки на врем  цикла работы сумматора 3. На элементе И 16 фиксируетс  факт отсутстви  или наличи  сигнала переноса из сумматора 3. То обсто тельство, что перед этим выдана кс 1анда Вычесть, запоминаетс  на триггере 22. При 1 х I перенос отсутствует и с выхода элемента И 16 снимаетс  логический ноль. Блок 12 нормализации содержит элементы И 29 36 и регистры 37 и 38, соответственно , выходной и входной. Схема блока 12 нормализации комбинационного типа и работа ее производитс  за один машинный такт. Коэффициент нормализации задаетс  двоичным кодом и хранитс  на регистре 38. Поступающа  информаци  из регистра 1 подключаетс  ко входным разр дам элементов И 2936 согласно табл. 2. Таблица 2 78 С выходов элементов И 29-56 информаци  записываетс  в регистр 37, Таким образом, при коде коэффициента нормализации О10 соответствующему сдвигу на два разр да в сторону старших разр дов, будучи открыты третьи каналы элементов И, и на входы регистра 37 поцаны. разр ды информации (с регистра 1) следующим образом: ла первый разр д регистра 37 - третий разр д регистра 1, на второй разр д регистра 37четвертый разр д регистра 1 и т.д., на шестой разр д регистра 37 - восьмой разр д регистра 1. Остальные разр ды регистра 37 - нулевые. Блок управлени  содержит триггер 39 хранени  признака нестационарности, анализатор 4 О границы интервала нестационарности , счетчик 41 ординат исследуемого случайного процесса (ИСП), счетчик 42 ординат вычисл емой функции., счетчик 3 крайности стохастического преобразовани , блок 44 условного перехода, блок 45 формировани  адреса микрокоманды, генератора 46 тактовых импульсов, элемент ИЛИ 47, регистр 48 адреса микрокоманд , триггер 49 блокировки, элемент И 5О, дешифратор 51 управл ющих сигна лов, накопитель 52 (матрица) микрокоманд , элемент 53 задержки. Анализатор 4О границы нестационарности ординат представл ет собой схему И на входов, где число ординат ИСП на участке псевдостационарности , обычно выбираетс  равным степени двух. Блок 44 условных переходов построен на дЬух шестиканальных коммутаторах , с канальными входами которых соединены выходы узлов 39-43, а адреса каналов и указание номера коммутатора поступают по многопроводнь1М св з м на матрицы микрокоманд. Коммутаторы примен ютс типа К 155 К П 7. Таким подключением обеспечиваетс  переход в два, три или четыре; направлени  Б зависимости от алгоритма работы Блок 45 формировани  адреса микрокоманды представл ет собой набор элементов ИЛИ дл  объединени  соответстч вующих адресов микрокоманды, прихо  шнх либо от входов пусков режимов (пуск Uy , tf. , выдачи данных), либо m узла условных переходов, либо из матр№оы микрокоманд. Управл ющие сигналы из дещифратора 51 соответствуют выходам блока 1О yп равлени  (фиг. 1). Перечень их следующий: первый - сигнал записи в регист.р 1 9 второй - запись в накапливающий регистр 5, третий - управл ющий сигнал (многопроводный ) в блок 2 модификации команд, четвертый - запись в регистр 11 итога, п тый - запись в регистр 8 числа, щеотой - управл ющий сигнал в блок 9 анализа знака, седьмой - управл ющий сигнал в блок 7 веро тностного умножени , вось мой - сигнал (многопроводный) в блок 6 пам ти. Работа самого блока идентична во всех режимах, разницы в структуре известного блока управлени  и предлагаемого нет, дополнительные управл ющие сигналы в дещи4фаторе 51 по вились за счет использовани  резервных (неиспольгзуемых ) сигналов в известном устройстве , дополнительные микрокомандырежима вычислени  гистограммы и моды по вились за .счет пр менени  неиспользованных адресов матрицы 52. Работу блока 10 управлени  рассмотрим на примере реализации режима вычислени  гистограммы и моды случайного процесса. Дл  простоты микрокоманды будем нумеровать в пор дке их по влений . По сигналу Пуск режима вычислени  ); , приход щему извне (на фиг. 1 сигналы пусков режимов не показаны) в блок 45, выбираетс  адрес, начальной (первой) команды режима и подаетс  на вход регистра 48 адреса микрокоманд. Ближайшим тактовым, сигналом с генератора 46 через элемент И 50, второй вход которого открыт потенциалом с единичного (рабочего) выхода триггера 49, адрес получает возможность записатьс  в регистр 48. С выхода регистра этот адрес будет подан на вход адреса матрицы 52 микрокоманд. Этот же тактовый сигнал через элемент 53 задержки сформирует сигнал чтени  матрицы. Образуетс  возможность дл  выбора первой микрокоманды - набора управл ющих сигналов. В первой микрокоманде будет записан вызов ординаты ИСП через дешифратор 51 (этот сигнал не показан на фиг. 1). В этой же первой микрокоманде будет сформирован управл ющий сигнал блокировки тактов, который с выхода матрицы 52 сбросит триггер 49, Этим будет сн т управл ющий потенциал с выхода триггера 49 на второй вход элемента И 5О, что запретит прохождение тактов на формирование адреса микрокоманды и чтение матрицы. В этом типе блока управлени  все микрокоманды --суть микрокоманды безусловного перехода, т;е. среди набора управл ющих сигналов на выходе матрицы 52 будет многоразр дный адрес следующей микрокоманды, поступающий на составл ющие входы блока 45 формировани  адреса микрокоманды. До тех пор, пока на выходе матрицы микрокоманды стоит заблоктфованна  микроксаданда, адрес следующей (второй) микрокоманды, пройд  через блок 45, поступает на вход регистра 48, не записыва сь в него. Запись адреса следующей микрокоманды и чтение матрицы микрокоманд будут разрешены после получени  блоком управлени  сигнала Конец преобразовани  АЦП {этот сигнал, свидетельствующий об окончании преобразовани  аналогового сигнала ординаты ИСП в цифровую форму На аналого-цифровом преобразователе, не изображен на (|шг. 1). Сигнал Конец преобразовани  АЦП поступит на первый вход элемента 47, с выхода элемента 47 сигнал установит в рабочее состо ние триггер 49. Ближайший тактовый сигнал с выхода генератора 46 через элементы 50 и 53 обеспечит запись в регистр 48 и чтение матрицы 52. Во второй микрокоманде будет сфор рован в дешифраторе первый управл ющий Сигнал дл  записи ординаты в приемный регистр 1. Код да регистра 1 в этом же такте поступит через блок 12 нормал№зации в сумматор 3 и с выхода сумматора поступит на адресный вход блока пам ти. Дл  увеличени  содержимого  чейки блока пам ти из дешифратора .51 будет выдан закодированный восьмой управл ющий сигнал в блок пам ти. При этом же будет выдан управл ющий сигнал из матрицы 52 в счетчик 41 на увеличение содержимого. Далее повтор етс  выборка первой микрокоманды с запросом следующей ординаты ИСП. После обработки -ой ординаты, где величина i равна предельному числу обрабатываемых ординат ИСП К , образуетс  переход на поиск моды гистограммы по признаку переполнени  счетчика 41. Это делаетс  следующим образом. Во второй микрокоманде указан адрес канала коммутатора ( ПУСТЬ это будет адрес 2) и номер коммутатора (пусть это будет-номер первого коммутатора). Выхо первого коммутатора через блок 45 подключен ко входу первого (младщего) разр да регистра 48. В К -1 циклах повторе 8 9 ние второй микрокоманды на выходе коммутатора будет ноль и переход после второй микрокоманды будет к первой микрокоманде . В N -ом цикле после переполнени  счетчика 41 через блоки 44 и 45 будет передана единица на вход регистра 48 и организуетс  переход на третью микрокоманду - микрокоманду нахождени  моды, В третьей микрокоманде будет сфорг мирован восьмой управл ющий сигнал чтени  блока пам ти, п тый . управл ющий сигнал записи в регистр 8 числа. В четвертой микроксманде будет обеопечено сравнение величины в регистрах 11 и 8, из блока управлени  будет выдан четвертый сигнал переписи из регистра 8 в регистр 11 и сигнал увеличени  содержимого счетчика 42. Этот цикл будет повтор тьс  до переполнени  счетчика. Устройство может работать в двух независимых режимах: режим вычислени  коррел ционных функций и режим вычислени  гистограммы распределени  и моды. Математическое ожидание случайного процесса гох либо величина посто нна  х мач введенна  заранее по входам на основании априорного и ., знани  процесса при условии что процесс стационарный либо функци  от времени вида , - (iH m;(t) , i EOlr-l) где E(-j) - цела  часть числа от делени  текущего номера ординаты i случайного процесса на число г , определ ющее предел усреднени , т.е. длину участка псевдостационарности нестационарного процесса. Очевидно, что при Е ( i / 1) . За врем  вычислени  коррел ционной функции на вход устройства будут поданы N ординат случайного процесса X (-Ь ). Обработка каждой ординаты процесса идентична и включает в себ  циклы приема, накоплени  и замещени  значений математического ожидани на границах участков псевдостационарности (только л  нестационарных процессов), центрировани , масштабировани  центрированной ординаты и CJ, подциклов перемножени  прин той ординаты х; и занесенных ранее в блок 6 пам ти предыдущих ординат U-1) ( il8 Далее производитс  коррекци  содержимого части пам ти, хран щей предыдущие ординаты, т.е. замена р да ординат Xi-1, X j, X.,j,... , Х р. , на новый р д Х, Х.;-, iНа заключительном этапе производитс  вычиспенке произведений видаХ -Х и корректировка оценок промежуточных значений ординат коррел ционно. функции вычисленных по предЬ1дущим ординатам случайной функции, а именно )h.p--rj Вычисление гистрограммы F(p) распределени  исследуемого случайного процесса осуществл етс  путем определени  накопленных частот дл  каждого из интервалов 1,р, при :этом шаг квантовани  может выбиратьс  в соответствии с выражением где Р - максимальное количество интервалов Гистограммы распределени . Вычисление модьс MQ слу1айного процесса осуществл етс  на основе формулы ,.Устройство работает следующим образом . Перед началом работы все блоки и элементы устройства ;устанавливаютс  в исходное (нулевое) положение. Затем в устройство извне по соответствующим входам и в соответствии с режимом вычислени  засылаютс  исходные величины и коэффициенты. . Работа устройства по вычислению гио тограммы распределени  н моды будет   на из по сие гнй к процессу обработки А -ой ординаты случайнотю процесса. Значение i -ой ординаты случайного процесса x(fc) поступает ,во входной ре гистр 1, с выхода которого в нормализо ванном В1зде передаетс  на вход суммато ра 3, В зависимостн от введенного значени коэффициента нормалнзашш К орм О, К блок 12 нормализации осуществл ет поразр дную передачу Х в сумматор 3 со сдвигс л в сторону старших ра э дов. Та ким образсм, При г -разр дной сетке сум маторк 3 и регистров 1,8,11,5 и о-разр дном числе Xi ( Y1 О ), последнее зан м т место в сумматоре 3 после нормалиации с старших разр дов; (п - с ) младих разр дов сумматора 3 не использутс . Количество  чеек блока 6 пам ти, в которых хран тс  накапливаемые частности гистограм.№1 распределени , должно быть больше или равно величине. Коэффициент нopv aлизaшra К цорм бираетс  исход  из установленного соотношени  между значени ми п и с . Величина п  вл етс  посто нной дл  устройства , а с определ етс  максимальным значением ординат исследуемого случ айного процесса. Например, при , С- - разр дное число X; передаетс  в сумматор 3 без сдвига, при ,, число Х передаетс  в сумматор 3 в его п , 2 старшие разр ды и т.п. Занесенное в сумматор 3 число , далее подаетс  на адресный, третий, вход блока 6 пам ти, после чего по команде с блока 10 управлени в выбранную  чейку блока 6 пам ти заноситс  значение накопленной частоты по выбранному интервалу гистограммы увеличиваетс  на 1. На этом обработка текущего числа Х заканчиваетс , и устройство переходит к обработке следующей . ординаты входного случайного процесса. По окончании N цикловобработки ординат исследуемого процесса в п  чейках блока 6 пам ти оказываютс  значени  накопленных частностей,  вл ющихс  оценкой гистограммы распределени  исследуемого случайного процесса. Определение моды Мд осуществл етс  следующим образом. По команде с блока Ю управлени  адресна   чейка блока 6 пам ти, а также регистры 8,11 и 5 устанавливаютс  в начальное (нулевое) положение, содер симое 9 первой  чейки блока 6 пам ти передаетс  через регистр 8 числа в регистр 11 итога. Рассмотрим процедуру определени  моды на примере стандартного машиннога цикла. Пусть, например, к моменту i - того цикла в регистре 11 итога находитс  значение , а в регистре 8 числа -значение соответственно К-ой и ч  чеек блока 6 пам ти, причем К ) . Содержимое регистров 8 и 11 подаютсл на входы сумматора 3, причем значение числа , занесенного в регистр 8 числа, подаетс  на сумматор 3 в дополнительном коде. Поэтому значени  9li и Я| на сумматоре 3 .взаимно вычитаютс . Еоли при этом оказываетс , что , содержимое регистра 8 числа передаетс  в регистр 11 итога, и по переносному вх ду блока 6 пам ти с выхода сумматора 3 в адресную  чейку заноситс  1. Если 9i содержимое регистра И итога остаетс  неизменным, а в регистр 8 числа заноситс  i+-(;- значение ( ) . чейки блока 6 пам ти. Далее устройств переходит к следующему (-f +1) циклу ср внени . По окончаний процесса перебора всех  чеек пам ти в накапливающий регистр 5 передаетс  из адресного выхода блока пам ти значение К-номер  чейки i к, i содер жащей максимальное значение накопленной частности. Величина К и  вл етс  оценкой моды исследуемого случайного процесса. Формула изобретени  1. Веро тностный коррелометр, содержащий регистр, первый и второй входы которого  вл ютс  соответственно первым и вторым входами коррелометра, третий и четвертый входы регистра подключены соответственно к выходу накапливающего регистра и к первому выходу блока управлени , второй, третий и четвертый вь ходы которого соединены соответственно с управл ющими входами накапливающего регистра, регистра итога и блока модификации команд, первый, второй и третий информационные входы которого  вл ютс  соответственно третьим, четвертым и п тым входами коррелометра, чет- вертый информационный вход блока модификации команд объединен с первыми инфopvIaци6нными входами регистра итога, накапливающего регистра и с информационным входом блока веро тностного умно жени , и подключен к первому выходу сумматора, первый, второй, третий и четвертый входы Которого подключены соответственно к первому выходу регисугра числа, к выходам регистра итога, блока модификации команд, генератора случай .ных чисел, второй выход сумматора соединен с первым информационным входом .блока пам ти, первый выход которого подключен ко входу регистра числа, управл юцщй вход которого подключен к п тому выходу блока управлени , шестой, седьмой и восьмой выходы которого подключены соответственно к управл ющим входам блока анализа знака, блока веро тностного умножени  и блока пам ти, второй информационный вход которого подключен к выходу блока анализа знака, информационный вход которого соединен с выходами блока веро тностного умножени , вход блока управлени   вл етс  шестым входом коррелометра, отличающ и и с   тем, что, с целью расширени  функциональных возможностей за счет Шэ1числени  гистограммь и моды распределени , в коррелометр введен блок нормализации , первый вход которого  вл етс  седьмым входом коррелометра, второй вход соединен с выходом регистра, выход блока нормализации соединен с п тым входом сумматора, второй выход регистра числа соединен со BTOJ,IM информационным входе регистра итога, второй информационный вход накапливающего регистра соединен со вторым выходсм блока пам ти, третий вход подключен ко второму выходу сумматора.
  2. 2. Коррелометр по п. 1, о т л к чающийс  тем, что первый и второй входы блока нормализации образованы совокупностью разр дных щин, а блок содержит восемь элементов И и два регистра , разр днь1е входы первого регистра  вл ютс  первым входом блока нормализации , выходом которого  вл ютс  выходы второго регистра, входы которого соединены с выходами соответствук щих элементов И, первые три входа каждого элемента И подключены к соответствующим разр дным выходам первого регистра, четвертые входы всех элементов И объединены и соединены с первой, разр дной шиной второго входа блока нормализации , п тые входы элементов И, кроме первого, объединены и подключеныко второй разр дной шине второго входа, шестые входы элементов И, кроме первого и второго, объединены и подключены ктретьей разр дной шине второго входа, седьмые входы элементов И, кроме первых трех, объединены и подключены к четвертой разр дной шине второго входа, восьмые входы элементов И, кроме перьвых четырех,, объединены и соединены с п той шиной второго входа, дев тые входы элементов И, кроме первых п ти, объединены и подключены к шестой разр дной шине второго входа, седьма  разр дна  шина которого соединена с дес тыми входами седьмого и восьмого элементов И, одиннадцатый вход восьмого элемента И соединен с разр дной шиной второго вхоаа блока нормализации . Источники инфо1машш, „..„j..M.u,,iu прин тые во внимание при экспертизе5 кл. 892449 № по
    .} 1.Авторское свидетельство СССР 524184, кл. G 06 F 15/336, 1975. 2.Авторское свидетельство СССР за вке N 28ОО942/18-24, за вке J№ iic5UUy4,2/18-24 Q Об F 15/336. 1979 (г ототип).
    9
    Ъ&
    пппп
SU802898831A 1980-03-20 1980-03-20 Веро тностный коррелометор SU892449A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802898831A SU892449A1 (ru) 1980-03-20 1980-03-20 Веро тностный коррелометор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802898831A SU892449A1 (ru) 1980-03-20 1980-03-20 Веро тностный коррелометор

Publications (1)

Publication Number Publication Date
SU892449A1 true SU892449A1 (ru) 1981-12-23

Family

ID=20884786

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802898831A SU892449A1 (ru) 1980-03-20 1980-03-20 Веро тностный коррелометор

Country Status (1)

Country Link
SU (1) SU892449A1 (ru)

Similar Documents

Publication Publication Date Title
SU892449A1 (ru) Веро тностный коррелометор
US3644724A (en) Coded decimal multiplication by successive additions
US4644841A (en) Electronic musical instrument
RU2205500C1 (ru) Аналого-цифровой преобразователь
SU1116426A1 (ru) Устройство дл поиска чисел в заданном диапазоне
RU2033617C1 (ru) Устройство обнаружения периодических импульсных последовательностей и оценки их периода
SU1335986A1 (ru) Устройство дл вычислени процентного отношени двух величин
FI98665C (fi) Signaalin ohjelmalaite
SU694867A1 (ru) Устройство дл цифрового усреднени двоично-кодированных сигналов
SU1633496A1 (ru) Устройство дл приведени кодов Фибоначчи к минимальной форме
SU949657A1 (ru) Микропрограммное управл ющее устройство
SU826562A1 (ru) Многоканальный преобразователь кода во временной. интервал
SU1180927A1 (ru) Коррел тор
SU1621140A2 (ru) Счетное устройство с контролем
SU1262498A1 (ru) Устройство переменного приоритета
SU1401479A1 (ru) Многофункциональный преобразователь
RU1798901C (ru) Однотактный умножитель частоты
SU1742836A1 (ru) Функциональный преобразователь многих переменных
SU1049910A2 (ru) Устройство дл определени старшего значащего разр да
SU1363254A1 (ru) Устройство дл определени автокоррел ционной функции
SU943731A1 (ru) Устройство дл анализа последовательных кодов
SU1374241A1 (ru) Устройство дл решени задачи назначени
SU1501094A1 (ru) Устройство дл решени оптимизационных задач стандартизации
SU1460728A1 (ru) Устройство дл определени веро тности работоспособности структурно-сложной системы
SU940310A1 (ru) Счетчиковый делитель частоты