SU868769A1 - Цифровой линейный экстрапол тор - Google Patents

Цифровой линейный экстрапол тор Download PDF

Info

Publication number
SU868769A1
SU868769A1 SU792830483A SU2830483A SU868769A1 SU 868769 A1 SU868769 A1 SU 868769A1 SU 792830483 A SU792830483 A SU 792830483A SU 2830483 A SU2830483 A SU 2830483A SU 868769 A1 SU868769 A1 SU 868769A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
frequency
group
inputs
Prior art date
Application number
SU792830483A
Other languages
English (en)
Inventor
Олег Егорович Чеботаев
Георгий Борисович Попов
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU792830483A priority Critical patent/SU868769A1/ru
Application granted granted Critical
Publication of SU868769A1 publication Critical patent/SU868769A1/ru

Links

Description

(54) ЦИФРОВОЙ ЛИНЕЙНЫЙ ЭКСТРАПОЛЯТОР

Claims (2)

  1. Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в цифровых специализированных вычислительных устройствах дл  вычислени  значений дискретной (по времени) функции, заданной в виде ко дов в последовательные моменты времени . Известен цифровой линейный экстрапол тор , содержащий первый и второй регистры, преобразователь код-частота и реверсивный счетчик ГШ Недостатком такого устройства  вл етс  низка  точность, вычислени  вы ходных значений кода в промежутках между моментами поступлени  входных значений. Наиболее близким к предлагаемому  вл етс  цифровой линейный экстрапол тор , содержащий первый и второй регистры , преобразователь код-частота, блок определени  разности и реверсив ный счетчик 2. Недостатком известного устройства  вл етс  ограниченна  область применени . В частности, при поступлении входных кодов через неравноотнос щие .моменты времени (когда частота синхроимпульсов , сопровождающих коды, переменна) экстрапол тор не может работать из-за значительных погрешностей экстрапол ции. Цель изобретени  - расширение области применени  за счет возможности линейной экстрапол ции при переменной частоте следовани  синхроимпульсов входных кодов. Поставленна  цель достигаетс  тем, что в цифровой линейный экстрапол тор , содержащий первый и второй регистры , блок определени  разности и реверсивный счетчик, группа входов которого соединена с группой входов первого регистра и  вл етс  группой кодовых входов экстрапол тора, выходом которого  вл етс  группа выходов реверсивного счетчика, входы сложени  и вычитани  которого соединены с пр мым и инверсным выходами знакового разр да блока определени  разности соответственно, перва  и втора  группы входов блока определени  разности соединены соответственно с группами разр дных выходов первого и второго регистров, группа разр дных выходов первого регистра соединена с группой входов «второго регистра , управл ющие входы первого и второго регистров соединены с входом синхроимпульсов зкстрапол тора, введен управл емый умножитель частоты импульсов, тактовый вход которого соединен с входом синхроимпульсов экстрапол тора, группа информационных входов соединена с группой ,выходов блока определени  разности, а выход соединен с импульсным входом реверсивного счетчика. Управл емый умножитель частоты импульсов содержит генератор импульсов опорной частоты, схему сравнени  блок управлени , первый и второй управл емые делители частоты, дешифратор и элемент И, выход которого  вл  етс  выходом умножител , первые вход схемы сравнени  и блока управлени  соединены с тактовым входом умножите л  , группа входов первого управл емо го делител  частоты и группа входов дешифратора соединены с группой информационных входов умножител , выход дешифратора соединен С №ервым -в5с дом элемента И, второй вход которого соединен с импульсным входом первого и выходом второго управл емых делите лей частоты, импульсный вход и групп входов второго управл емого делител  частоты соединены с выходом генератора импульсов опорной частоты и группой выходов блока управлени  соответственно , второй и третий входы блока управлени  соединены с выходом генератора импульсов опорной частоты и схемы сравнени  соответственно,вто рой вход схемы сравнени  соединен с выходом первого управл емого делител  частоты, , Блок управлени  содержит триггер, элемент И и два счетчика, причем Первый вход триггера соединен с управл ющим входом первого счетчика и с первым входом блока, второй вход триггера соединен с выходом первого счетчика, выход триггера соединен с первым входом элемента И, выход кото рого соединен со счетным входом второго счетчика, группа выходов которо го  вл етс  группой выходов блока, второй вход элемента И соединел со счетным входом первого счетчика и со вторым входом блока, третий вход эле мента И соединен с управл ющим входом второго счетчика и с третьим вхо дом блока. На фиг. 1 представлен предлагаемый экстрапол тор, структурна  схема; на фиг. 2 - блок-схема управл емогб умножител  частоты импульсовjна фиг. 3 - блок управлени , структурiна$ схема. Цифровой линейный экстрапол тор, содержит первый и второй регистры 1 и, 2, блок 3 определени  разности, управл емый умножитель 4 частоты импульсов и реверсивный счетчик 5,входы ,6-8 и выходы 9 и 10. Управл емый умножитель 4 частоты импульсов содержит генератор 11 импульсов опорной частоты, схему 12 равнени , блок 13 управлени , управ емые делители 14 и 15 частоты, деифратор 16 и элемент И 17. Блок 13 управлени  содержит тригер 18, элемент И 19 и счетчики 20 21. . Блок 3 определени  разности предазначен дл  вычислени  приращени  ходного кода и знака разности. Управл емый умножитель 4 частоты мпульсов предназ-начен дл  формироваи  повышенной частоты следовани  мпульсов. Реверсивный счетчик 5 предназначен дл  формировани  экстраполированного выходного кода. Цифровой линейный экстрапол тор работает следующим образом. При поступлении сигнала синхронизации и входного кода значение пос- леднего записываетс  в первый регистр 1 и реверсивный счетчик 5. Во второй регистр 2 переписываетс  предыдущее значение входного кода из первого регистра 1. Одновременно сигнал синхронизации поступает на импульсный вход управл емого умножител  4 частоты импульсов . Блок 3 определени  разности вычисл ет приращение входного кода, которое поступает на управл ющий выход 9 умножител  4 частоты, определ   требуемый коэфс идиент умножени . На выходе 10 умножител  формируетс  последовательность импульсов,, равномерно распределенных в течение интервала времени дг tj-t между соседними кодами, число которых равно приращению входного кода. Если приращение входного кода больше (меньше) нул , то выходным сигналом знакового разр да блока 3 определени  разности при поступлении очередного значени  входного кода реверсивный счетчик 5 устанавливаетс  в режим вычитани  (сложени ). При этом каждый импульс, поступсшзщий на вход реверсивного счетчика 3, уменьшает (увеличивает) его содержание на единицу. Таким образом , в течение интервала экстрапол ции ui выходной код в экстрапол торе измен етс  по линейному закону, т.е. осуществл етсй линейна  экстрапол ци . Управл емый делитель 4 частоты импульсов работает следующим образом. , Частота импульсов синхронизации умножаетс  на число, .пропорциональное коду разности, таким образом, что на выходе 10 формируютс  импульсы повышенной частоты, равномерно расположенные в интервалах экстрапол ции. Умножитель 4 частоты реализован как частотно-импульсна  след ща  система (с отрицательной обратной св зью по частоте). Контур отрицательной обратной св зи по частоте замыкаетс  через управл емый делитель 15 частоты,коэффициент делени  которого определ етс  кодом разности. Такцм образом, код разности упра л ет по цепи отрицательной обратной св зи коэффициентом умножени  умножи тел  4 частоты. С целью блокировки минимально возможных частот на выходе умножите л  4 частоты используетс  логический элемент И 17, управл емый дешифрато ром 16. Дешифратор 16 определ ет нулевой порог частоты (зону нечувстви тельности). При этом частота fg  вл етс  стабильной высокой частотой генератора 11 импульсов. Блок 13 управлени   вл етс  регул тором частоты посредством кода управлени  коэффициента делени  управл емого делител  14 частоты. Умно житель 4 частоты импульсов,  вл ющийс  замкнутой частотно-импульсной след щей системой с управл емым коэф фициентом умножени , обладает опреде ленной инерционностью (посто нной вр мени), позвол ющей сгладить скачки кода разности между интервалами экст рапол ции. Он имеет хорошую помехоза щищенность (достаточный коэффициент сглаживани  флюктуации) и требуемые динамические характеристики, позвол ющие использовать его в качестве основного элемента цифрового линейно го экстрапол тора. В предлагаемом цифровом линейном экстрапол торе отсутствует пульсаци  выходного кода и сбои реверсивного счетчика 5 зл счет одновременного поступлени  на его суммирующий и вычитающий входы импульсов (так как последнее исключено блоком 3 определени  разности). Формула изобретени  1. Цифровой линейный экстрапол тор , содержащий первый и второй регистры , блок определени  разности и реверсивный счетчик, группа входов которого соединена с группой входов первого регистра и  вл етс  группой кодовых входов экстрапол -тора, выходом которого  вл етс  группа выходов -реверсивного счетчика, входы сложени  и вычитани  которого соединены с пр мым и инверсным выходами знакового разр да блока определени  разности соответственно, перва  и втора  группы входов блока определени  разности соединены соответственно с группами разр дных выходов первого и второго регистров, группа разр дных выходов первого регистра соединена с группой входов второго регистра,уп равл ющие входы первого и второго регистров соединены с входом синхроимпульсов экстрапол тора, о т л и чающи йс  тем, что, с целью расширени  области применени , он содержит управл емый умножитель частоты импульсов,тактовый вхОд которого соединен с входом синхроимпульсов экстрапол тора, группа информационных входов соединена с группой выходов блока определени  разности, а выход соединен с импульсным входом реверсивного счетчика. 2.Экстрапол тор по п. 1, о т личающийс  тем, что управл емый умножитель частоты импульсов, содержит генератор импульсов опорной частоты, схему сравнени , блок управлени , первый и второй управл емые делители частоты, дешифратор и элемент И, выход которого  вл етс  выходом умножител , первые входы схемы сравнени  и блока управлени  соединены с тактовым входом умножител , группа входов первого управл емого , делител  частоты и группа входов дешифратора соединена с группой информационных входов умножител , выход дешифратора соединен с первым входом элемента И, второй вход которого соединен с импульсным входом первого и выходом второго управл емых делителей частоты, импульсный вход и группа входов второго управл емого делител  частоты соединены с выходом генератора импульсов опорной частоты и группой выходов блока управлени  соответственно, второй и -третий входы блока управлени  соединены с выходом генератора импульсов опорной часто|ты и схемы сравнени  соответственно, второй вход схемы сравнени  соединен с выходом первого управл емого делител  частоты. 3.Экстрапол тор по пп. 1 и 2, отличашщийс  тем, что блок управлени  содержит триггер элемент И и два счетчика, причем первый вход триггера соединен с управл ющим входом первого счетчика и с первым входом блока, второй вход триггера соединен с выходом первого счетчика, выход триггера соединен с первым входом элемента И, выход которого соединен со счетным входом второго счетчика, группа выходов которого  вл етс  группой выходов блока, BTOpoJt вход элемента И соединен со счетным входом первого счетчика и со вторым входом блока, третий вход элемента И соединен с управл ющим входом второго счетчика и с третьим входом блока. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 486321, кл. G Об J 1/02, G Об F 15/34, 1974.
  2. 2.Авторское свидетельство СССР № 628502, кл. G 06 J 1/02, G 0€ F 15/34, 1975 (прототип).
SU792830483A 1979-10-11 1979-10-11 Цифровой линейный экстрапол тор SU868769A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792830483A SU868769A1 (ru) 1979-10-11 1979-10-11 Цифровой линейный экстрапол тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792830483A SU868769A1 (ru) 1979-10-11 1979-10-11 Цифровой линейный экстрапол тор

Publications (1)

Publication Number Publication Date
SU868769A1 true SU868769A1 (ru) 1981-09-30

Family

ID=20855280

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792830483A SU868769A1 (ru) 1979-10-11 1979-10-11 Цифровой линейный экстрапол тор

Country Status (1)

Country Link
SU (1) SU868769A1 (ru)

Similar Documents

Publication Publication Date Title
SU868769A1 (ru) Цифровой линейный экстрапол тор
US3456099A (en) Pulse width multiplier or divider
SU894720A1 (ru) Устройство дл вычислени функций
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU832556A1 (ru) След щий умножитель частоты
SU622070A1 (ru) Цифровой генератор функций
SU1688189A1 (ru) Цифровой фазометр
SU790099A1 (ru) Цифровой умножитель частоты следовани импульсов
SU898445A1 (ru) Умножитель частотно-импульсных сигналов
SU935956A1 (ru) Умножитель частоты периодических импульсов
SU849229A1 (ru) Устройство дл вычислени средне-КВАдРАТичЕСКОгО зНАчЕНи
SU744569A1 (ru) Умножитель частоты
SU894847A1 (ru) Умножитель частоты следовани импульсов
SU369672A1 (ru) Цифровой умножитель частоты
SU630628A1 (ru) Устройство дл умножени
SU928353A1 (ru) Цифровой умножитель частоты
SU577527A1 (ru) Устройство дл умножени частот
SU857982A1 (ru) Устройство дл извлечени квадратного корн
SU758181A1 (ru) Следящий умножитель частоты 1
SU875341A1 (ru) Цифровой линейный интерпол тор
SU792276A1 (ru) Преобразователь угла поворота вала в код
SU1070571A1 (ru) Циклический коррелометр
SU840921A1 (ru) Многоканальное устройство дл реше-Ни иНТЕгРАльНыХ уРАВНЕНий
SU982002A1 (ru) Множительно-делительное устройство
SU1211758A1 (ru) Устройство дл определени параметра степенной модели среднего значени случайного сигнала