SU898445A1 - Умножитель частотно-импульсных сигналов - Google Patents
Умножитель частотно-импульсных сигналов Download PDFInfo
- Publication number
- SU898445A1 SU898445A1 SU802851280A SU2851280A SU898445A1 SU 898445 A1 SU898445 A1 SU 898445A1 SU 802851280 A SU802851280 A SU 802851280A SU 2851280 A SU2851280 A SU 2851280A SU 898445 A1 SU898445 A1 SU 898445A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- frequency
- pulse
- divider
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
(54) УМНОЖИТЕЛЬ ЧАСТОТНО-ИМПУЛЬСНЫХ СИГНАЛОВ
I
Изобретение относитс к автомати-) ке и вычислительной технике и может быть использовано при умножении частотно-импульсных сигналов на коэффициент , больший единицы, с целью увеличени статической и динамической точности частотомеров.
Известен умножитель частотно-импульсных сигналов, содержащий управл емый генератор частоты, блок перераспределени , блок вьщелени разности периодов двух частот, элементы совпадени , счетчик импульсов, преобразователь код-напр жение, триггеры и делитель частоты LI .
Недостаток этого устройства - ограниченный диапазон умножаемых частот
Наиболее близким к предлагаемому по технической сущности вл етс устройство, содержащее делитель частоты , счетчик импульсов, соединенный через преобразователь код-напр жение с генератором частоть, блок
временной раздвижки импульсов, блок задержки, блок ньделени разности периодов, триггер и элементы совпадени , причем выход делител частоты соединен со входами блока за- держки и одним входом триггера, второй вход которого подключен к выходу блока задержки, выход блока временной раздвижки соединен со входом блока задержки и одним входом блока выделени разности периодов, выход триггера подключен к первому входу одного элемента совпадени 2 .
Однако данное устройство характеризуетс ограниченным диапазоном умножаемых частот.
Цель изобретени - расширение диапазона умножаемых частот при одновременном упрощении устройства.
Поставленна цель достигаетс тем, что в умножитель частотно-импульсных сигналов, содержавши делитель частоты, элементы И, первый вход первого из которых соединен с пр мым выходом триггера, счетчик импульсов, генератор опорной частот и элемент задержки, введен дешифратор , п-ый выход которого соединен с первым входом триггера и первьм входом второго элемента И, второй вход которого подключен к входу эле мента задержки, второму входу триггера и входной шине, а (п+2)-ой выход - с первым входом третьего элемента И, второй вход которого соединен с инверсным выходом триггера , а выход - с первым управл ющим входом делител частоты, второй управл ющий вход которого соединен с выходом второго элемента И, счетный вход - с выходом генератора опорной частоты, а выход - с вторым входом первого элемента И и входом счетчика импульсов, установочный вход которого соединен с выходом элемента задержки, а выход - со входом дешифратора. На фиг. 1 представлена структурна схема устройства на фиг. 2 временные диаграммы, по сн ющие его работу. Устройство содержит генератор 1 опорной частоты, делитель 2 частоты с управл емым коэффициентом деле
НИН5 счетчик 3 импульсов, дешифратор 4, триггер 5, элементы 6-8 И, элемент 9 задержки.
Claims (2)
- Умножитель частотно-импульсных сигналов работает следующим образом. В исходном состо нии коэффициент делени делител 2 установлен что на его выход за один период вход ной частоты . фиг. 2 Ю) проход т (n+l) импульс генератора 1 (см. фиг. 2, 12), На выход умножител за это же врем пройдут П импульсов , так как на пр мом выходе триггера 5 формируетс импульс длительностью l/f-n, где f.,, - частота импуль: „„ ..„„„„„;:„„„ 9 ,„ i; / сов на выходе делител 2. Триггер 5 устанавливаетс в состо ние 1 с поступлением входного импульса и возвращаетс в исходное состо ние с поступлением п-го импульса с выхода делител 2, т.е. с п-го выхода дешифратора 4, управл емого счетчиком 3. Таким образом t, лП (см. фиг. 2.20, 2.15, 2.13, врем ). На инверсном выходе триггера 5 формируётс импульс, длительность которого равна длительности между поступлением п-го импульса с выхода депоступающий на первый управл ющий вход делител 2 и измен ющий коэффициент делени его таким образом, что на выход делител частоты 2 за шифратора 4 и ближайшим входным импульсом (см. фиг. 2.16). На выходах элементов 7 и 8 установлены уровни логической единицы. С поступлением ка одого входного импульса через врем tr (см. фиг, 2.17), определ емым элементом задержки, счетчик 3 и дешифратор 4 возвращаютс в исходное состо ние. Частота на выходе делител 2 частоты может принимать значени (1/К-К/К) fg, где fg - частота импульсов генератора 1, К - максимальный коэффициент делени частоты делител 2. В исходном состо нии f 4--ft (n+1); L принимает значени от 1 до к. С уменьшением частоты входных импульсов до fgx , т.е. с увеличением их периода (см. фиг 2, врем ), на выход делител 2 при том же коэффициенте делени его L/K за один период входной частоты пройдут (п+2) и более импульсов (см. фиг. 2.12). С по влением импульса на (п+2)-ом выходе дешифратора 4 (см. фиг. 2.14) и совпадении его с импульсом на выходе триггера 5 HSI выходе элемента 8 по витс импульс (см. фиг. 2.19), один период входной частоты вновь будет проходить (n+l) импульс, т.е. - -fj -Cn+l) fgj,, где Д дискрет ° изменени частоты на выходе делител 2 (см. фиг. 2, врем t,-t.,). С увеличением частоты входных импульсов до f. т.е. с уменьшением их периода, при совпадении импульса с п-го выхода дешифратора 4 и ближайшего входного импульса частоты на выходе элемента 7 ( см. фиг. 2.18) по витс импульс ( см. фиг. 2, врем ), измен ющий коэффициент делени делител 2 частоты и устанавливаюищй его теперь уже равным Цр fQ ( у, (см. фиг. 2, врем Очевидно, в статическом состо нии максимальный период между двум ближайшими импульсами на выходе устройства может составить два периода текущей частоты на выходе деДИТР .ЛЯ 2 частоты. 1 выбираетЧастота генератора f-.f., (п+1), где с из услови J,6 вХлдп максимальна умножаема ча стота. Диапазон изменени частоты на ходе делител 2 составит (w,,i) Таким образом, данное устройст позвол ет значительно расширить д пазон умножаемых частот при одновременном упрощении устройства. Формула изобретени Умножитель частотно-импульсных сигналов, содержащий делитель частоты , элементы И, первый вход пе вого из которых соединен с пр мым выходом триггера, счетчик импульсов , генератор опорной частоты и мент задержки, отличаювди с тем, что, с целью расширени диапазона умножаемых частот при одновременном упрощении устройств в него введен дешифратор, flp-ый выход которого соединен с первым входом триггера и первым входом второго элемента И, второй вход которого подключен к входу элемента задерж ки , второму входу триггера и входной шине, а n+2-ой выход - с первым вхо дом третьего элемента И, второй вход которого соединен с инверсным выходом триггера, второй управл ющий вход которого соединен с выходом второго элемента И, счетный вход с выходом генератора опорной частоты , а выход - с вторым входом первого элемента И и входом счетчика импульсов , установочный вход которого соединен с выходом элемента задержки , а выход - со входом дешифратора . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 475620, кл. G 06 F 7/39, 1975.
- 2. Авторское свидетельство СССР № 355624, кл. G 02 G 7/16, 26.11.70.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802851280A SU898445A1 (ru) | 1980-03-26 | 1980-03-26 | Умножитель частотно-импульсных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802851280A SU898445A1 (ru) | 1980-03-26 | 1980-03-26 | Умножитель частотно-импульсных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU898445A1 true SU898445A1 (ru) | 1982-01-15 |
Family
ID=20864281
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802851280A SU898445A1 (ru) | 1980-03-26 | 1980-03-26 | Умножитель частотно-импульсных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU898445A1 (ru) |
-
1980
- 1980-03-26 SU SU802851280A patent/SU898445A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU898445A1 (ru) | Умножитель частотно-импульсных сигналов | |
SU868769A1 (ru) | Цифровой линейный экстрапол тор | |
SU949789A1 (ru) | Умножитель частоты следовани импульсов | |
SU634454A1 (ru) | Умножитель частоты следовани периодических импульсов | |
SU957233A1 (ru) | Устройство дл моделировани простейшего потока случайных событий | |
SU902237A1 (ru) | Устройство дл задержки импульсов | |
SU928353A1 (ru) | Цифровой умножитель частоты | |
SU627577A2 (ru) | Расширитель импульсов | |
SU748883A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU675421A1 (ru) | Цифровой квадратор | |
SU819946A1 (ru) | Измерительный преобразователь | |
SU951304A1 (ru) | Множительное устройство | |
SU966920A1 (ru) | Дес тичный счетчик | |
SU811281A1 (ru) | Устройство дл дифференцировани чАСТОТНО-иМпульСНыХ СигНАлОВ | |
SU552670A1 (ru) | Устройство дл формировани измерительного интервала | |
SU744979A1 (ru) | Преобразователь частоты импульсов | |
SU622070A1 (ru) | Цифровой генератор функций | |
SU930637A1 (ru) | Формирователь временного интервала,равного периоду входного сигнала | |
SU922740A1 (ru) | Частотно-импульсное множительно-делительное устройство | |
SU786009A2 (ru) | Управл емый делитель частоты | |
SU428548A1 (ru) | Преобразователь частота-код | |
SU982002A1 (ru) | Множительно-делительное устройство | |
SU643908A1 (ru) | Антилогарифмический преобразователь | |
SU828407A1 (ru) | Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы | |
SU809217A1 (ru) | Вычислительное устройство |