SU951304A1 - Множительное устройство - Google Patents
Множительное устройство Download PDFInfo
- Publication number
- SU951304A1 SU951304A1 SU802916943A SU2916943A SU951304A1 SU 951304 A1 SU951304 A1 SU 951304A1 SU 802916943 A SU802916943 A SU 802916943A SU 2916943 A SU2916943 A SU 2916943A SU 951304 A1 SU951304 A1 SU 951304A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- output
- multiplier
- pulses
- code converter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к вычислительной технике, в частности, может быть использовано при построении специализированных вычислительных устройств, примен емых в системах автоматического управлени и контрол . .
Известно множительное устройство, содержащее чейки умножени в виде соединенных между собой счетчика импульсов и дешифратора с коммутатором , триггеры управлени , выходной вентиль, многоканальный сумматор импульсов 3Недостатком этого устройства вл етс сложность исполнени и аппаратурна избыточность.
Известно также множительное устройство последоватепьного действи , содержащее регистр множимого, выполненный из двух реверсивных счетчиков и двух многовходовых элементов И, регистр результата, схему управлени , состо щую из генератора импульсов, триггеров и двух элементов И 2 .
Недостатком этого устройства в л етс сложность и низкое быстродействие .
Наиболее близким к предлагаемому вл етс множительное устройство, содержащее генератор импульсов, элемент и, старт-стопный триггер, счетчики первого и второго сомножител и результата, регистр первого сомножител , информационные шины дополнительного кода второго сомножител з.
10
Недостатком известного устройства вл етс ограниченное быстродействие , определенное периодом следовани тактовых импульсов задающего генератора.
15
Цель изобретени - повышение быстродействи множительного устройства .
Поставленна цель достигаетс тем, что множительное устройство,
20 содержащее регистр первого сомножител , счетчики второго сомножител и произведени , причем входы регистра первого сомножител подключены к шине первого сомножител уст25 ройства, информационные входы счетчика второго сомножител подключены к шине второго сомножител устройства , выходы счетчика произведени подключены к шине произведени
30 устройства, содержит преобразователь кода в серию импульсов, информационные входы которого соединены с соответствующими выходами регистра первого сомножител , информационный выход- преобразовател кода в серию импульсов подключен j« счетному входу счетчика произведени устройства, управл ющий вход преобразовател кодов в серию импульсов подключен к выходу.счетчика второго сомножител , управл ющий выход преобразовател кода в серию импульсов подключен к счетному вход счетчика второго сомножител .
Кроме того, преобразователь кода в серию импульсов содержит счетчик , выполненный на сдвиговом регис ре, двухвходовые элементы И и элемент ИЛИ, причем информационные входы счетчика подключены к соответствующим информационным входам преобразовател кода в серию импульсов пр мой и инверсный выходы каждого триггера, счетчика соединены соответственно с первым и вторым входами соответствующего элемента И, йыходы элементов И подключены к входам элемента ИЛИ, выход которого подк71ючен к счетному входу счетчика и к информационному выходу прёобразовател кода в серию импульсов, управл ющий вход элемента ИЛИ, соединен с управл ющим входом преобразовател кода в серию импульсов, а .выход переполнени счетчика соединен с его управл ющим входом и с управл ющим выходом преобразовател кода в серию импульсов.
На фиг. 1 представлена блоксхема устройства; на фиг. 2 блок-схема преобразовател кода в серию импульсов.
Устройство состоит из регистра первого сомножител 1, преобразовател кода в серию импульсов 2, счетчика второго сомножител 3, счетчика произведени 4. Информационные входы регистра йервого сомножител 1 подключены к шине первого сомножител устройства, а его выходы подключены к информационным входам преобразовател кода в серию импульсов 2, информационный выход которого подключен к счетному входу счетчика произведени устройства 4 , выходы которого ПОДК.7ПО .чены к шине произведени устройства Управл ющий вход преобразовател кода в серию импульсов подключен к выходу счетчика второго сомножител 3, управл ющий выход преобразовател кода в сери1о импульсов - к. счетному входу счётчика второго сомножител 3, информационные входы которого подключены к шине второго сомножи.тел устройства.
Преобразователь кода в серию импульсов состоит из счетчика выполненного на сдвиговом регистре 5, информационные входы которого подключены к информационным входам преобразовател кода в серию импульсов, двухвходовых элементов и 6-1,...6-п,
первый и второй входы каждого из которых соединены соответственно с пр к4лм и инверсным выходами соответствующего триггера счетчика 5 и элемента ИЛИ 7, входыкоторого соеди-у
0 нены с выходами элементов И, управл ющий вход соедийен с управл ющим входом преобразовател кода в серию импульсов, информационный выход элемента ИЛИ.7 подключен к информационному выходу преобразовател кода в серию импульсов и к счетному входу счетчика.
Устройство работает следующим образом .
0 В исходном состо нии счетчики 3-5 обнулены, элемент ИЛИ 7 закрыт потенциалом , поступанвдим на его управл ющий вход с выхода.Ч:четчика второго сомножител 3. Сомножители в пара лель5 ном коде соответственно занос тс в счетчик второго сомножител 3, а также-в регистр первого сомножител 1 и счетчик 5. Открываетс элемент ИЛИ 7. Пepekлючeниe i -тых триггеров счетчика 5 из нулевого состо ни в единичное приводит и формированию на выходах элемента И б-f (где 1,2,3....п) импульса, который поступает чераз элемент ИЛИ 7 на счетный вход счетчика первого сомножител 5. При этс м из счетчика 5 вычитаетс единица, а переключение его -f-тых триггеров вызывает формирование очередного импульса описанным способом на выходе элемента
0 ИЛИ 7. Этим импульсом вычитаетс следующа единица из счетчика 5, и процесс вычитани продолжаетс посредством формировани счетных импульсов на выходе элемента ИЛИ 7 за
5 счет переключени триггеров счетчика первого сомножител 5.
Кактолько из счетчика первого сомножител 5 вычитаетс число, пропорциональное первому сомножителю,
Q на его выходе по вл етс сигнал. При этом из числа, записанного в счетчике второго сомножител 3, вычитаетс единица, а в счетчик сомножител 5 вновь записываетс по ине формационным входам из регистра 1
первый сомножитель.
I
Claims (3)
- Описанное продолжаетс до тех пор, пока из счетчика второго сомножител 3 не будет считана последн единица, т.е. счетчик второго сомножител 3 обнул етс . Потенциал сфор .мированный при этом на выходе счетчика второго сомножител 3, закрывает элемент ИЛИ 7 и генераци импульсов на выходе элемента ИЛИ 7 срываетс . Счетчики первого и второг сомножителей 5 и 3 устанавливаютс в исходное состо ние. На счетный вход счетчика произведени 4 с выход элемента ИЛИ 7 поступают импульсы в .течение всего времени работы устрой .ства, и в нем регистрируетс число, равное произведению первого и второго сомножителей. Врем вычислени произведени сом ножителей в устройстве определ етс численным значением вводимого из регистра первого :омножител 1 в счетчик 5 повторенное число раз, равное значению записанного в счетчик 3 второго сомножител , а также перио дом следовани счетных импульсов. В данном устройстве период следовани соизмерим с длительностью счетных импульсов, формируемых за счет кольца след щей обратной св зиJ выходы триггеров счетчика 5 - элементы И 6 - й- элемент ИЛИ 7 - счет ный вход счетчика 5. Использование группы элементов И и элемента ИЛИ, выход которого соединен со счетным входсж счетчика первого сомножител , выходы триггеров которого Поразр дно подключены через соответствующие схемы совпаде ни к входам элемента ИЛИ, позвол ет исключить генератор тактовых импульсов и повысить быстродействие устройства по сравнению с прото типом за счет уменьшени периода следовани до длительности счетных импульсов. Формула изобретени 1. Множительное устройство, содер жащее регистр первого сомножител , счетчики второго сомножител и произведени , причем входы регистра первого сомножител подключены к шине первого сомножител устройства , информационные входы счетчика второго сомножител подключены к ши не второго сомножител устройства, выходы счетчика произведени подключены к шине произведени устрой схва , отлич, ающеес тем, что, с целью повышени быстродействи устройства, оно содержит преобразователь кода в серию импульсов, информационные входы которого соединены с соответствующими выходами регистра первого сомножител , информационный выход преобразовател кода в серию импульсов подключен к счетному входу счетчика произведени устройства, управл ющий вход преобразовател кода в серию импульсов подключен к выходу счетчика второго сомножител , управл ниций выход преобразовател кода в серию импульсов подключен к счетному входу счетчика второго сомножител . 2. Устройство по п.1, о т л и чающеес тем, что преобразователь кода в серию импульсов содержит счетчик, выполненный на сдвиговом регистре, двухвходовые элементы И и элемент ИЛИ/ причем информационные входы счетчика подключены к соответствующим информационным входам преобразовател кода в серию импульсов, пр мой и инверсный выхода каждого триггера счетчика соеда1нены . соответственно с первым и вторьш .входами соответствующего элемента И, выходы элементов И подключены к входам элемента ИЛИ, выход которого подключен к счетному входу счетчика и к информационному выходу преобразовател кода в серию импульсов , управл ющий вход элемента ИЛИ соединен с -управл ющим входом преобразовател кода в серию импульсов, а выход переполнени счетчика соединен с его управл ющим входом и с управл к дам выходом преобразовател кода в серию импульсов. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 247625, кл. G 06. F 7/52, 1969.
- 2.Авторское свидетельство СССР 434411, кл. G 06 F 7/5.2, .1974.
- 3.Вычислительна техника. Сборник . Минск, 1965, с. 204-206 (прототип Л.ф фЧ (V V W УI Ч/ Ч/IjKjk.S-frff-fФиг1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802916943A SU951304A1 (ru) | 1980-04-25 | 1980-04-25 | Множительное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802916943A SU951304A1 (ru) | 1980-04-25 | 1980-04-25 | Множительное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU951304A1 true SU951304A1 (ru) | 1982-08-15 |
Family
ID=20892625
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802916943A SU951304A1 (ru) | 1980-04-25 | 1980-04-25 | Множительное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU951304A1 (ru) |
-
1980
- 1980-04-25 SU SU802916943A patent/SU951304A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4135249A (en) | Signed double precision multiplication logic | |
SU951304A1 (ru) | Множительное устройство | |
SU696451A1 (ru) | Число-импульсное множительное устройство | |
SU439805A1 (ru) | Устройство дл извлечени квадратного корн | |
SU542338A1 (ru) | Умножитель частоты следовани периодических импульсов | |
SU928353A1 (ru) | Цифровой умножитель частоты | |
SU375783A1 (ru) | Дискретный умножитель частоты | |
SU702527A1 (ru) | Счетчик | |
SU686029A1 (ru) | Устройство дл определени разности двух чисел | |
SU499673A1 (ru) | Умножитель частоты следовани импульсов | |
SU399865A1 (ru) | Частотно-импульсный функциональный преобразователь | |
SU1335990A1 (ru) | Устройство дл вычислени показател экспоненциальной функции | |
SU404085A1 (ru) | УСТРОЙСТВО дл УМНОЖЕНИЯ ЧАСТОТЫ СИГНАЛОВ | |
SU1030807A1 (ru) | Спектроанализатор | |
SU402874A1 (ru) | Устройство для обработки статистической информации | |
SU660059A1 (ru) | Устройство дл вычислени функций | |
SU608157A1 (ru) | Устройство дл умножени | |
SU1279046A1 (ru) | Умножитель частоты следовани импульсов | |
SU600575A2 (ru) | Логарифмирующее устройство | |
SU525235A1 (ru) | Устройство умножени частоты следовани импульсов | |
SU811250A1 (ru) | Умножитель частоты | |
SU1167730A1 (ru) | Счетчик-умножитель импульсов | |
SU729587A1 (ru) | Устройство дл умножени | |
SU448590A1 (ru) | Устройство цифровой фильтрации | |
SU1091145A1 (ru) | Генератор функций Уолша |