SU402874A1 - Устройство для обработки статистической информации - Google Patents
Устройство для обработки статистической информацииInfo
- Publication number
- SU402874A1 SU402874A1 SU1745688A SU1745688A SU402874A1 SU 402874 A1 SU402874 A1 SU 402874A1 SU 1745688 A SU1745688 A SU 1745688A SU 1745688 A SU1745688 A SU 1745688A SU 402874 A1 SU402874 A1 SU 402874A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- switch
- memory
- inputs
- block
- circuits
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
1
Устройство дл обработки статистической информации относитс к области вычислительной техники и может быть использовано в системах сбора и обработки информации дл анализа и управлени технологическими процессами.
Известны устройства дл обработки статистической информации, содержащие блок пам ти ,-коммутатор (многотактный генератор), ключи и блок определени среднего арифметического значени (параллельный сумматор, схемы «И, параллельный сумматор-вычитатель со схемой сравнени , генератор импульсов и счетчик среднего арифметического значени ).
Недостатком известного устройства вл етс то, что в нем параллельна перепись чисел из блока пам ти в блок вычислени среднего производитс за много тактов, количество тактов равно сумме номеров интервалов.
Целью предлагаемого изобретени вл етс увеличение быстродействи устройства с одновременным упрощением его.
В предлагаемом устройстве перепись содержимого чеек блока пам ти, соответствующих интервалам, кратным степени 2 (1, 2, 4, 8,...), производитс за один такт без сдвига или с соответствующим сдвигом вправо на один или более разр дов, а перепись содержимого чеек пам ти, соответствующих всем остальным интервалам , производитс за два или три такта без сдвига пли со сдвигом вправо.
Предлагаемое устройство отличаетс тем, что в пего дополнительно введены схемы «И и переключатель, причем вход переключател соединен с коммутатором, а выход - с одними входами схем «И, другие входы которых соединены с блоком пам ти и коммутатором, а выходы - с блоком вычислени среднего
арифметического значени .
На чертеже представлена блок-схема устройства .
Она содерл ит блок пам ти 1, блок вычислени 2 среднего арифметического значени ,
коммутатор 3, схемы «И 4, схемы «И 5 и переключатель (кппп-реле) 6.
Блок пам ти 1 состоит, например, из чеек пам ти, в калчдую из которых записываетс информаци , поступающа по одному каналу . Блок 2 вычислени среднего арифметического значени состоит например, из реверсивного счетчика, счетчика выборки, счетчика среднего, схемы логики, мультивибратора и триггера.
Коммутатор 3 состоит из генератора импульсов , счетчика и дещифратора.
Первые входы схемы «1-1 4 св заны с разр дами чейки пам ти блока пам ти 1, вторые входы св заны с щинами дешифратора коммутатора 3 и третьи входы - с генератором импульсов , вход щим в состав коммутатора. Выходы схем «И 4 соединены с блоком 2 вычислени среднего значени .
Первые и вторые входы схем «И 5 св заны соответственно с чейками пам ти и дешифратором коммутатора, а третьи входы - с переключателем (кинн-реле) 6. Выходы схем «И 5 также соединены с блоком 2 вычислени среднего значени .
Устройство работает следующим образом.
Информаци о распределении поступает с рабочих мест в соответствующие чейки блока пам ти 1, где она накапливаетс . После прихода с одного из постов сигнала «Конец выборки начинаетс перепись информации с этого поста из блока пам ти 1 в блок 2 вычислени среднего арифметического значени .
Происходит это следующим образом.
Сигнал «Конец выборки поступает на коммутатор 3, который вырабатывает последовательность импульсов переписи и в соответствии с каждым переключаетс на одну позицию .
В нервом такте сигнал с первого выхода коммутатора 3 поступает на в.ходы схем «И 4, св занные с чейками пам ти первого интервала блока пам ти 1, а на другие входы поступает импульс переписи.
При этом содержимое чеек блока пам ти, переписываетс в счетчик выборки и реверсивный счетчик блока 2 вычислени среднего арифметического значени .
Во втором такте сигнал со второго выхода коммутатора 3 поступает на входы схем «И 4, св занные с чейками пам ти второго интервала блока пам ти 1, а на другие входы поступает импульс переписи, и содержимое чеек переписываетс в счетчик выборки и реверсивный счетчик блока 2, в который содержимое чеек блока пам ти 1 заноситс со сдвигом на один разр д вправо, что соответствует умножению на два.
В третьем такте сигнал с третьего выхода коммутатора 3 поступает на схемы «И 4 и 5, св занные с чейками пам ти третьего интервала , а на другие входы схем «И 4 поступает импульс переписи непосредственно, а на входы схем «И 5 - с задержкой.
Задержка импульса переписи на группу схем «И 5 осуществл етс кипп-реле 6, запускаемое импульсом переписи коммутатора 3. Схемы «И 5 срабатывают от заднего фронта импульса, вырабатываемого кипп-реле 6.
Через схемы «И 4 содержимое чеек блока пам ти 1 переписываетс в счетчик выборки и в реверсивный счетчик блока 2 без сдвига, а через схемы «И 5 - в реверсивный счетчик блока 2 со сдвигом вправо на один разр д.
Таким образом, содержимое чеек блока пам ти 1 третьего интервала заноситс в реверсивный счетчик, умноженное па три и производитс в два этапа.
В четвертом такте содержимое соответствующих чеек блока пам ти 1 аналогичным образом переписываетс в счетчик выборки и в реверсивный счетчик блока 2. В реверсивный счетчик блока 2 содержимое чеек блока пам ти 1 заноситс со сдвигом вправо на два
разр да, что соответствует умножению на четыре и т. д.
Дл переписи содержимого седьмого интервала потребуетс два кипп-реле 6. Перепись будет происходить в три этапа: через схемы
«И 4 без сдвига импульсом переписи, через группу схем «И 5 со сдвигом вправо на один разр д импульсов первого кипп-реле 6 и через группу схем «И 5 со сдвигом вправо на два разр да импульсом второго кипп-реле 6. Дл
простоты изложени второе кппп-реле 6 на схеме не показано, так как в принципе их может быть и больше двух (если число интервалов , например, 15 или больще). После переписи содержимого всех интервалов блока пам ти 1 в счетчике выборки блока 2 оказываетс записанным число, равное объему выборки, а в реверсивном счетчике блока 2 - сум.ма частот распределени с соответствующими весами. После этого в блоке 2 начинаетс вычисление среднего арифметического значени .
Предмет изобретени
Устройство дл обработки статистической информации, содержащее коммутатор, блок пам ти, блок определени среднего арифметического значени , состо щий из реверсивного счетчика и счетчика выборки, входы которого
подключены к соответствующим входам реверсивного счетчика и к выходам схем «И соответственно, первые входы которых подключены к соответствующим разр дным выходам блока пам ти, отличающеес тем, что,
с целью увеличени быстродействи работы устройства, оно содержит дополнительные схемы «И и переключатель, вход которого подключен к выходу переписи колтмутатора и ко вторым входам схем «И, третьи входы которых подключены к разр дным выходам коммутатора , выход переключател соединен с первыми входами дополнительных схем «И, вторые входы которых подключены к соответствующим разр дным выходам блока пам ти,
третьи входы подключены к разр дным выходам коммутатора, а выходы дополнительных схем «И подключены к соответствующим входам реверсивного счетчика блока определени среднего арифметического.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1745688A SU402874A1 (ru) | 1972-02-07 | 1972-02-07 | Устройство для обработки статистической информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1745688A SU402874A1 (ru) | 1972-02-07 | 1972-02-07 | Устройство для обработки статистической информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU402874A1 true SU402874A1 (ru) | 1973-10-19 |
Family
ID=20502518
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1745688A SU402874A1 (ru) | 1972-02-07 | 1972-02-07 | Устройство для обработки статистической информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU402874A1 (ru) |
-
1972
- 1972-02-07 SU SU1745688A patent/SU402874A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU402874A1 (ru) | Устройство для обработки статистической информации | |
RU2713868C1 (ru) | Устройство для решения задачи выбора технических средств сложной системы | |
SU1049899A1 (ru) | Устройство ранжировани экстремальных значений | |
SU440795A1 (ru) | Реверсивный двоичный счетчик | |
SU1368876A1 (ru) | Генератор случайных чисел | |
RU2116670C1 (ru) | Устройство поиска информации | |
SU439805A1 (ru) | Устройство дл извлечени квадратного корн | |
SU1168928A1 (ru) | Устройство дл умножени числа на посто нный коэффициент | |
SU395989A1 (ru) | Накапливающий двоичный счетчик | |
SU1275762A1 (ru) | Делитель частоты следовани импульсов | |
SU1661788A1 (ru) | Имитатор дискретного канала св зи | |
SU940165A1 (ru) | Устройство дл функционального преобразовани упор доченного массива чисел | |
SU951304A1 (ru) | Множительное устройство | |
SU922765A1 (ru) | Устройство дл определени законов распределени веро тностей | |
SU1267433A1 (ru) | Статистический анализатор распределени временных интервалов | |
SU450168A1 (ru) | Устройство дл пакетного умножени чисел | |
SU1083187A1 (ru) | Вычислительное устройство | |
SU463234A1 (ru) | Устройство делени времени циклов на дробное число интервалов | |
SU1658169A1 (ru) | Устройство дл определени среднего арифметического значени | |
SU1003095A1 (ru) | Статистический анализатор распределени временных интервалов | |
SU1562966A1 (ru) | Устройство дл выбора асинхронных сигналов по критерию М из N | |
SU708253A1 (ru) | Устройство дл измерени временных интервалов | |
SU1488842A1 (ru) | Устройство для вычисления среднего значения случайного сигнала | |
SU1410058A1 (ru) | Устройство дл вычислени скольз щего среднего | |
SU729586A1 (ru) | Устройство дл сравнени чисел |