SU1083187A1 - Вычислительное устройство - Google Patents

Вычислительное устройство Download PDF

Info

Publication number
SU1083187A1
SU1083187A1 SU833545326A SU3545326A SU1083187A1 SU 1083187 A1 SU1083187 A1 SU 1083187A1 SU 833545326 A SU833545326 A SU 833545326A SU 3545326 A SU3545326 A SU 3545326A SU 1083187 A1 SU1083187 A1 SU 1083187A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
elements
counter
Prior art date
Application number
SU833545326A
Other languages
English (en)
Inventor
Валерий Богданович Дудыкевич
Александр Владимирович Козаков
Зеновий Михайлович Стрилецкий
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU833545326A priority Critical patent/SU1083187A1/ru
Application granted granted Critical
Publication of SU1083187A1 publication Critical patent/SU1083187A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержскцее первый и второй счетчики , реверсивный счетчик, коммутатор/ первую и вторую группы элементов И, генератор опорной частоты, формирователь импульса, триггер, первый, второй, третий, четвертый, п тый и шестой элементы И, первый, второй, третий и четвертый элементы ИЛИ, причем управл ющий вход устройства соединен с входом установки триггера, пр мой выход которого через формирователь импульса подключен к управл ющим входам первого и второга счетчиков , выходы элементов И первой и второй групп соединены соответственно с входами первого и второго элементов ИЛИ, выход старшего разр да первого счетчика подключен к импульсному входу |-го элемента И второй группы, где i- количество разр дов первого счетчика,потенцисшьный вход которого .соединен с выходом младшего разр да кокмутатора, первый и второй информационные входы которого подключены соответственно к первому и второму информационным входам устройства, выход второго элемента ИЛИ соединен с первыми входами первого и второго элементов И, выходы которых подключены соответственно к входам сложени  и вычитани  реверсивного счетчика, информационный вход первого счетчика соединен с выходом третьего элемента ИЛИ, первый и второй входы которого подключены соответственно к выходам третьего и четвертого элементов И, инверсный выход триггера соединен с первыми входами третьего и п того элементов И, информационный вход второго счетчика подключен к выходу четвертого элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами п того и шестого элементов И, пр мой выход триггера подключен к первым входам четвертого и шестого элементов И, третий информационный вход устройства ел соединен с вторым входом п того элемента И, выход генератрра опорной частоты подключен к второму входу . четвертого элемента И, отличающеес  тем, что, с целью расшире ни  функциональных возможностей за счет., вычислени  функции вида X, в него дополнительно введены сумматор-вычитатель и п тый элемент 00 ИЛИ, первый и второй входы которого 00 соединены соответственно с выходами четвертого и п того элементов И, а выход п того элемента ИЛИ подклю00 чен к первому информационному входу сумматора-вычитател , второй инфор мационный вход которого соединен с выходом первого элемента ИЛИ, выход реверсивного счетчика соединен с входом сброса триггера, инверсный выход которого подключен к второму входу первого элемента И и первому управл ющему входу сумматора-вычитател , пр мой выход триггера соединен с управл ющим входом коммутатора , с вторым входом второго элемента И и с вторым управл ющим входом сумматора-вычитател , выход которого подключен к вторым входам третьего и шестого-элементов И, ВЬ1

Description

ход старшего разр да первого счетчи ка соединен с импульсным входом 1-го элемента И первой групп л, потенциальный вход которого подключен к инверсному выходу младшего разр да второго счетчика.
Изобретение относитс  к автоматике , вычислительной и измерительной технике и может быть использовано в качестве специализированного вычислител , вход щего в состав устройств автоматики, управлени  и контрол . Известно устройство дл  воспроизведени  степенной зависимости V-Л с цифровым регулируемым показателем , содержащее информационный вход, п ть счетчиковj регистр управл ющего кода, схему сравнени  кодов, две группы элементов И, два элемента ИЛИ и счетчик-делитель Недостатками данного устройства  вл ютс  невозможность вычислени  функций с дробным показателем степени и большие аппаратурные затраты Наиболее близким по технической сущности к предлагаемому  вл етс  вычислительное устройство, содержащее реверсивный счетчик, два счет чика, коммутатор, генератор опорной частоты, формирователь импульса, дв триггера, две группы элементов И, вы читатель, шесть элементов И и четыре элемента ИЛИ С2. Недостатком известного устройс-рва  вл етс  невозможность вычислени  функции вида ,, Сп х . ,-:-,. - b Цель изобретений - расширение функциональных возможностей за счет - Ы йычислени  функции вида- твпх . . Прставленна  цель достигаетс  тем, что в вычислительное устройстве содержащее пердый и второй счетчики , реверсивный счетчик, коммутатор первую и вторую г|руппы элементбВ И, reHepaiTop опорной частоты, формирователь импульса, триггер, первый,вто рой, третий, четвертый, п тый и шеетой элементы И, первый, второй, третий и четвертый .ты ИЛИ, причем управл ющий вход устройства соединён с входом установки триггера, пр мой выход которого через форлмрой тель импульса подключен к упра8Л ю ци входам первого и второго счетчиков, элементов И первой и второй . групп соответственно с вхо дг1ми первого и второго элементов ИЛИ выхсщ Cfai siero разр да первого счетчика- подключен к юшульсному входу i-го элементна И второй группы, где f- количество разр дов первого счетчика , потенциальный вход которого соединен с выходом младшего разр да коммутатора, первый и второй информационные входы которого подключены соответственно к первому и второму ииформёщионным входам устройства, выход второго.элемента ИЛИ соединен с первыми входами первого и второго элементов И, выходы которых подключены соответственно к входам сложени  и вычитани  реверсивного счетчика , информационный вход первого счетчика соединен с выходом третьего элемента ИЛИ, первый и второй входы которого подключены соответственно к выходам третьего и четвертого элементов И, инверсный выход триггера соединен с первыми входами третьего и п :тоГо элементов И, информационный вход второго счетчика подключен к выходу четвертого .элемента ИЛИ, первый и второй входы которого соединены соответственно- с выходами п того и шестого элементов И, пр мой выход триггера подключен к первым входам четвертого и шестого элементов И, третий информационный вход устройства соединен с вторым входом п того элемента И, выход генератора опорной частоты подключен к второму входу четвертого элемента И, дополнительно введены сумматор-вычитатель и п тый элемент ИЛИ, первый и второй входы KOTopor j соединены соответственно с выходами четвертого и п того элементов И,, а. выход п того элемента ИЛИ подключен к первому информационному входу сукфлатора-вычитател , второй информационный вход которого соединен с выходом первого элемента ИЛИ, выход реверсивного счетчика соединен с входом сброса триггера, инверсный выход которого подключен к второму входу первого элемента И и первому управл кнцему входу сумматора-вычитател , пр мой выход триггера соединен с управл ющим входом коммутатора, с вторым входом второго элемента И и с вторым управл ющим входом сумматора-вычитател , выход которого подключен к вторым входам третьего и шестого элементов И, выход старшего разр да первого счетчика соединен с импульсным входом 1-го элемента И первой группы, потенцисшьный вход которого подключен к инверсному выходу младшего разр да второго счетчика. На фиг; 1 представлена структурна  схема предлагаемого устройства; на фиг, 2 - вариант реализации сумматора-вычитател . Вычислительное устройство (фиг.1 содержит третий информационный вход 1I управл ющий вход.2, реверсивный . счетчик 3, первый и второй счетчики и 5, перйый , второй, третий, четвер п тый и шестой элементы И 6-11 соответственно , первую и вторую группы 12 и 13 элементов И, первый, вто рой, третий, п тый и четвертый эле-менты ИЛИ 14-18 соответственно, триг гер 19, формирователь 20 импульса, генератор 21 опорной частоты, комму татор 22 с группами входов 23 и 24, импульсный сумматор-вычитатель 25 с информационными входами 26 и 27, управл ющими входами 28 и 29 и выходом 30. Импульсньй сумматор-вычитатель 2 ( фиг.2 I содержит триггер 31, первый и второй элементы 32 и 33 эадержки , первый, второй и третий элементы И 34, 35 и 36 и элемент ИЛИ 37. Сумматор-вычитатель 25 (фиг.2) работает следующим образотл. В исходном положении триггер 31 находитс  в единичном состо нии или устанавливаетс  в это состо ние первым импульсом, поступающим на ин формационный вход 26. В режиме суммировани  на управл ющий вход 28 поступает единичный потенциал, а на управл ющий вход 29 - нулевой потен циал, импульсные последовательнорти с информационных входов 26 и 27 через элвменты И 36 и 35 соответственно поступают на элемент ИЛИ 37 который производит их суммирование. Элемент 32 задержки исключает возможность совпадени  импульсов этих импульсных последовательностей и задерживает импульсы, поступающие на информационный вход 27 на вреМ , которое чуть больше длительности импульса на информационном входе 26. В режиме вычитани  на управл ющем входе 29 присутствует единичный потенциал, а на управл кщем входе 28 - нулевой. Импульсна  последовательность с Входа 26 прохо дит через элементы 36 и 37 на выход 30. При поступлении импульса на вход 27 31 устанавливаетс  в нулевое состо ние, запреща  прохождение очередного.импульра с входа 26 через элемент И. Этот очередной импульс с входа 26 вновь устанавливает триггер 31 в единичное состо ние, которое через неко .торое по вл етр  на выходе элемента 33 задержки. Этот импульс с входа 2ёне проходит на выход. Из импульсной последовательности, поступающей на вход 26, вычитаетс  один импульс. Элемент 33 задержки служит дл  того, чтобы импульс с входа 26, который должен быть вычтен, не разрешал себе прохождение через элемент , установив триггер своим передним фронтом в единичное состо ние. Вычислительное устройство (фиг.1) работает сУ1едующим образом. В исходном положении триггер 19 и счетчик 4 наход тс  в нулевом РОсто нии , а счетчик 5 - в единичном . Входна  икшульсна  последовательность X поступает на информационный вход 1 и через элементы И 10 и ИЛИ 18 на информационный вход счетчика 5. Этот счетчик своими инверсными разр дными выходами управл ет двоичным умножителем частоты, состо щим из счетчика4,группы элементов И 12 и элемента ИЛИ 14. Приращение dy импульсной последовательности У, постуг пающей на вход счетчика 4 с выхода 30 импульсного сумматора-вычитател  25 через элементы И 8 и ИЛИ 16 вызывает на выходе элемента ИЛИ 14 приращение dZ импульсной последователь-. ности Z . С учетом того, что на инверсных выходах счетчика 5 форми- руетр  дополнительный код текущего значени  числа X, можно записать dz.e. где m - коэффициент пересчета счетчиков 4 и 5. Импульсный сумматор-вы .читатель 25 работает в режиме сум- . мировани , который задаетс  единичным потенциалом на управл ющем входе 28 . Приращение импульсной последовательности Определ етс  суммой приращений dx и dZ соответственно: , + dlZ. (2) Из выражений (1) и (2) Проинтегрировав (3) с учетомпределов интегрировани , получим .текущее значение чирла У в рчетчике 4 у(.е.х|;.. W Окончательно V rotn;c В это же врем  управл ющим сигналом с пр мого выхода триггера 19 на вы-. ходы коммутатора 22 передаетс  код числа Q Р группы входов 23. Выходы коммутатора управл ют двоичньи умножителем частоты, РОРТОЯВЩМ иэ рчетчика 4, группы элементов И 13 и элемента ИЛИ 15. Приращение А ИАШульрной последовательности У, поступающей на ход счетчика 4, вызывает на выходе элемента ИЛИ 15 приращение импульсной последовательности Vi : m, 2 ; П-,- количество разр дов (выходов ) коммутатора. Импульсна  последовательность У че рез элемент И б поступает на суммирующий вход реверсивного счетчика 3 Проинтегрировав (б) с учетом предел интегрировани  и подставив значение У из (5-1, получим значение числа Ув реверсивном счетчике 3 По окончании входной импульсной последовательности X на управл ющи вход 2 поступает управл ющий импул который устанавливает триггер 19 в единичное состо ние. На пр мом выходе триггера 19 устанавливаетс  уровень логической 1, а на инвер ном выходе - уровень логическог о О, При переходе потенциала на пр мом выходе триггера 19 из нулевого в единичное состо ние на выходе фор мирозател  20 импульса по вл етс  короткий импульс, который обнул ет счетчик 4 и устанавливает счетчик 5 в единичное состо ние. После установки триггера 19 в единичное состо ние управл ющий сигнал на входе коммутатора 22 мен етс  и .на его вы ходах устанавливаетс  код числа Ъ установленный на группе входов 24.j Далее работа устройства происходит следующим образом. От генератора 21 импульсна  последова тельность У2 через элемент . И 9 и элемент ИЛИ 16 поступает на вход счетчика 4. Приращение этой последовательности вызывает приращение dy импульсной последовательности dU на выходе элемента ИЛИ 14 котора  поступает на вход 27 сумматора-вычитател  25, работающего теперь в режиме вычитани , который задаетс  единичным потенциалом на управл ющем входе 29.. На вход 26 cyм aтopa-вычитaтeл  25 поступает импульсна  последовательность У2 че рез элемент И 5 и элемент ИЛИ 17. Приращение dIU импульсной последовательности U на выходе 30 сумматора Вычитател  25 определ етс  разностью приращений «Яу и dU импульсных последовательностей У и U соответственно: . (в| Иьтульсна  последовательность U через элемент И 11 и элемент ИЛИ 18 поступает на информационный вход счетчика 5, инверсные разр дные выходы которого управл ют двоичным умножителем частоты, состо щим из счетчика 4, группы элементов И 12 и элемента ИЛИ 14. С учетом того, что на инверсных выходах счетчика 5 формируетс  дополнительный код числа и , можно записать m-U Из выражений (8) и аи Проинтегрировав (10), получим, Приращение .oJv импульсной последовательности У.2 вызывает также приращение dp импульсной последовательности Р на выходе элемента ИЛИ 15: Импульсна  последовательность Р по;ступает через элемент И 7 на вычитающий вход реверсивного счетчика 3, в котором было зафиксировано ранее согласно ( 7 число У,.. При достижении импульсной последовательностью Р значени  реверсивный счетчик об нул етс  и сигналом со своего выхода обнулени  устанавливает триггер 19 в нулевое состо ние, которое запрещает дальнейшее прохождение импульсной последовательности через элемент И 9 и элемент ИЛИ 16 на вход счетчика 4. В этот момент процесс вычислени  окончен, Проинтегрировав (12) с учетом пре делов интегрировани , получим 1 . Ъ , р2 О - |о V i m 2 Из (14) найдем m - И5) Из выражений-(11) и (15) en Ui-4 mfe 1 Подставив значение числа У-, из (Т}г получим значение числа U , зафиксированного в счетчике 5 по окончании выч слени :
епх
Ure
X . (ifel
В счетчике 4 по окончании вьлЧислени  зафиксируетс  число У2.выражений (15) и (7)гво
2 -mEnx
Использование предлагаемого устройства позвол ет дополнительно выч11сл ть функцию вида
X
#
. ъ
р
/5
г
фиг.

Claims (1)

  1. ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее первый и второй счетчики, реверсивный счетчик, коммутатор, первую и вторую группы элементов И, генератор опорной частоты, формирователь импульса, триггер, первый, второй, третий, четвертый, пятый и шестой элементы И, первый, второй, . третий и четвертый элементы ИЛИ, причем управляющий вход устройства соединен с входом установки триггера, прямой выход которого через формирователь импульса подключен к управляющим входам первого и второго счетчиков, выходы элементов И первой и второй групп соединены соответственно с входами первого и второго элементов ИЛИ, выход старшего разряда первого счетчика подключен к импульсному входит ί-го элемента И второй группы, где ϊ- количество разрядов первого счетчика,потенциальный вход которого соединен с выходом младшего разряда коммутатора, первый и второй информационные входы которого подключены соответственно к первому и второму информационным входам устройства, выход второго элемента ИЛИ соединен с первыми входами первого и второго элементов И, выходы которых подключены соответственно j к входам сложения и вычитания реверсивного счетчика, информационный вход первого счетчика соединен с выходом третьего элемента ИЛИ, первый и второй входы которого подключены соответственно к выходам третьего и четвертого элементов И, инверсный выход триггера соединен с ' первыми входами третьего и пятого элементов И, информационный вход второго счетчика подключен к выходу четвертого элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами пятого и шестого элементов И, прямой выход триггера подключен к первым входам четвертого и шестого элементов И, третий информационный вход устройства соединен с вторым входом пятого элемента И, выход генератора опорной частоты подключен к второму входу . четвертого элемента И, отличающееся тем, что, с целью расшире· ния функциональных возможностей за счет.вычисления функции вида Spnin х , в нёго дополнительно введены сумматор-вычитатель и пятый элемент ИЛИ, первый и второй входы которого соединены соответственно с выходами четвертого и пятого элементов И, а выход пятого элемента ИЛИ подключен к первому информационному входу сумматора-вычитателя, второй информационный вход которого соединен с выходом первого элемента ИЛИ, выход реверсивного счетчика соединен с входом сброса триггера, инверсный выход которого подключен к второму входу первого элемента И и первому управляющему входу сумматора-вычитателя, прямой выход триггера соединен с управляющим входом коммутатора, с вторым входом второго элемента И и с вторым управляющим входом сумматора-вычитателя, выход которого подключен к вторым входам третьего и шестого-элементов И, вы1083187 ход старшего разряда первого счетчика соединен с импульсным входом i'-ro элемента И первой группу, потенциальный вход которого подключен к инверсному выходу младшего разряда второго счетчика.
SU833545326A 1983-01-25 1983-01-25 Вычислительное устройство SU1083187A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833545326A SU1083187A1 (ru) 1983-01-25 1983-01-25 Вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833545326A SU1083187A1 (ru) 1983-01-25 1983-01-25 Вычислительное устройство

Publications (1)

Publication Number Publication Date
SU1083187A1 true SU1083187A1 (ru) 1984-03-30

Family

ID=21047215

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833545326A SU1083187A1 (ru) 1983-01-25 1983-01-25 Вычислительное устройство

Country Status (1)

Country Link
SU (1) SU1083187A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Данчеев В.П. Цифрочастотные вычислительные устройства, М., Энерги , 1976, с.49. 2. Авторское свидетельство СССР по за вке W 3540217, кл. G 06 F 7/556, 1983 (прототип). *

Similar Documents

Publication Publication Date Title
SU1083187A1 (ru) Вычислительное устройство
SU767753A1 (ru) Устройство дл сравнени чисел
SU1084790A1 (ru) Устройство дл возведени в степень и извлечени корн
SU1113799A1 (ru) Устройство дл извлечени квадратного корн
RU2116670C1 (ru) Устройство поиска информации
SU750480A1 (ru) Устройство дл сравнени чисел с допусками
SU1721626A2 (ru) Генератор векторов
SU1120320A1 (ru) Устройство дл вычислени квадрата и квадратного корн
SU402874A1 (ru) Устройство для обработки статистической информации
SU1315999A1 (ru) Устройство дл вычислени коэффициентов Фурье
SU1410058A1 (ru) Устройство дл вычислени скольз щего среднего
RU2029434C1 (ru) Устройство для формирования остатка по произвольному модулю от числа
SU744608A1 (ru) Устройство дл автоматического контрол генератора случайных чисел
SU1372245A1 (ru) Цифровой частотомер
SU450170A1 (ru) Устройство дл делени чисел, представленных в число-импульсных кодах
SU830247A1 (ru) Цифровой измеритель ускорени ВАлА
SU1644161A1 (ru) Устройство дл вычислени текущего математического ожидани
SU677095A1 (ru) Преобразователь кода числа в частоту следовани импульсов
SU440795A1 (ru) Реверсивный двоичный счетчик
SU416711A1 (ru) Устройство для деления напряжений в число-импульсной форме
SU1170452A1 (ru) Число-импульсное устройство дл извлечени квадратного корн
SU1083365A1 (ru) Реверсивное пересчетное устройство
SU1080137A1 (ru) Вычислительное устройство
SU928349A1 (ru) Устройство дл возведени в квадрат число-импульсного кода
SU252732A1 (ru) УСТРОЙСТВО дл ЭКСПРЕСС-ОЦЕНКИ СРЕДНЕГО ЗНАЧЕНИЯ ПЕРИОДОВ СЛУЧАЙНОГО ПРОЦЕССА