SU499673A1 - Умножитель частоты следовани импульсов - Google Patents

Умножитель частоты следовани импульсов

Info

Publication number
SU499673A1
SU499673A1 SU2049301A SU2049301A SU499673A1 SU 499673 A1 SU499673 A1 SU 499673A1 SU 2049301 A SU2049301 A SU 2049301A SU 2049301 A SU2049301 A SU 2049301A SU 499673 A1 SU499673 A1 SU 499673A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
input
output
key
inputs
Prior art date
Application number
SU2049301A
Other languages
English (en)
Inventor
Виктор Маркович Брусницын
Виктор Николаевич Глухов
Михаил Михайлович Усов
Original Assignee
Предприятие П/Я А-7284
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7284 filed Critical Предприятие П/Я А-7284
Priority to SU2049301A priority Critical patent/SU499673A1/ru
Application granted granted Critical
Publication of SU499673A1 publication Critical patent/SU499673A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ
1
Изобретение относитс  к импульсной технике , в частности к системам измерени  временных интервалов, использующим нониусные методы , и может быть применено в радиолокационной и 14зме(рительной технике.
Известен умножитель частоты следовани  импульсов, содержащий формирователь импульсов , соединенный с пересчетным устройством , ключ, логический элемент «ИЛИ и логический элемент «И, один из входов которого подключен к клемме источника импульсов.
Однако в известном устройстве происходит изменение длительности импульсов управл емого генератора, а следовательно, периода импульсов умноженной частоты.
Целью изобретени   вл етс  повышение стабильности периода следовани  импульсов.
Это достигаетс  тем, что в предлагаемое устройство введены реверсивный счетчик, два генератора строба, дополнительный логический элемент «И и лини  задержки, включенна  между логическим элементом «ИЛИ и формирователем импульсов, управл ющие входы которой соединены с выходами реверсивного счетчика, входы которого через логические элементы «И подключены к выходам генераторов строба, вход первого из которых соединен с одним из входов дополнительного логического элемента «И и выходом сброса ключа, а вход второго - с клеммой источника
импульсов, при этом выход формировател  импульсов соединен с первым импульсным входом ключа, импульсный выход которого соединен со входом логического элемента «ИЛИ и со входом пересчетного устройства, входы сброса которого подключены к выходу сброса ключа, а управл ющий и импульсный выходы - соответственно к управл ющему и ко второму импульсному входам упом нутого
ключа.
На чертеже представлена структурна  схема предлагаемого умножител  частоты, который содержит логический элемент «ИЛИ 1, линию заде|ржки 2, формирователь 3 импульсов , двухпозиционный ключ 4, пересчетное устройство 5, реверсивный счетчик 6, логические элементы «И 7 и 8, генераторы строба 9 и 10, клемму 11 источника импульсов. Умножитель работает следующим образом.
С клеммы 11 источника импульсов подаетс  первый, подлежащий умножению импульс и через логический элемент «ИЛИ 1, предназначенный дл  логического суммировани  входных импульсов умножаемой частоты и импульсов обратной св зи, поступающих с формировател  3 через ключ 4, поступает на вход линии задержки 2. Одновременно этот импульс поступает на вход логического элемента «И 7 и запускает генератор строба 10. Через промежуток времени, соответствующий периоду
выходных импульсов, импульс с выхода линии задержки 2 поступает на вход формировател  3. С выхода формировател  3 импульс поступает на выход умножител  и одновременно на первый импульсный вход ключа 4. При нулевом положении пересчетного устройства 5, предназначенного дл  подсчета импульсов на выходе формировател  3 и коммутации этих импульсов с помощью ключа 4, импульсы с выхода формировател  3 поступают на вход пересчетного устройства 5 и один из входов логического элемента «ИЛИ 1 и с его выхода - на вход линии задержки 2 и т. д. Цикл работы устройства будет повтор тьс  до тех пор, пока на вход пересчетного устройства 5 не поступит число импульсов, равное уменьшенному на единицу коэффициенту умножени . В этот момент пересчетное устройство 5 устанавливает ключ 4 в состо ние, при котором импульс с выхода пересчетного устройства 5 поступает на цепи сброса пе1ресчетного устройства 5 (дл  обнулени  последнего), вход генератора строба 9 и вход логического элемента «И 8. По данному импульсу срабатывает генератор строба 9, который выдает разрешение на логический элемент «И 7. Следуюш ,ий импульс поступает на логический элемент «ИЛИ 1, генератор строба 10 и логический элемент «И 7.
Если сумма периодов выходных импульсов менее периода умножаемых импульсов, то входной умножаемый импульс поступит на логический элемент «И 7 во врем  действи  строба, вырабатываемого генератором строба 9, и последует -на выход логического элемента «И 7. Этот импульс подаетс  на вход сложени  реверсивного счетчика 6 и увеличивает его код па единицу. Реверсивный счетчик 6 предназначен дл  хранени  кода, определ ющего сочетани  последовательного включени  отводов линии задержки 2 с помощью ее логических схем.
Управление логическими схемами линии задержки 2 осуществл етс  потенциалами с разр дов реверсивного счетчика 6. Изменение кода в реверсивном счетчике 6 приводит к изменению времени задержки, а следовательно, к увеличению периода следовани  выходных импульсов . Таким образом, импульсы, подлежащие умножению и поступающие через логический элемент «ИЛИ 1 на вход линии задержки 2 через формирователь 3 и ключ 4, будут задерживатьс  на большую величину, чем в предыдущем периоде.
Если сумма периодов следовани  выходных импульсов больще периода умножаемых импульсов , то очередной входной умножаемой импульс поступает на генератор строба 10 раньше, чем импульс ключа 4 на один из входов логического элемента «И 8. Генератор строба 10 вырабатывает строб, разрешающий прохождение импульса на выход логического элемента «8.
Этот импульс поступает на вход вычитани  реверсивного счетчика 6 и уменьшает в нем код на единицу. Изменение кода в реверсивном счетчике приводит к изменению времени задержки, а следовательно, к уменьшению периода следовани  выходных импульсов.
Слзчайное положение пересчетного устройства 5 не нарушает работы устройства, так как при первом же поступлении умножаемого импульса, пересчетное устройство 5 осуществл ет пе|реключение ключа 4, и следуюший импульс с выхода сброса ключа 4 производит обнуление пересчетного устройства 5 и подготавливает последнее к нормальной работе.

Claims (1)

  1. Формула изобретени 
    Умножитель частоты следовани  импульсов, содержащий формирователь импульсов, соединенный с пересчетным устройством, ключ, логический элемент «ИЛИ и логический элемент «И, один из входов которого подключен к клемме источника импульсов, отличающийс  тем, что, с целью повыщени  стабильности периода следовани  импульсов, в него введены реверсивный счетчик, два генератора строба, дополнительный логический элемент «И и лини  задержки, включенна  между логическим элементом «ИЛИ и формирователем импульсов, управл ющие вхофт которой соединены с выходами реверсивного счетчика, входы которого через логические элементы «И подключены к выходам генераторов строба , вход первого из которых соединен с одним из входов дополнительного логического элемента «И и выходом сброса ключа, а вход второго - с клеммой источника импульсов, при этом выход формировател  импульсов соединен с neipBbiM импульсным входом ключа, импульснь1й выход которого соединен со входом логического элемента «ИЛИ и со входом пересчетного устройства, входы сброса которого подключены к выходу сброса ключа, а управл ющий и импульсный выходы - соответственно к управл ющему и ко второму импульсному входам упом нутого ключа.
SU2049301A 1974-08-05 1974-08-05 Умножитель частоты следовани импульсов SU499673A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2049301A SU499673A1 (ru) 1974-08-05 1974-08-05 Умножитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2049301A SU499673A1 (ru) 1974-08-05 1974-08-05 Умножитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU499673A1 true SU499673A1 (ru) 1976-01-15

Family

ID=20592721

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2049301A SU499673A1 (ru) 1974-08-05 1974-08-05 Умножитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU499673A1 (ru)

Similar Documents

Publication Publication Date Title
SU499673A1 (ru) Умножитель частоты следовани импульсов
SU687578A1 (ru) Умножитель частоты следовани импульсов
SU627439A1 (ru) Устройство определени временного положени центра площади повтор ющихс импульсов
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1385283A1 (ru) Селектор последовательности импульсов
SU1751845A1 (ru) Широтно-импульсный модул тор
SU1474847A1 (ru) Рециркул ционный преобразователь кода во временной интервал
SU1135004A1 (ru) Умножитель частоты
SU951304A1 (ru) Множительное устройство
SU684561A1 (ru) Функциональный генератор напр жени
SU1462282A1 (ru) Устройство дл генерировани синхроимпульсов
SU473990A1 (ru) Устройство дл задани скорости интерполировани
SU733105A1 (ru) Распределитель импульсов
SU855531A1 (ru) Цифровой фазовращатель
SU1156070A1 (ru) Устройство дл умножени частоты на код
SU1721824A1 (ru) Делитель частоты с переменным коэффициентом делени
SU746947A1 (ru) Двоично-дес тичное пересчетное устройство
SU542338A1 (ru) Умножитель частоты следовани периодических импульсов
SU756632A1 (ru) Преобразователь двоичного кода во временной интервал 1
SU390671A1 (ru) ВСЕСОЮЗНАЯ RATXt* !'!•'!'» ••'t"';.';?!^::ii;^if и
SU455494A1 (ru) Счетчик с коэффициентом счета 2+1
SU1034146A1 (ru) Цифровой умножитель частоты следовани импульсов
SU435524A1 (ru) Множительно-делительное устройство
SU843248A2 (ru) Двоично-дес тичное пересчетноеуСТРОйСТВО
SU553749A1 (ru) Пересчетное устройство