SU369672A1 - Цифровой умножитель частоты - Google Patents
Цифровой умножитель частотыInfo
- Publication number
- SU369672A1 SU369672A1 SU1657799A SU1657799A SU369672A1 SU 369672 A1 SU369672 A1 SU 369672A1 SU 1657799 A SU1657799 A SU 1657799A SU 1657799 A SU1657799 A SU 1657799A SU 369672 A1 SU369672 A1 SU 369672A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency
- output
- frequency divider
- period
- multiplied
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
1
Изобретение относитс к области электрических измерений и может быть использовано в инфор.ма1ционно-из1мерительных системах различного Назначени .
Известны умножители частоты, содержащие генератор опорной частоты, формирователь, блок управлени , делители частоты с -переменным и посто нным коэффициентами делени , запоминающий регистр, узел переноса кода и электронные ключи.
Однако известные устройства имеют недостаточную точность и узкий диапазон частот.
С щелью повышени точности и расширени диапазона частот IB предлагаемом устройстве к выходу делител частоты с посто нным коэффициентом делени подключен мультивибратор , выход которого соединен с управл ющим входам электронного ключа, и дополнительный запоминающий регистр, выход которого через дополнительный узел переноса кода, упра1вл ющий вход которого соединен с выходом делител частоты с переменным коэффициентом делени , подключен к суммирую|щему входу делител с посто нным коэффициентом делени .
На фиг. 1 приведена схема предлагаемого цифрового умножител частоты; на фиг. 2 - диаграм1ма его работы.
Цифровой умножитель частоты содержит гечератор импульсов / эталонной частоты /о,
устройство 2, формирующее и.мпульсы (У.т; IB моменты перехода напр жени умножаемой частоты через нулевые значени , блок управлени 3, электронные ключ:и 4-6, мультивибратор
7, делитель частоты 8 с посто нным коэффициентом делени , равным коэффициенту умножени К, управл емый делитель частоты 9 с переменным коэффициентом делени , схемы переноса Юн 11, регистры пам ти 12 и 13.
Цифровой умножитель частоты работает следующим образом.
С начала первого периода умножаемой частоты /ж (см. фиг. 2, а) формирующее устройство 2 вырабатывает импульс начала Периода Ux, с приходом которого блок управлени 3 открывает электронные ключи 4 и 5 и закрывает электронный ключ 5. В делителе частоты 8 установлен коэффициент делени , ра1вный
необходимому коэффициенту умножени К. Импульсы с выхода делител частоты 8 поступают на вход регистра 12 через электронный
ключ 6 с частотой - . К
По окончании первого периода умножаемой частоты импульс, вырабатываемый формирующим устройством 2, через блок управлени 3 закрывает электронные ключи 4 м € открывает электронный ключ 5. За врем периода
в регистре пам ти 12 фиксируетс число w Ha вход делител частоты 8 поступает числю импульсов yV -. По окончаНИИ периода умножаемой частоты /д.. в делителе частоты 8 остаетс число и-мшульсав Д«. /С (где Дп - остаток от делени числа N на К). Отношение -- можно считать равным {q}. Нача-1на со второго периода умножаемой частоты f, ЧИСЛО q с регистра пам ти 12 вводитс каждым выходным импульсом управл емого делител частоты 9 через схему .переноса 10 в управл емый делитель частоты 9 дл задани коэффицишта делени , .равного д. Поэтому делитель частоты 9 осуществл ет деление частоты /о на q, чем обусловливаетс погрешность умножени . Если число q Ап, то за период умножаемой частоты получаем дополнительно ---импульсов умноженной частоты (см. |фиг. 2,6). Импульсы умноженной частоты на выходе управл емого делител частоты 9 следуют с .периодом . Дл умножени |без погрешности -период умноженной частоты должен быть равным Гу о(9 + {q}), т. е. каждый i-й имшульс должен ПОЯВИТЬСЯ на выходе делител частоты 9 через врем /, i-To(q + {q}). Это достигаетс введением дополнительного регистра ам ти /3, схемы переноса У/и.мультивибратора 7. По окончании -первого периода умножаемой частоты fx остаток Дп переноситс с делител частоты 8 в регистр пам ти . С по влением импульсов :на выходе делител частоты 9 это число с регистра 13 через схему переноса // вводитс в делитель частоты 8 на сумл-шрование. В том случае, когда сумма остатков Пре1высит число К, на выходе делител частоты 8 по вл етс импул ьс , запускающий мультивибратор 7, который закроет электронный ключ 5 на врем TO, т. е. на вход делител частоты 9 пастушает один и.мпульс с выхода эталонного генератора, что обусловливает задержку импульса на -выходе делител частоты 9 на врем TQ. Таким образом, в цифровом умножителе частоты с распределением импульсов за вре.м периода умножаемой частоты формируетс К импульсов умноженной частоты (см. фиг. 2, в) т. е. умножение осуществл етс точно, и абсолютна погрешность не превышает величины TO. Предмет изобретени Цифровой умножитель частоты, содержащий генератор опорной частоты, формирователь , блок управлени , делители частоты с переменным и посто нным коэффициентами делени , .запоминающий регистр, узел переноса кода и электронные ключи, отличающийс тем, что, с щелью повышени точности и расширени диапазона частот, к выходу делител частоты с посто нным коэффициентом делени (Подключен Мультивибратор, выход которого соединен с управл ющим -входом электронного ключа, и дополнительный запоминающий регистр, выход которого через дополнительный узел переноса кода, упра1вл ющий вход которого соединен с выходом делител частоты с переменным коэффициентом делени , подключен к суммирующему входу делиел с посто нным коэффициентом делени .
-iVi
I I I
к
к
к
(x ll2 i ,|t- ;, XM
I I I ll I I ll I I I 111 .1 I li I 1 I
Ал (I q q q q q
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1657799A SU369672A1 (ru) | 1971-05-10 | 1971-05-10 | Цифровой умножитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1657799A SU369672A1 (ru) | 1971-05-10 | 1971-05-10 | Цифровой умножитель частоты |
Publications (1)
Publication Number | Publication Date |
---|---|
SU369672A1 true SU369672A1 (ru) | 1973-02-08 |
Family
ID=20475583
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1657799A SU369672A1 (ru) | 1971-05-10 | 1971-05-10 | Цифровой умножитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU369672A1 (ru) |
-
1971
- 1971-05-10 SU SU1657799A patent/SU369672A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3649821A (en) | Digital multiple-tone generator | |
US4031476A (en) | Non-integer frequency divider having controllable error | |
US3033453A (en) | Computers | |
US3970954A (en) | Digital frequency multiplier | |
US4241408A (en) | High resolution fractional divider | |
SU369672A1 (ru) | Цифровой умножитель частоты | |
US3729623A (en) | Method for the selective multiplication and division of a pulse train and a multiply/divide circuit therefor | |
US3590231A (en) | Digital signal generator using digital differential analyzer techniques | |
US3456099A (en) | Pulse width multiplier or divider | |
US4829301A (en) | Digital first order hold circuit | |
SU949789A1 (ru) | Умножитель частоты следовани импульсов | |
SU660228A1 (ru) | Умножитель частоты | |
SU834823A1 (ru) | Цифровой умножитель частоты сле-дОВАНи иМпульСОВ | |
US3634671A (en) | Analog computing apparatus for performing square rooting, multiplication and logarithmic calculation | |
US4432065A (en) | Method and apparatus for generating a pulse train with variable frequency | |
SU868769A1 (ru) | Цифровой линейный экстрапол тор | |
RU2050589C1 (ru) | Устройство для нахождения экстремума аддитивной функции многих переменных с ограничением на норму аргументов | |
SU798831A1 (ru) | Умножитель частоты | |
US4023016A (en) | Signal characterizing apparatus | |
SU957233A1 (ru) | Устройство дл моделировани простейшего потока случайных событий | |
SU1029403A1 (ru) | Многоканальный генератор импульсов | |
SU849468A1 (ru) | Пересчетное устройство | |
SU849151A1 (ru) | Устройство дл измерени амплитудно- фАзОВыХ чАСТОТНыХ ХАРАКТЕРиСТиК | |
SU426318A1 (ru) | Преобразователь частоты в код | |
SU892686A1 (ru) | Устройство дл задержки импульсов |