SU832755A1 - Устройство дл приема и передачиСигНАлОВ и СиСТЕМАХ C иМпульСНО- КОдОВОй МОдул циЕй - Google Patents

Устройство дл приема и передачиСигНАлОВ и СиСТЕМАХ C иМпульСНО- КОдОВОй МОдул циЕй Download PDF

Info

Publication number
SU832755A1
SU832755A1 SU792763330A SU2763330A SU832755A1 SU 832755 A1 SU832755 A1 SU 832755A1 SU 792763330 A SU792763330 A SU 792763330A SU 2763330 A SU2763330 A SU 2763330A SU 832755 A1 SU832755 A1 SU 832755A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
information
address
block
outputs
Prior art date
Application number
SU792763330A
Other languages
English (en)
Inventor
Владимир Николаевич Гордиенко
Владимир Николаевич Слащев
Original Assignee
Московский Ордена Трудового Крас-Ного Знамени Электротехническийинститут Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Крас-Ного Знамени Электротехническийинститут Связи filed Critical Московский Ордена Трудового Крас-Ного Знамени Электротехническийинститут Связи
Priority to SU792763330A priority Critical patent/SU832755A1/ru
Application granted granted Critical
Publication of SU832755A1 publication Critical patent/SU832755A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРИЕМА И ПЕРЕДАЧИ СИГНАЛОВ В СИСТЕМАХ С ИМПУЛЬСНО-КОДОВОЙ МОДУЛЯЦИЕЙ
Изобретение относитс  к многоканальным системам св зи и может использоватьс  в цифровых системах св зи с импульсно-кодовой модул ци-. ей (ИКМ), учитьюающих статические свойства передаваемой речевой информации . ,
Известно устройство дл  приема и передачи сигналов в системах с импульсно-кодовой модул цией, содержащее блок обнаруже1ш  речевых сигналов , первый и второй выходы которого соединены соответственно с первым и вторым входами первого коммутационного блока, первый и второй выходы которого соединены соответственно с информационным и адресным входами певого передающего регистра,, третий и четвертый выходы первого коммутационного блока соединены соответственн с информационным и адресным входами второго передающего регистра, а также второй коммутационньй блок, первый и второй выходы которого соединены соответственно с первыми информационньаад входами первого и второго приемных регистров, первый и второй адресные выходы которых подключены соответственно к первому и второму входам второго коммутационного блока, третий и четвертый входы которого соединены с информационными выходами первого и второго приемных регистров, а также тактовый генератор l .
Однако в известном устройстве воэможен сбой адресных сигналов в процессе передачи информации по тракту, что приводит к неправильной коммутации на приемной стороне не только .информационного сигнала с данным искаженным адресом, но и всех следующих за ним информационных сигналов в цикле передачи. При этом в худшем положении находитс  информационный сигнал, к которому относитс  послед-, н   адресна  посылка.

Claims (1)

  1. Цель изобретени  - повьшение точности приема. Поставленна  цель достигаетс  тем. что в УСТРОЙСТВО дл  приема и пе редачи сигналов в системах с импульс .но-кодовой модул цией содержащее блок обнаружени  речевых сигналов первый и ВТОРОЙ выходы которого соединены соответственно с первым и ВТОРЫМ входами первого коммутационного блока, первый и второй выходы которого соединены соответственно с инФормационным . и адресным входами первого передающего регистра, третий и четвертый выходы первого коммутационного блока соединены соответственно с информационным и адресным входом второго передающего регистра, а также второй-коммутационный блек, первый и второй выходы которого соединены с ответственно спервыми информационными входами первого и второго приемных регистров, перйый и второй адресные выходы которых подключены со ответственно к первому и второму вхо дам второго коммутационного блока, третий и четвертьй входы которого со единены с информационными выходами первого и второго приемных регистров а также тактовый генератор,, введены накопитель, первый элемент ИЛИ., реша ющий блок, блок элементов И и последовательно соединенные делитель циклов , инвертор, элемент И блок пам ти адреса и второй элемент ИЛИ, выход которого соединен со вторыми информационными входами первого и второго приемных регистров, причем информационные выходы первого и второго передающих регистров соединены соответственно с. первым и вторым вхо дами первого элемента ИЛИ, выход которого соединен с п тым входом второго коммутационного блока и с входом делител  циклов, выход которого подключен к первому входу блока элементов И, второй и третий входы кото рого соединены со вторыми.адресными выходами первого и второго приемного регистров, при этом третий выход вто рого коммутационного блока соединен со входом накопител , выходы которог . соединены с соответствующими четвертыми входами блока элементов И, выхо ды которого соединены с соответствующими входами рещающего блока, выход которого подключен ко вторым вхо дам второго элемента ИЛИ и блока пам ти адреса, причем выход тактового .генератора соединен с п тыми входам, блока элементов И и вторым входом элемента И. На чертеже представлена структурна  электрическа  схема предлагаемого устройства. Устройство дп  приема и передачи сигналов в системах с импульсно-кодовой модул цией содержит блок 1 обнаружени  речевых сигналов, первый коммутационный блок 2, первый 3 и второй 4 передающие регистры, второй коммутационный блок 5, первый 6 и второй 7 приемные регистры, первый элемент ИЛИ 8, накЪпитель 9, блок 10 элементов И, тактовый генератор 11, решающий блок 12,.делитель 13 циклов, инвертор 14, элемент И 15, блок 16 пам ти адреса и- второй элемент ИЛИ 17, блок 18 выбора адресных сигналов по больщинству из К циклов и линию 19. Предлагаемое устройство работает следующим образом. В каждом цикле передаваемых на вход блока 1 сигналов импульсно-кодовой модул ции с помощью этого блока осуществл етс  анализ временных отрезков, отведенных определенным каналам св зи, и в соответствующей, возрастающей по пор дку последовательности происходит маркировка тех каналов, по которым в данном цикле передаютс  информационные сигналы путем записи на адресные входы первого 3 и второго 4 передающих регистров сигнала 1. Одновременно с этим сам информационньй сигнал записываетс  в соответствующую информаци-. онную  чейку первого 3 и второго 4 передающих регистров. Первый коммутационньй блок 2 обеспечивает поочередное накопление информационных и адресных сигналов в передающих регистрах 3 и 4 в течение соответствующего цикла, по окончании которого эти сигналы через первый элемент ИЛИ 8 выдаютс  в тракт передачи. На приемной стороне с помощью второго коммутационного блока 5 осуществл етс  накопление этих сигналов в первом 6 или втором 7 приемных регистрах, а также поочередное считывание как с адресного выхода приемных регистров 6 или 7 адресной .информации предыдущего цикла в накопитель 9 адресных сигналов на К-2 циклов, где К - количество циклов передачи, так и информационных сигналов с информационных выходов приемных регистров 6 и 7 в соответствии с адресами, поступающими на вторые информационные входы пр емных регистров 6 и 7 -с блока 18 выбора адресных сигналов, по большинству из К циклов. По окончании К-1 цик . ла передачи адресна  информаци  этих циклов хранитс  в накопителе 9 и на адресном входе второго приемного регистра 7. В К-ом цикле первый адресный сигнал, поступающий из первого приемного регистра 6 и одновременно первые адреса, хран щиес  во втором приемном регистре 7 и в накопителе 9, подаютс  на входы блока 10 элемен тов И соответственно, сигналы на выходе которых, по вл ющиес  при наличии на других их входах тактовых импульсов с тактового генератора 11 подаютс  на решающий блок 12, на выходе которого сигнал по витс  только При наличии на одном из его входов разрешающего импульса, поступающего с первого выхода блока 10 элементов И, на первый вход которого поступают тактовые импульсы и сигнал с выхода делител  13 циклов. Этот сигнал записываетс  в блоке 16 пам ти адреса и одновременно через второй элемент ШШ 17 подаетс  на вторые инфор мационные входы первого и второго приемных регистров 6, 7 дл  считывани  в линию 19 хран щейс  информации В последующих К-1 циклах считывание информации происходит по сигналам, поступающим из блока 16 пам ти адреса , управл емым сигналом, поступающим с элемента И 15, на вход которого поступают тактовые импульсы с тактового генератора 11 и инвертированный инвертором 14 сигнал с -выхода де лител  13 циклов. Предлагаемое устройство позвол ет повысить точность приема и качество передачи речевой информации в статис тических системах св зи с ИКМ за сче существенного повышени  верности установлени  соединени , которое дл  последнего информационного сигнала можно оценить следующим образом. N количество адресных посылок в цикле передачи; РОЩ веро тность сбоев в любой адресной посылке; N.PQ... - веро тность неправильной коммутации дл  последнего информационного сигнала за счет сбоев адресных посылок В - - минимальное число циклов, в которых происход т сбои адресных сигналов, привод щие к неправильтой коммутации; - веро тность неправильной коммутации последнего информационного сигнапа при использовании предлагаемого устройства. Таким образом, верность установлени  соединени  увеличиваетс  в В раз, например при К 5 верность ус- тановлени  соединени  дл  последнего информационного сигнала увеличиваетс  в 3 раза. Формула изобретени  Устройство дл  приема и передачи сигналов в системах с импульсно-кодовой модул цией, содержащее блок обнаружени  речевых сигналов, первый и второй выходы которого соединены соответственно с первым и вторым входами первого коммутационного блока, первый и второй выходы которого соединены соответственно с информационным и адресным входами первого передающего регистра, третий и четвертый выходы первого коммутационного блока соединены соответственно с информационным и адресным в-ходом второго передающего регистра, а также второй коммутационный блок, первьй и второй выходы которого соединены соответственно с первыми/информационными входами первого и второго приемных регистров , первый и второй адресные выходы которых подключены соответственно к первому и второму входам второго коммутационного блока, третий и четвертый входы которого соединены с информационными выходами первого и второго приемных регистров, а также тактовый генератор, отличаю- щ е е с   тем, что, с целью повьш1ени  точности приема, введены накопитель , первьй элемент ИЛИ, решающий блок, блок элементов И и последовательно соединенные делитель циклов, инвертор, элемент И, блок пам ти адреса и второй элемент ИЛИ, выход которого соеданен со вторыми информационными входа14и первого и второго приемных регистров, причем информацион- i ныв выходы первого и второго передакнцих регистров соединены соответственно с первым и вторым входами первого элемента ИЛИ, выход которого
    7832755
    соединен с п тым входом второго коммутационного блока и с входом дели- ; тел  циклов, выход которого подключён к первому входу блока элементов И, второй и третий входы которого сое- j динены со вторыми адресными выходами первого и второго приемного регистров , при этом третий выход второго коммутационного блока соединен со входом накопител , выходы которого co-fo единены с соответствующими четвертыми входами блока элементов И, выхо8
    ды которого соединены с соответствующими входами решающего блока, выход которого подключен ко вторым входам второго элемента ИЛИ и блока пам ти адреса, причем выход тактовог генератора соединен с п тыми входами блока элементов И и вторым входом элемента И. . .
    Источники информации, прин тые во внимание при экспертизе
    I. Авторское свидетельство СССР №394987, кл. Н 04 J.-6/jCL2.
    II
    IS
    r
    У
    I ll
    /
SU792763330A 1979-05-04 1979-05-04 Устройство дл приема и передачиСигНАлОВ и СиСТЕМАХ C иМпульСНО- КОдОВОй МОдул циЕй SU832755A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792763330A SU832755A1 (ru) 1979-05-04 1979-05-04 Устройство дл приема и передачиСигНАлОВ и СиСТЕМАХ C иМпульСНО- КОдОВОй МОдул циЕй

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792763330A SU832755A1 (ru) 1979-05-04 1979-05-04 Устройство дл приема и передачиСигНАлОВ и СиСТЕМАХ C иМпульСНО- КОдОВОй МОдул циЕй

Publications (1)

Publication Number Publication Date
SU832755A1 true SU832755A1 (ru) 1981-05-23

Family

ID=20826519

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792763330A SU832755A1 (ru) 1979-05-04 1979-05-04 Устройство дл приема и передачиСигНАлОВ и СиСТЕМАХ C иМпульСНО- КОдОВОй МОдул циЕй

Country Status (1)

Country Link
SU (1) SU832755A1 (ru)

Similar Documents

Publication Publication Date Title
SU832755A1 (ru) Устройство дл приема и передачиСигНАлОВ и СиСТЕМАХ C иМпульСНО- КОдОВОй МОдул циЕй
US4307462A (en) Synchronous demultiplexer with elastic dual-memory bit store for TDM/PCM telecommunication system
SU845811A3 (ru) Временной коммутатор
US3739354A (en) Variable capacity memory
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU1338090A1 (ru) Устройство дл выделени посылок сигналов
SU1570012A1 (ru) Устройство временного уплотнени асинхронных каналов
SU907846A1 (ru) Декодирующее устройство
SU1300650A1 (ru) Устройство дл контрол регенератора цифровой системы св зи
SU1167752A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU556494A1 (ru) Запоминающее устройство
SU1506584A1 (ru) Устройство дл асинхронной коммутации цифровых сигналов
SU1633525A1 (ru) Устройство коммутации асинхронных цифровых сигналов
SU690646A1 (ru) Устройство дл передачи и приема дискретной информации
SU720507A1 (ru) Буферное запоминающее устройство
SU410567A1 (ru)
SU1518904A1 (ru) Устройство дл фазировани электронного стартстопного телеграфного приемника
SU879815A1 (ru) Устройство временной коммутации
SU510736A1 (ru) Устройство дл приема команд телеуправлени
SU1705876A1 (ru) Устройство дл контрол блоков оперативной пам ти
FI67642C (fi) Kopplingsanordning foer avprovning av teckenelement pao godtyckligt faststaellbara staellen saerskilt foer korrigering av fjaerrskrivningstecken
SU403093A1 (ru) Устройство цикловой синхронизации
SU560329A1 (ru) Устройство воспроизведени частоты входного сигнала
SU511710A1 (ru) Устройство дл преобразовани структуры дискретной информации