SU805321A1 - Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР - Google Patents

Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР Download PDF

Info

Publication number
SU805321A1
SU805321A1 SU782688937A SU2688937A SU805321A1 SU 805321 A1 SU805321 A1 SU 805321A1 SU 782688937 A SU782688937 A SU 782688937A SU 2688937 A SU2688937 A SU 2688937A SU 805321 A1 SU805321 A1 SU 805321A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
switching
block
input
unit
Prior art date
Application number
SU782688937A
Other languages
English (en)
Inventor
Вячеслав Филиппович Гузик
Иван Михайлович Криворучко
Рудольв Михайлович Крюков
Галина Дмитриевна Юдина
Original Assignee
Таганрогский Радиотехнический Институтим. B.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский Радиотехнический Институтим. B.Д.Калмыкова filed Critical Таганрогский Радиотехнический Институтим. B.Д.Калмыкова
Priority to SU782688937A priority Critical patent/SU805321A1/ru
Application granted granted Critical
Publication of SU805321A1 publication Critical patent/SU805321A1/ru

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

ролируемого элемента блока анализа и регистрации сигналов подключены ко входу блока вывода и через дешифратор блока анализа и регистрации сигналов - ко входам матрицы регистрации рабочих сигналов и матрицы регистрации помех блока анализа и регистрации сигналов 2 .
Основным недостатком известного устройства  вл етс  то, что оно не позвол ет обнаруживать неисправност в блоках коммутации ЦИС..В то же врем  ручной поиск неисправностей в блоках коммутации ЦИС в режиме наладки требует очень много времени , так как необходимо выполнить . очень большое количествйпереборов коммутирующих элементов.
Цель изобретени  - расширение функциональных возможностей устройг ства.
Поставленна  цель достигаетс  тем, что в устройство дл  обнаружени  неисправностей в блоках коммутации цифровых интегрирующих структур , содержащее блок управлени , подключенный первым выходом ко входу счетчика, а вторым выходом - к первому входу выходного блока, первый дешифратор, соединенный первыми выходами с первыми входами матрицы регистрации, вторые входы которой подключены к выходам первого-коммутатора , i введены второй и третий коммутаторы , первый и второй регистры адреса, второй дешифратор, первый элемент И,элемент ИЛИ,блок ключей, элемент ИЛИ-НЕ и второй элемент И, первый вход которого через элемент ИЛИ-НЁ подключен ко вторым входам матрицы регистрации, второй вход - к первому входу второго коммутатора , входу первого коммутатора и первому выходу второго дешифратора , входы которого соединены с выходами счетчика, а второй выход - с первьв 1 входом первого элемета И, второй вход которого подключен к третьему выходу блока управлени , четвертый выход и первый вход которого соединень соответствено с первыми входами и выходом первого регистра адреса, а п тый выход и второй вход - соответственно с первыми выходом и входом второго регистра, вторые выходы первого и второго регистров адреса подключены к первым входам третьего коммутатора и первого дешифратора, вторые выходы которого через блок ключей соединены со втор лми входами выходного блока, подключенного третьими входами к выходам матрицы регистрации и первым входгии чэлеМента ИЛИ, второй вход которого соединен со втрым входом блока KJШ)чeй и выходом второго элемента И, а выход - с третьим входом блока управлени , люстой выход которого подключен ко
второму входу второго коммутатора, выходы счетчика соединены со входами второго дешифратора, третий выход которого подключен ко второму входу третьего коммутатора.
На чертеже представлена функциональна  схема устройстваi
Устройство содержит блок 1 управлени , счетчик 2, второй дешифратор 3, первый элемент И 4, второй коммутатор 5, первый коммутатор б, первый регистр 7 адреса, второй регистр 8 адреса, третий коммутатор 9, выходной блок 10, элемент ИЛИ 11, блок 12 анализа и регистрации сигналов, первый дешифратор 13, матрица 14 регистрации , элемент ИЛИ-НЕ,15, второй элемент И 16, блок 17 ключей, шина 18 сброса контролируемого блока, информационные шины 19 контролируемого блока, управл ющие шины 20 контролируемого блок, контрольные точки 21 контролируемого блока.
Предлагаемое устройство позвол ет автоматически обнаруживать неисправности и указывать номер неисправного коммутирующего элемента.
Устройство работает следующим образом .
Перед началом работы блок 1 управлени  производит установку в исходное состо ние счетчика 2 ,. регистров 7 и 8.
Поиск неисправностей в контролиру емом блоке коммутации ЦИС осуществл етс  последовательным выбором коммутирующих элементов и проверкой их исправности. Проверка исправности каждого коммутирующего элемента осуществл етс  за Цикл, состо щий из трех тактов: установка в исходное состо ние блока коммутации;выбор контролируемого коммутирующего элемента; проверка его исправности.
После выработки блоком 1 управлени  сигнала Пуск начинаетс  первый цикл - проверка исправности первого коммутирующего элемента, соответствующего первой строчке первого столбца матрицы коммутации. При этом в первом такте этого цикла блок
1заносит единицы в первые разр ды регистров 7 и 8 и одновременно с подачей сигнала на счетчик 2 устанавливает его в единичное состо ние.
В результате этого дешифратор 3 открывает элемент И 4, и сигнал установки в исходное состо ние поступает через элемент И 4 на шину 18 сброса контролируемого блока и устанавливает его в исходное состо ние. Во втором такте первого цикла счетчик
2перебрасываетс  в состо ние, равно двум. При дешифратор 3 подает управлшощий сигнал на коммутатор 9,

Claims (2)

  1. и в -результате с. выходов регистров 7 и 8 сигналы поступают через коммутатор 9 на управл ющие шины 20 контролируемого блока, а так как в регистрах 7 и 8 записаны единицы в первых разр дах, то происходит выбор первого коммутирующего элемента В третьем такте перйогЬ цикЛа счетчи 2 перебрасываетс  в состо ние,- равное трем, и дешифратор 3 подает разрешающий сигнал на коммутаторы 5 и 6 и на элемента И 16 блока 12. В результ.ате блок 1 управлени  подает сигнатш через коммутатор 5 н все ин формационные шины 19 контролируемог блока, а коммутатор 6 снимает сигналы с контрольных точек 21 и подает их на входы блока 12 анализа и регистрации сигналов.Этот блок производит вы вление неисправностей.. В случае отсутстви  неисправностей в первом кокилутирукадем элементе блок управлени  начинает второй цикл проверки, в течении которого провер етс  второй когимутирующий элемент, соответствующий второй строчке первого столбца матрицы коммутации. При этом в первом такте второго цикла блок 1 .сдвигает на один разр д единицу в регистре 7 и устанавливает 2 в единичное Ъосто ние, а далее проверка.исправности второго коммутирующего эл мента первого столбца осуществл етс  аналогично проверке исправности первого коммутирующего элемента. Когда единица в регистре 7 сдвиг . етс  в последний разр д и провер ет с  последний коммутирующий элемент первого столбца, в первом такте следующего цикла проверки эта единица перезаписываетс  в первый разр д этого регистра, одновременно в регистре 8 единица сдвигаетс  сиг налом из блока 1 во второй разр д и аналогично провер ютс  все коммутирующие элементы, соответствующие второму,столбцу матрицы коммутации. В случае, если в каком-то коммут рующем элементе блока коммутации ЦИС возникает неисправность, при вы боре этого коммутирующего элемента в третьем такте его проверки эта не исправность обнаруживаетс  блоком 12. При этом, если в.озникла неисправность типа несрабатывание контролируемого коммутирующего элемента при отсутствии ложного срабатывани , то на контрольных точках 21 контролируемого блока коммутации имеютс  нулевые.сигналы и в ре зультате на выходе элемента ИЛИ-НЕ 15 блока 12 по вл етс  единичный сигнал, который через элемент И 16 блока 12 поступает на вход блока 17 Дешифратор 13 блока 12 расшифровывает номер контролируемого коммутирующего элемента и подает разретоающий сигнал на соответртвуюйий. ключ блока 17, с выхода которого сигнал о неисправности поступает на индика цию в блок 10 вывода. Одновременно сигнал о неисправности контролируем го коммутирующего элемента с выхода элемента-И 16 поступает через элемент ИЛИ 11 в блок 1 управлени . Если же возникает, неисправность типа ложное срабатывание коммутирующих элементов, то обнаружение этой неиспра вности производитс  в матрице , регистрации, состо щей из двухвходовых элементов И, на первые входы которых поступшот сигналы с выхода коммутатора 6, а на вторые - инверсные выходы дешифратора 13, которые подготавливают к прохождению сигналов все элементы И матрицы, 14 регистрации , кроме одного, соответствующего контролируемому коммутирующему элементу . Тогда в случае ложного ср батывани  коммутирующих элементов сигналы с их выходов поступают через коммутатор 6 и через соответствующие элементы И матрицы 14 регистрации помех в блок 10,где происходит индикаци  номеров- неисправных коммутирующих элементов контролируемого блока коммутации ЦИС. Одновременно сигналы о неисправности коммутируквдих элементов с выходов матрицы 14 так же, как и в предыдущем случае с выхода элемента И 16, поступают через элемент ИЛИ 11 в блок 1 управлени . При этом блок управлени  1 запрещает переход к следующему циклу проверки , но продолжает подавать счгналы на счетчик 2, который работает .как счетчик по модулю 3. В результате этого 3 такта проверки - установка в исходное состо ние блока коммутации , выбор контролируемого коммутирующего элемента и проверка его исправности - начинают циклически повтор тьс  при одном и том же контролируемом коммутирующем элементе, при котором обнаружена неисправность. После вы влени  причины неисправности этого коммутирующего элемента внешним осмотром или с помощью осциллографа , вход щего в блок 10, устройство выключаетс  и неисправность устран етс . Затем снова устройство включаетс  и снова производитс  проверка исправности коммутирующих элементов блока коммутации ЦИС, начина  с первого. После окончани  проверки исправности последнего коммутирующего элемента , соответствующего последней строчке последнего столбца матрида коммутации, единицы в последних разр дов регистров 7 и 8 одновременно поступают в блок 1 управлени  и этот блок выраб тывает сигнал окон.-. чани  проверки и сигнал исправности контролируемого блока коммутации ЦИС, который поступает на индика- . цию в блок 10. Как уже отмечалось, блок коммутации ЦИС позвол ет соедин ть любой выход из N решающих блоков с любой из d входов каждого из. N решаюсшх блоков, т.е. блок коммутации ЦИС состоит из dN коммутирующих элементов . Тогда врем  обнаружени  неисправностей в этом блоке при по мощи предлагаемого устройства составл ет toB 3-d где fm - тактова  частота работы устройства. Так как , 100 fm 1 - 2 МГц, то з.и-тН5о- оос,,,.,, И-2)-10Ь в то же врем  при ручном поиске не исправностей врем  обнаружени  сос тавл ет от дес тков минут до неско ких часов. Таким образом,, предлагаемое уст ройство позвол ет автоматизировать процесс поиска неисправностей в бл ках коммутации ЦИС и тем самым зна чительно сократить врем  обнаружени  неисправностей в этих блоках при их наладке. Формула изобретени  Устройство дл  обнаружени  неисправностей в блоках коммутации цифровых интегрирующих структур, содержащее блок управлени , подклю ченный первым выходом ко входу сче чика, а вторым выходом - к первому входу выходного блока, первый дешифратор , соединенный с первыми выходами с первыми входами матрицы регистрации, вторые входы которой подключены к выходам первого коммутатора , отличающеес  тем, что, с целью расширени  функциональных возможностей устройства в него введены второй и третий коммутаторы , первый и второй регистры адреса, второй дешифратор, первый элемент И, элемент ИЛИ, блок ключей , элемент ИЛИ-ПЕ и второй элемент И, первый вход которого через элемент ИЛИ-НЕ подключен ко вторым входам матрицы регистрации, второй входк первому входу второго коммутатора, входу первого коммутатора и первому выходу второго дешифратора, входы которого соединены с выходами счетчика , а второй выход - с первым входом первого элемента И, второй вход которого подключен к третьему выходу блока управлени , четвертый выход и первый вход которого соединены соответственно с первыми входами и выходом первого регистра адреса, а п тый выход и второй вход - соответственно d первыми выходом и входом второго регистра, вторые выходы первого и второго регистров адреса подключены к первым входам третьего коммутатора и первого дешифратора , вторые выходы которого через .блок ключей соединены со вторыми входами выходного блока, подключенного третьими входами к выходам матрицы регистрации и первым входам элемента ИЛИ, второй вход которого соединен со вторым входом блока ключей и выходом второго элемента И, а выход - с третьим входом блока управлени , шестой выход которого подключен ко второму входу второго коммутатора , выходы счетчика соединены со входами второго дешифратора, третий выход которого подключен ко второму входу третьего коммутатора. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР I 203326, кл. & 06 F 11/00, 1964.
  2. 2.Авторское свидетельство СССР 370609, кл. G Об F 11/04, 1969 (прототип).
SU782688937A 1978-11-28 1978-11-28 Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР SU805321A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782688937A SU805321A1 (ru) 1978-11-28 1978-11-28 Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782688937A SU805321A1 (ru) 1978-11-28 1978-11-28 Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР

Publications (1)

Publication Number Publication Date
SU805321A1 true SU805321A1 (ru) 1981-02-15

Family

ID=20795373

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782688937A SU805321A1 (ru) 1978-11-28 1978-11-28 Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР

Country Status (1)

Country Link
SU (1) SU805321A1 (ru)

Similar Documents

Publication Publication Date Title
KR100217535B1 (ko) 이벤트 한정 검사 아키텍춰
US5809040A (en) Testable circuit configuration having a plurality of identical circuit blocks
Franco et al. An experimental chip to evaluate test techniques: chip and experiment design
SU805321A1 (ru) Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР
SU970283A1 (ru) Устройство дл поиска неисправностей в логических узлах
SU962961A1 (ru) Устройство дл обнаружени неисправностей в блоках коммутации цифровых интегрирующих структур
RU2127447C1 (ru) Система диагностирования цифровых устройств
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
SU519713A1 (ru) Устройство дл контрол цифровых модулей и проверки качества тестов
SU1571619A1 (ru) Устройство дл контрол монтажных схем
RU2109329C1 (ru) Устройство для диагностирования дискретных блоков
SU1432528A2 (ru) Устройство дл контрол функционировани логических блоков
SU781816A1 (ru) Устройство дл поиска кратных неисправностей в однотипных логических блоках
SU562783A1 (ru) Устройство контрол и диагностики цифровых схем
SU656076A1 (ru) Устройство дл поиска неисправностей в дискретных объектах
SU1267424A1 (ru) Устройство дл контрол микропроцессорных программных блоков
SU1161991A1 (ru) Устройство дл диагностического контрол пам ти
SU902018A1 (ru) Устройство дл контрол логических блоков
SU1048476A1 (ru) Устройство дл контрол логических схем
SU903888A1 (ru) Устройство дл локализации неисправностей
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1265859A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU896597A1 (ru) Устройство дл св зи объектов контрол с системой контрол
SU877551A1 (ru) Устройство дл диагностики неисправностей цифровых интеграторов
SU1348758A1 (ru) Устройство дл контрол и диагностики многоканальной цифровой аппаратуры