SU781816A1 - Устройство дл поиска кратных неисправностей в однотипных логических блоках - Google Patents

Устройство дл поиска кратных неисправностей в однотипных логических блоках Download PDF

Info

Publication number
SU781816A1
SU781816A1 SU782629010A SU2629010A SU781816A1 SU 781816 A1 SU781816 A1 SU 781816A1 SU 782629010 A SU782629010 A SU 782629010A SU 2629010 A SU2629010 A SU 2629010A SU 781816 A1 SU781816 A1 SU 781816A1
Authority
SU
USSR - Soviet Union
Prior art keywords
blocks
inputs
input
outputs
counter
Prior art date
Application number
SU782629010A
Other languages
English (en)
Inventor
Виктор Алексеевич Кизуб
Андрей Васильевич Мозгалевский
Сергей Николаевич Никифоров
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Имени В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Имени В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Имени В.И.Ульянова (Ленина)
Priority to SU782629010A priority Critical patent/SU781816A1/ru
Application granted granted Critical
Publication of SU781816A1 publication Critical patent/SU781816A1/ru

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

Изобретение относится к контролю устройств вычислительной техники и может быть использовано для нахождения кратных неисправностей в однотипных логических блоках ЦВМ.
Известны устройства поиска кратных неисправностей в однотипных логических блоках, s в которых обнаружение кратных неисправностей основано на том, что процедура поиска осуществляется, как правило, для одного объекта и прекращается после обнаружения первой неисправности. Возобновляется процедура после уст-10 ранения обнаруженной неисправности, так как в противном случае возможен эффект компен- . сации неисправностей. Это ведет, в свою очередь, к неоднозначности диагноза, т.е. установ7 пению места предполагаемого дефекта [1] ,5 и [2].
Наиболее близким техническим решением к предлагаемому является устройство поиска кратных неисправностей в логических блоках, которое позволяет отыскивать кратные неисправности одновременно в N объектах, что повышает производительность труда и сокращает аппаратурные затраты. Устройство содержит ге2 йератор импульсов, связанный с первым входом элемента И непосредственно, со входом элемента ИЛИ и с шинами сброса генератора тестов, счетчика импульсов и триггера последнего разряда счетчика импульсов — через нормально разомкнутые контакты кнопки ’’Сброс”, а с единичным входом триггера останова, нулевой вход которого подключен к выходу элемента ИЛИ - через нормально разомкнутые контакты кнопки ’’Пуск”, элемент И, второй вход Которого связан с единичным выходом триггера останова, а выход подключен ко входам счетчика импульсов, выходы которого соединены с цифровым индикатором, и генератор тестов, выходы которого связаны с идентичными входами проверяемых блоков, индикатор исправности, вход которого соединен со входом цифрового индикатора и с единичным выходом триггера последнего разряда счетчика импульсов, нулевой выход которого подключен к третьему входу элемента И, элементы несовпадения, входы которых подсоединены к идентичным выходам проверяемых блоков, а выходы связаны со входами элемента ИЛИ и индикаторами несовпадения, кроме того двухвходовой элемент несовпадения входы которого свободны, а выход подключен к индикатору несовпадения и ко входу элемента ИЛИ [31.
Однако это устройство имеет недостаток, заключающийся в том, что после обнаружения неисправности в одном из проверяемых блоков поиск прекращается, обнаруженная неисправность устраняется, после чего процедура повторяется, что увеличивает суммарное время поиска всех неисправностей во всех проверяемых блоках.
Цель изобретения - повышение производительности труда при поиске кратных неисправностей в N объектах за счет сокращения суммарного времени поиска.
Поставленная цель достигается тем, что в устройство для поиска кратных неисправностей в однотипных логических блоках, содержащее блок управления, счетчик, генератор тестов, блок индикации, η коммутаторов и η схем сравнения, причем тактовый выход блока управления соединен со счетными входами счетчика и генератора тестов, командный выход блока управления соединен с установленными входами счетчика и генератора тестов, информационные выходы которого соединены с одноименными входами проверяемых блоков, выходы каждого проверяемого блока соединены со входами соответствующего коммутатора, одноименные выходы каждого коммутатора соединены с соответствующими входами соответствующей схемы сравнения, выходы всех схем сравнения образуют группу входов блока управления, информационные выходы счетчика соединены с первой группой входов блока индикации, вторая группа входов которого соединена с выходами коммутаторов, выход переполнения счетчика соединен с первым входом блока управления, введен пульт управления, · каждый выход которого соединен с соответствующим управляющим входом всех схем сравнения.
Устройство реализует процедуру поиска неисправностей, при которой останов теста и повтор сначала производится не после обнаружения и устранения первой неисправности в каком-либо из проверяемых блоков, а после обнаружения и устранения по одной неисправности в каждом из N проверяемых блоков.
На фиг. 1, 2 и 3 схематически представлено функционирование элементов неравнозначности Пульта управления, принцип работы предлагаемого устройства и его схема.
На фиг. 1 N проверяемых блоков 1 соеди- лёны своими одноименными входами и подключены к выходам генератора 2 тестов. Счетный вход генератора 2 тестов соединен со счетным < t1'·. :.-Г. .- -..--.— -j—,.·'.-··входом счетчика 3 импульсов и подключен к тактовому выходу блока 4 управления. Аналогично управляющий вход генератора 2 тестов-соединен с управляющим входом счетчика 5 3 и управляющим выходом блока 4 управления. Выходы разрядов счетчика 3 подсоединены ко входам блока 5 индикации, причем выход переполнения счетчика 3, кроме того, подключен к первому входу блока 4 управления.
,10 Входы N входовых схем 6 сравнения подключены ко входам блока 5 индикации и через коммутаторы 7 — к одноименным выходам проверяемых блоков 1, а выходы — ко входам блока 4 управления. Управляющие входы схем 15 6 сравнения объединены и подключены к выходам пульта 8 управления.
Устройство работает следующим образом.
По команде оператора блок 4 управления вырабатывает на командном выходе сигнал, 20 по которому устанавливаются в нулевое состояние генератор 2 тестов и счетчик 3 импульсов. Затем по команде оператора блок 4 управления начинает на тактовом выходе вырабатывать тактовые импульсы, поступающие на счет25 ные входы счетчика 3 и генератора 2 тестов, который выдает проверяющие воздействия на Входы проверяемых блоков 1. В случае исправности всех проверяемых блоков 1 сигналы на одноименных выходах этих блоков совпадают 30 между собой и через коммутаторы 7 подаются на схемы 6 сравнения, которые не вырабатывают импульсов на своих выходах. Блок 4 управления прекращает подачу тактовых им- . пульсов только по сигналу переполнения 35 счетчика 3, который достигает максимального числа, соответствующего длине теста. Это число фиксируется блоком 5 индикации. Если на каком-либо к-ом выходе любого из проверяемых блоков 1 на i-ом такте появляется сигнал, не совпадающий с сигналами на к-ых выходах остальных проверяемых блоков 1, то срабатывает к-ая схема 6 сравнения. Выходной сигнал к-ой схемы 6 сравнения прекращает поступление тактовых импульсов из 4J блока 4 управления в узлы устройства. При этом блок 5 индикации фиксирует номер такта, на котором впервые зарегистрировано несовпадение выходных сигналов проверяемых блоков 1, что соответствует позиции неисправного элемента в одном из проверяемых блоков 1. Определение проверяемого блока 1, неисправность которого обнаружена, производится с помощью блока 5 индикации. Так Как схема всего устройства зафиксирована в момент несовпадения выходных сигналов про55 веряемых блоков 1, то на выходах проверяемых блоков 1 сохраняются логические сигналы (”0” или ”1”) , характеризующие состояние каждого из проверяемых блоков 1.
Эти сигналы представляются оператору в виде N п-мерных двоичных кодов блока 5 индикации, где N - число проверяемых блоков I, а η -- число из выходов. Сравнивая эти коды между собой, оператор устанавливает код, а следовательно, и проверяемый блок 1, который отличен от других. При этом процесс определения неисправного проверяемого блока 1 может быть основан либо на использовании эталонного проверяемого блока 1, либо на мажоритарном принципе. Определив таким образом неисправный проверяемый блок 1, оператор отключает его с помощью пульта 8 управления, выполненного на ключах 9, предварительно зафиксировав номер неисправного элемента по показанию блока 5 индикации. Отключение j-ro проверяемого блока 1 представляет собой перестроение всех N-входовых схем 6 сравнения путем подачи на их управляющие входы отрицательного потенциала в (N-1)-входовые схемы 6 сравнения. Этот процесс иллюстрируется на фиг. 2 для трехвходовых схем 6 сравнения, состоящих из сумматоров 10 по модулю два и элементов ИИ.
Затем, не производя первоначальной установки в ”0” узлов устройства, оператор осуществляет повторной пуск. Поступление тактовых импульсов из блока 4 управления в генератор 2 тестов и счетчик 3 импульсов приводит к продолжению подачи тестовых воздействий на оставшиеся N-1 проверяемые блоки 1. При обнаружении первой неисправности в одном из N--1 оставшихся проверяемых блоков 1 процедура повторяется. И так до обнаружения по одной неисправности в каждом из N проверяемых блоков 1. После этого все обнаруженные неисправности устраняются.
После этого все схемы 6 сравнения снова перестраиваются пультом 8 управления в N-входовые и цикл повторяется. Так продолжается до обнаружения и устранения всех неисправностей в проверяемых блоках 1.
Таким образом, в предлагаемом устройстве то же число неисправностей N проверяемых блоков 1. обнаруживается за меньшее время. Следовательно, производительность труда при поиске неисправностей с использованием предлагаемого устройства выше.

Claims (3)

  1. Изобретение относитс  к контролю устройств вышслителъной техники и может быть использовано дл  нахождени  кратных неисправностей в однотипных логических блоках ЦВМ. Известны устройства поиска кратных неисправностей в однотипных логических блоках, в которых обнаружение кратных неисправностей основано на том, что процедура поиска осущест вл етс , как правило, дл  одного объекта и прекращаетс  после обнаружени  первой неисправности . Возобновл етс  процедура .после устранени  обнаруженной неисправности, так как в противном случае возможен эффект компенсации неисправностей. Это ведет, в свою очередь , к неоднозначности диагноза, т.е. установлению места предполагаемого дефекта 1) и 2. Наиболее близким техническим решением к предлагаемому  вл етс  устройство поиска кратных неисправностей в логических блоках, которое позвол ет отыскивать кратньте неисправ ности одновременно в N объектах, что повышает производительность труда и сокращает аппаратурные затраты. Устройство содержит гейератор импульсов, св занный с первым входом элемента И непосредственно, со входом злемента ИЛИ и с шинами сброса генератора тестов, счетчика импульсов и триггера последнего разр да счетчика импульсов - через нормально разомкнутые контакты кнопки Сброс, а с единичным входом триггера останова , нулевой вход которого подключен к выходу элемента ИЛИ - через нормально разомкнутые контакты кнопки Пуск, злемент И, второй вход которого св зан с единичным выходом триггера останова, а выход подключен ко входам счетчика импульсов, выходы которого соединены с цифровым индикатором, и генератор тестов, выходы которого св заны с идентичными входами провер емых блоков, индикатор исправности, вход которого соединен со входом дафрового индикатора и с единичным выходом триггера последнего разр да , счетчика импульсов, нулевой выход которого подключен к третьему входу злемента И, элементы несовпадени , входы которых подсоединены к идентичным выходам провер е мых блоков, а выходы св заны со входами элемента ИЛИ и индикаторами несовпадени , кроме того двухвходовой элемент несовпадени входы которого свободны, а выход подключен к индикатору несовпадени  и ко входу элемента ИЛИ 3. Однако это устройство имеет недостаток, заключающийс  в том, что после обнаружени  неисправности в одном из провер емых блоков поиск П рекращйётс ,обнарз ённа  н ность устран етс , после чего процедура повтор ётс , что увеличивает суммарное врем  поис ка всех неисправностей во всех провер емых блоках. Цель изобретени  - повыщение производительности труда при поиске кратных неисправностей в N ;Объектах за счет сокращени  суммарного времени поиска. Поставленна  цель достигаетс  тем, что в устройство дл  поиска кратных неисправностей в однотипных логических блокахГсодержащеё блок управлени , счетчик, генератор тестов, блок индикации, п коммутаторов и п схем сравнени , причем тактовый выход блока управлени  соединен со счетными входами, счетчика и генератора тестов, командный выход блока управлени  соединен с установленными входами счетчика и генератора тестов, информа ционные выходы которого соединены с одноименными входами провер емых блоков, выходы каждого провер емого блока соединещ 1 со входами соответствующего коммутатора, одноименные выходы каждого коммутатора соединены с соответствующими входами соответствующей схемы сравнени , выходы всех схем сравнени  образуют группу входов блока управлени , информационные выходы счетчика соединены с первой группой входов блока индикащш , втора  группа входов которого соеДИнёна с выходами коммутаторов, выход пере погшени  счетчика соединен с первым входом блока управлени , введен пульт управлени , каждый выход которого соединен с соответствующим управл ющим входом всех схем сравнени . Устройство реализует процедуру поиска неисправностей , при которой останов теста и повтор сначала производитс  не после обнаружени  и устранени  первой неисправности в каком-либо из провер емых блоков, а после обнаружени  и устранени  по одной неисправности в каждом из N провер емых блоков. На фиг. 1, 2 и 3 схематически представлено функционирование элементов неравнозначности %льта управлени , принцип работы предлагаемого устройства и его схема. На фиг. 1 N провер емых блоков 1 соеди йёйысвбими одноимёнными входами и подкл чены к вьЬсодам генератора 2 тестов. Счетный вход генератора 2 тестов соединен со счетным входом счетчика 3 импульсов и подключен к тактовому выходу блока 4 управлени . Аналогично управл ющий вход генератора 2 тестов-соединен с управл ющим входом счетчика 3 и управл ющим выходом блока 4 управлени . Выходы разр дов счетчика 3 подсоединены ко входам блока 5 индикации, причем выход переполнени  счетчика 3, кроме того, подключен к первому входу блока 4 управлени . Входы N входовых схем 6 сравнени  подключены ко входам блока 5 индикации и через коммутаторы 7 - к одноименным выходам провер емь1х блоков 1, а выходы - ко входам блока 4 управлени . Управл ющие входы схем 6 сравнени  объединены и подключены к выходам пульта 8 управлени . Устройство работает следующим образом. По команде оператора блок 4 управлени  вырабатывает на командном выходе сигнал, по которому устанавливаютс  в нулевое состо ние генератор 2 тестов и счетчик 3 импульсов. Затем по команде оператора блок 4 управлени  начииает на тактовом выходе вырабатывать тактовые импульсы, поступающие на счетные входы счетчика 3 и генератора 2 тестов, который выдает провер ющие воздействи  на йходы провер емых блоков 1. В случае исправности всех провер емых блоков 1 сигналы на одноимениых выходах этих блоков совпадают между собой и через коммутаторы 7 подаютс  на схемы 6 сравнени , которые не вырабатывают импульсов на своих выходах. Блок 4 управлени  прекращает подачу тактовых им- . пульсов только по сигналу переполнени  счетчика 3, который достигает максимального числа, соответствующего длине теста. Это число фиксируетс  блоком 5 индикации. Если на каком-либо к-ом выходе любого из провер емых блоков 1 на i-oM такте по вл етс  сигнал, не совпадающий с сигналами на к-ых выходах остальных провер емых блоков 1, то срабатывает к-а  схема 6 сравнени . Выходной сигнал к-ой схемы 6 сравнени  прекращает поступление тактовых импульсов из блока 4 управлени  в узль устройства. При этом блок 5 индикации фиксирует номер такта , на котором впервые зарегистрировано несовпадение выходных сигналов провер емых блоков 1, что соответствует позиции неисправного элемента в одном из провер емых блоков 1. Определение провер емого блока 1, неисправность которого обнаружена, производитс  с помощью блока 5 индикации. Так Как схема всего устройства зафиксирована в момент несовпадени  выходных сигналов провер емых блоков 1, то на выходах провер емых блоков 1 сохран ютс  логические сигналы (О или 1), характеризующие состо; ийе каждого из провер емых блоков 1. Эти сигналы представл ютс  оператору в виде N п-мерных двоичных кодов блока 5 индикации, где N - число провер емых блоков 1, а п -- число из выходов. Сравнива  эти копл м1гжду собой, оператор устанавливает код, а следовательно, и провер емый блок 1, который отличен от других. При этом процесс определени  неисправного провер емого блока 1 может быть основан либо на использовании эталонного провер емого блока 1, либо на мажоритарном принципе. Определив таким образом неисправный провер емый блок 1, оператор отключает егр с помощью пульта 8 управпени , выполненного на кгаочах 9, предваритель но зафиксировав номер неисправного элемента по показанию блока 5 индикации. Отключение j-ro провер емого блока 1 представл ет собой перестроение всех N-входовых схем 6 сравнени  путем подачи на их управл ющие входы отрицательного потенциала в (N-1)-входовые схемы 6 сравнени . Этот процесс иллюстрируетс  на фиг. 2 дл  трехвходовых схем 6 сравнени , состо щих из сумматоров 10 по модулю два и элементов И 11. Затем, не производ  первоначальной установки в О узлов устройства, оператор осуществл ет повторной пуск. Поступление тактовых импульсов из блока 4 управлени  в генератор 2 тестов и счетчик 3 импульсов приводит к продолжению подачи тестовых воздействий на оставшиес  N-1 провер емые блоки 1. При обнаружении первой неисправности в одном из N--1 оставшихс  провер емых блоков процедура повтор етс . И так до обнаружени  по одной неисправности в каждом из N проВер емых блоков I. После этого все обнаруженные неисправности устран ютс . После этого все схемы 6 сравнени  снова перестраиваютс  пультом 8 управлени  в N-входовые и цикл повтор етс . Так продолжаетс  до обнаружени  и устранени  всех неисправностей в провер емых блоках 1. Таким образом, в предлагаемом устройстве то же число неисправностей N провер емых 7 6 блоков 1. обнаруживаетс  за меньшее врем . Следовательно, производительность труда при поиске неисправностей с использованием предлагаемого устройства выше. Формула изобретени  Устройство дл  поиска кратных неисйравностей в однотипных логических блоках, содержащее блок утфавлени , счетчик, генератор тестов , блок индикации, п коммутаторов и п схем сравнени , причем тактовый выход блока управлени  соединен со счетными входами счетчика и генератора тестов, командный выход блока управлени  соединен с установленными входами счетчика и генератора тестов, информационные выходы которого соединены с одноименными входами провер емых блоков, выходы каждого провер емого блока соединены со входами соответствующего коммутатора, одноименные выходы каждого коммутатора соединены с соответствующими входами соответствующей схемы сравнени , вь1ходы всех схем сравнени  соединены со входами блока управлени , информационные выходы счетчика соединены с первой группой входов блока индикации, втора  группа входов которого соединена с выходами коммутаторов, выход перепога1ени  счётчика соединен с сигнальным вхо блока управлени , отличающее с   тем, что, с целью повышени  производительности , в устройство введен пульт управлени , каждый вьгход которого соединен с соответствующим управл ющим входом всех схем сравнени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N 238236, кл. G 06 F 15/46, 1967. .
  2. 2.Авторское свидетельство СССР N 538894, кл. G 01 R 31/28, 1976.
  3. 3.Авторское свидетельство СССР по за вке № 2365586/24, кл. G 06 F 11/04, 1975 (прототип ) .
SU782629010A 1978-04-24 1978-04-24 Устройство дл поиска кратных неисправностей в однотипных логических блоках SU781816A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782629010A SU781816A1 (ru) 1978-04-24 1978-04-24 Устройство дл поиска кратных неисправностей в однотипных логических блоках

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782629010A SU781816A1 (ru) 1978-04-24 1978-04-24 Устройство дл поиска кратных неисправностей в однотипных логических блоках

Publications (1)

Publication Number Publication Date
SU781816A1 true SU781816A1 (ru) 1980-11-23

Family

ID=20770286

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782629010A SU781816A1 (ru) 1978-04-24 1978-04-24 Устройство дл поиска кратных неисправностей в однотипных логических блоках

Country Status (1)

Country Link
SU (1) SU781816A1 (ru)

Similar Documents

Publication Publication Date Title
EP0006328B2 (en) System using integrated circuit chips with provision for error detection
US3544777A (en) Two memory self-correcting system
Hayes Transition count testing of combinational logic circuits
SU781816A1 (ru) Устройство дл поиска кратных неисправностей в однотипных логических блоках
SU656076A1 (ru) Устройство дл поиска неисправностей в дискретных объектах
SU1166121A1 (ru) Устройство дл контрол цифровых узлов
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
SU435526A1 (ru) Устройство для контроля дуплексных электронных вычислительных машин
SU805321A1 (ru) Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР
SU896628A1 (ru) Устройство дл группового поиска кратных дефектов в комбинационных логических блоках
SU1659987A1 (ru) Устройство дл проверки работоспособности объектов
SU562783A1 (ru) Устройство контрол и диагностики цифровых схем
SU970283A1 (ru) Устройство дл поиска неисправностей в логических узлах
SU1109717A1 (ru) Устройство дл диагностики электросхем
SU696463A1 (ru) Устройство дл автоматического контрол и поиска неисправностей
SU822391A1 (ru) Устройства дл управлени переключениемРЕзЕРВА
SU777873A1 (ru) Устройство проверки матриц коммутации
SU1325417A1 (ru) Устройство дл контрол
SU896597A1 (ru) Устройство дл св зи объектов контрол с системой контрол
SU1270761A1 (ru) Устройство дл обработки диагностических сигналов
SU962961A1 (ru) Устройство дл обнаружени неисправностей в блоках коммутации цифровых интегрирующих структур
JPS6116092B2 (ru)
SU1180904A1 (ru) Устройство дл контрол логических блоков
SU1444779A1 (ru) Устройство дл автоматического диагностировани однотипных логических блоков