SU435526A1 - Устройство для контроля дуплексных электронных вычислительных машин - Google Patents

Устройство для контроля дуплексных электронных вычислительных машин

Info

Publication number
SU435526A1
SU435526A1 SU1176078A SU1176078A SU435526A1 SU 435526 A1 SU435526 A1 SU 435526A1 SU 1176078 A SU1176078 A SU 1176078A SU 1176078 A SU1176078 A SU 1176078A SU 435526 A1 SU435526 A1 SU 435526A1
Authority
SU
USSR - Soviet Union
Prior art keywords
search
clock
fault
output
counter
Prior art date
Application number
SU1176078A
Other languages
English (en)
Original Assignee
А. Т. Кучук
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by А. Т. Кучук filed Critical А. Т. Кучук
Priority to SU1176078A priority Critical patent/SU435526A1/ru
Application granted granted Critical
Publication of SU435526A1 publication Critical patent/SU435526A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

1
Устройство относитс  к области вычислительной техники и предназначено дл  контрол  за работой и локализации места неисправности в дуплексных электронных вычислительных машинах (ЭВМ).
Известно устройство дл  контрол  дуплексных ЭВМ, содержащее схему сравнени , соединенную с регистрами сравнени  обеих ЭВМ и со схемой анализа, генератор тактовых импульсов , соединенный со входами схем управлени  обеих ЭВМ, причем схемы управлени  состо т из элементов «И, «ИЛИ, счетчика тактовых импульсов, соединенного через дешифратор и элемент задержки с распределителем , выход которого соединен с различными блоками ЭВМ. В этом устройстве в конце каждого этапа работы Машины производитс  сравнение содержимого выходных регистров обеих ЭВМ и обнаружение ошибки.
Однако в таком устройстве невозможно определить место возникновени  ошибки.
Целью изобретени   вл етс  расширение функциональных возможностей устройства дл  контрол  дуплексных ЭВМ и определение точного места возникновени  ошибки.
Дл  этого в устройство дл  контрол  дуплексных ЭВМ введены триггер поиска места неисправности, вход которого соединен с выходом схемы анализа, а выходы - с первыми входами схемы локализации неисправности
ЭВМ, и триггер локализации неисправности, вход которого через элемент «И соединен с выходом схемы анализа, а выход - со вторыми входами схем локализации неисправности
обеих ЭВМ. Кроме того, в схемы локализации неисправности ЭВМ введены счетчик поиска места неисправности, второй дешифратор, второй элемент задержки, второй распределитель и элемент «НЕ. Причем вход схемы локализации неисправности соединен со входами первого, второго и третьего элементов «И. Вход схемы локализации неисправности соединен с другими входами первого и третьего элементов «И. Вход схемы локализации неисправности соединен с третьими входами первого , второго и третьего элементов «И. Выходы первого и второго элементов «И через элемент «ИЛИ соединены со входом счетчика тактовых импульсов и линии задержки. Выход третьего элемента «И соединен со входами счетчика поиска места неисправности и элемента задержки. Выход счетчика поиска места неиспраВНости соединен со входом второго дешифратора, первый выход которого соединен с первым входом второго распределител , а второй - с входом первого элемента «И и через элемент «НЕ со входами первого и третьего элементов «И. Выход второго элемента задержки соединен со входом
счетчика поиска места неисправности. Выход
первого элемента задержки соединен со вторым входом распределител  тактов поиска. Выходы распределителей тактовых импульсов и тактов поиска через элемент «ИЛИ соединены с регистром сравнени  и выходными элементами «И ЭВМ, а через импульсный элемент «ИЛИ соединены со входом схемы анализа.
Устройство находит и указывает место неисправности , если она возникла в различных схемах ЭВМ, из-за управл ющих сигналов или самих схем локализации места неисправности . Оно позвол ет автоматически находить неисправное место в Машине без применени  сложных диагностических тестов.
На чертеже приведена одна из дуплексных ЭВМ со схемой локализации места неисправности .
Устройство содержит схемы совпадени  1, 2, схему сравнени  3, схему анализа 4, элемент «И 5, триггер локализации неисправности 6, триггер поиска места неисправности 7, генератор тактовых импульсов ГТИ- в, блоки ЭВМ 9-11, выходные элементы «И 12- 14, элементы «ИЛИ 15-17, регистр сравнени  18, распределитель тактов поиска 19, дешифратор тактов поиска 20, элемент задержки 21, счетчик поиска места неисправности 22, элемент «И 23, элемент задержки 24, распределитель тактовых импульсов 25, дешифратор 26, счетчик тактовых импульсов 27, инвертор на элементах «НЕ 28 и элемент «ИЛИ 29.
При выполнении любой машинной операции триггеры 6 и 7 наход тс  в нулевом состо нии , и сигналы с генератора тактовых импульсов 8 проход т через элемент 2, элемент «ИЛИ 29 и добавл ют +1 в счетчик тактовых импульсов 27. - Содержимое счетчика 27 дешифрируетс  в дешифраторе 26. Задержанный элементом задержки 24 тактовый импульс анализирует в распределителе тактовых импульсов 25 код выполн емой операции и номер текуш,его такта и выполн ет необходимую микрооперацию в ариф метическом или управл ющем устройствах ЭВМ «а чертеже 9-11-счетчики, регистры или какие-либо другие узлы арифметического и управл ющего устройств). Последпий тактовый импульс операции поступает на входы выходных элементов «PI 12-14 и через элемент «ИЛИ 15 посылает в регистр сравнени  18 содержимое того регистра, в котором получилс  результат данной операции. В схеме сравнени  3 производитс  сравнение результатов обеих ЭВМ, и при поступлении на элемент «ИЛИ 17 последнего тактового импульса схема анализа 4 выдает сигнал в случае несовпадени  результатов.
При совпадении результатов очередной импульс с ГТИ 8 приступает к выполнению последующей операции. При несовпадении результатов операции сигнал со схемы анализа 4 устанавливает триггер поиска места неисправности 7 в единичное состо ни-е. В этом
случае очередной импульс с ГТИ 8 проходит через элемент «И 23 и добавл ет единицу в счетчик поиска места неисправности 22. Состо ние счетчика дешифрируетс  дешифратором тактов поиска 20, и задержанный в элементе задержки 21 импульс поступает на вход распределител  тактов поиска 19. Каждый выход щий из распределител  19 тактовый импульс поиска передает содержимое одного
из блоков 9-11 через элементы. «И 12-14 и элемент «ИЛИ 15 в регистр сравнени  18. Этот же сигнал через элемент «ИЛИ 17 поступает на Схему анализа 4. Если схема анализа обнаружила несовпадение, так ,как триггер поиска места неисправности 7 находитс  в состо нии единицы и дает разрешение на элемент «И 5, выходной сигнал схемы анализа 4 через элемент «И 5 устанавливает триггер локализа-цин места неисправности 6
в единичное состо ние. При этом разр ды схемы сравнени  3, в которых произошло несовпадение , указывают на неисправные разр ды , а содержимое счетчика поиска места неисправности 22 указывает пор дковый номер узла (регистра, группы триггеров и т. д.), который провер лс  в данном такте поиска места неисправности. Если последовательна  проверка блоков 9-II не обнаружила неисправности , то выходной сигнал дешифратора
тактов поиска 20 через элемент «НЕ 28 закрывает элемент «И 23 и дает разрешение на схему совпадени  1.
Импульс с ГТИ 8 выполн ет следующую микрооперацию и после элемента задержки «24
устанавливает счетчик поиска места неисправности 22 на нуль. После этого импульсы ГТИ 8 оп ть проход т через элемент «И 23 и производ т сравнение состо ни  блоков 9- 11 и т. д.
Циклы проверок повтор ютс  дл  каждой микрооперации до тех пор, пока не будет обнаружено место неисправности.
Если вс  операци  была выполнена повторно и место неисправности не обнаружено,
это означает, что ошибка была случайной, и система приступает к выполнению следующей операции. Так как ощибки мотут быть из-за отсутстви  или ложного присутстви  управл ющих сигналов микроопераций, эти сигналы после элемента «ИЛИ 16 подаютс  на соответствующие входы регистра сравнени  18, счетчики 22 и 27 и другие блоки, используемые дл  локализации места неисправности, и также могут быть проконтролированы.
Полную информацию о месте неисправности получают при рассмотрении содержимого счетчиков 22, 27, схемы сравнени  3 и кода текущей команды. Эта информаци  нри необходимости может быть заПИсана в пам ть
системы или система -может быть остановлена и дана сигнализаци  оператору.
После Обнаружени  места неисправности дуплексный режим работы может быть отключен и с помощью простых тестов обнарул ена ЭВМ, имеюща  данную неисправность.
Предмет изобретени 
Устройство дл  контрол  дуплексных электрОНных вычислительных машин, содерлсащее регистр сравнени , соединенный со схемой сравнени , схему анализа, генератор, счетчик тактовых импульсов и распределитель тактовых импульсов, отличающеес  тем, что, с целью повышени  надежности, оно содержит счетчик поиска места неисправности , дешифратор тактов поиска, распределитель тактов поиска, триггер локализации места неисправности, вход которого соединен с выходом схемы анализа, а выходы через соответствуюшие схемы совпадени  - со входом счетчика тактовых импульсов и счетчика поиска места неисправности первого элемента задержки; выход счетчика поиска места неисправности соединен с дешифратором тактов поиска, второй вход - с выходом второго элемент задержки; выходы дешифратора тактов поиска подключены к распределителю тактов поиска, к соответствующей схеме совпадени  и инвертору, выход которого подключен через соответствующие схемы совпадени  ко входам счетчика такговых импульсов и счетчика поиска места неисправности; выход распределител  та,ктов поиска через соответстаующие элементы «ИЛИ -подключен к регистру сравнени , а второй вход - ко второму элементу задержки; выход триггера локализации места Неисправности через соответствующие схемы совпадени  и элементы
«ИЛИ подключен ко входу счетчика тактовых импульсов и счетчика поиска места неисправности , а вход через соответствующую схему совпадени  подключен к схеме анализа и триггеру поиска места неисправности.
1
SU1176078A 1967-07-26 1967-07-26 Устройство для контроля дуплексных электронных вычислительных машин SU435526A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1176078A SU435526A1 (ru) 1967-07-26 1967-07-26 Устройство для контроля дуплексных электронных вычислительных машин

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1176078A SU435526A1 (ru) 1967-07-26 1967-07-26 Устройство для контроля дуплексных электронных вычислительных машин

Publications (1)

Publication Number Publication Date
SU435526A1 true SU435526A1 (ru) 1974-07-05

Family

ID=20440988

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1176078A SU435526A1 (ru) 1967-07-26 1967-07-26 Устройство для контроля дуплексных электронных вычислительных машин

Country Status (1)

Country Link
SU (1) SU435526A1 (ru)

Similar Documents

Publication Publication Date Title
US4096990A (en) Digital data computer processing system
US5784383A (en) Apparatus for identifying SMP bus transfer errors
US3257546A (en) Computer check test
US4059749A (en) Digital monitor
US3421148A (en) Data processing equipment
US6055660A (en) Method for identifying SMP bus transfer errors
SU435526A1 (ru) Устройство для контроля дуплексных электронных вычислительных машин
US4852095A (en) Error detection circuit
US3105955A (en) Error checking device
GB1247746A (en) Data processing machines
US3046523A (en) Counter checking circuit
US3056108A (en) Error check circuit
SU858210A1 (ru) Многоканальный анализатор логических состо ний
SU781816A1 (ru) Устройство дл поиска кратных неисправностей в однотипных логических блоках
RU1778765C (ru) Устройство дл проверки монтажа
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU1067507A1 (ru) Устройство дл обнаружени и локализации неисправностей цифровых блоков
SU551646A1 (ru) Устройство дл контрол сумматора
SU714503A1 (ru) Устройство дл контрол пам ти
SU1104696A1 (ru) Трехканальна мажоритарно-резервированна система
SU798853A1 (ru) Процессор с реконфигурацией
SU1305682A1 (ru) Устройство дл фиксации сбоев ЭВМ
SU959086A1 (ru) Устройство дл диагностики двухмашинного вычислительного комплекса
US3237158A (en) Ring counter checking circuit
SU723676A1 (ru) Устройство дл контрол посто нной пам ти