SU777873A1 - Устройство проверки матриц коммутации - Google Patents
Устройство проверки матриц коммутации Download PDFInfo
- Publication number
- SU777873A1 SU777873A1 SU792709566A SU2709566A SU777873A1 SU 777873 A1 SU777873 A1 SU 777873A1 SU 792709566 A SU792709566 A SU 792709566A SU 2709566 A SU2709566 A SU 2709566A SU 777873 A1 SU777873 A1 SU 777873A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- unit
- matrix
- status
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Description
Изобретение относится к телефонии и может быть использовано для проверки матриц коммутации при производстве и эксплуатации матричных соединителей (герконовых и др.).
Известно устройство проверки матриц коммутации, содержащее генератор· токовых импульсов, выход которого через коммутатор подключен к управляющим входам матрицы, генератор тактовых импульсов, выход которого через счетчик подключен к входу блока подключения испытательного сигнала, а вход соединен с первым выходом блока сравнения, первый вход которого подключен к второму входу счетчика, третий выход которого подключен к второму входу коммутатора и индикатор [1].
Однако в известном устройстве проверка матрицы занимает значительное время из-за того, что после включения (выключения) каждой точки проверяемой матрицы производится поочередная проверка состояний всех ее входов и выходов.
Цель изобретения — сокращение времени проверки.
Для этого в устройство проверки матриц коммутации, содержащее генератор токовых импульсов, выход которого через коммутатор подключен к управляющим входам матрицы, генератор тактовых импульсов, выход которого через счетчик подключен к входу блока подключения испытательного сигнала, а вход соединен с первым вы5 ходом блока сравнения, первый вход которого подсоединен к второму входу счетчика, третий выход которого подключен к второму входу коммутатора, индикатор, введены блок контроля состояния входов, 10 блок контроля состояния выходов. При этом информационный выход матрицы через блок контроля состояния выходов подключен к второму входу блока сравнения, а выход блока подключения испытательных 15 сигналов подключен одновременно к информационному входу матрицы и через блок контроля состояния входов — к третьему входу блока сравнения, второй выход которого подключен к входу индикатора.
На чертеже представлена структурная электрическая схема устройства.
Устройство содержит генератор 1 тактовых импульсов, счетчик 2, коммутатор 3, генератор 4 токовых импульсов, управляю25 щие входы 5 матрицы 6 коммутации, блок 7 подключения испытательного сигнала, блок 8 контроля состояния входов, блок 9 контроля состояния выходов, блок 10 сравнения, индикатор И, информационные 30 входы 12 матрицы 6 коммутации, инфор777873
.. 4 мационные выходы 13 матрицы 6 коммутации.
Устройство работает следующим образом.
Сигнал с генератора 1 тактовых импульсов подается на счетчик 2, который определяет координаты очередной включаемой точки коммутации в матрице 6 коммутации. Эти координаты передаются на коммутатор 3, который подключает необходимые входы 5 матрицы 6 коммутации к генератору 4. Одновременно блок 7 подключения испытательного сигнала подает сигнал на соответствующий вход 12 матрицы 6 коммутации. Блок 8 контроля состояния входов и блок 9 контроля состояния выходов в каждый момент определяют номера информационных входов 12 и выходов 13 матрицы 6 коммутации, на которых присутствует испытательный сигнал, и выдают информацию об этом на блок 10 сравнения. Если эта информация соответствует информации, поступающей на блок 10 сравнения со счетчика 2, блок 10 сравнения подает разрешающий сигнал на вход генератора 1 тактовых импульсов. По следующему тактовому импульсу проверяемая точка коммутации выключается.
Включается очередная точка коммутации и т. д.
Если сигналы на выходах блока 8 контроля состояния входов и блока 9 контроля состояния выходов не соответствуют сигналу на выходе счетчика 2, блок 10 сравнения останавливает генератор 1 тактовых импульсов, и проверка прекращается.
Состояние устройства и проверяемой матрицы 6 отображает индикатор И.
Таким образом, предлагаемое устройство позволяет проверить состояние матрицы коммутации за один такт, т. е. после включения (или выключения) проверяемой точ5 ки коммутации не требуется дополнительных переключений, за счет чего сокращается время проверки матрицы в целом.
Claims (1)
- Формула изобретения10 Устройство проверки матриц коммутации, содержащее генератор токовых импульсов, выход которого через коммутатор подключен к управляющим входам матрицы, генератор тактовых импульсов, выход 15 которого через счетчик подключен . к входу блока подключения испытательного сигнала, а вход соединен с первым выходом блока сравнения, первый вход которого подсоединен к второму входу счетчика, 20 третий выход которого подключен к второму входу коммутатора, и индикатор, отличающееся тем, что, с целью сокращения времени проверки, введены блок контроля состояния входов и блок контро25 ля состояния выходов, при этом информационный выход матрицы через блок контроля состояния выходов подключен к второму входу блока сравнения, а выход блока подключения испытательных сигналов 30 подключен одновременно к информационному входу матрицы и через блок контроля состояния входов — к третьему входу блока сравнения, второй выход которого подключен к входу индикатора.35 Источники информации, принятые во внимание при экспертизе1. Авторское свидетельство СССР № 439075, кл. Н 04 ЛА 3/22, 1972 (прототип).НПО «Поиск» Заказ 2533/18 Изд. № 579Тираж 729 ПодписноеТипография, пр. Сапунова, 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792709566A SU777873A1 (ru) | 1979-01-08 | 1979-01-08 | Устройство проверки матриц коммутации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792709566A SU777873A1 (ru) | 1979-01-08 | 1979-01-08 | Устройство проверки матриц коммутации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU777873A1 true SU777873A1 (ru) | 1980-11-07 |
Family
ID=20803867
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792709566A SU777873A1 (ru) | 1979-01-08 | 1979-01-08 | Устройство проверки матриц коммутации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU777873A1 (ru) |
-
1979
- 1979-01-08 SU SU792709566A patent/SU777873A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6253360B1 (en) | Timing generator | |
RU2257604C2 (ru) | Автоматизированный комплекс контроля и диагностики (варианты) | |
SU777873A1 (ru) | Устройство проверки матриц коммутации | |
GB2060182A (en) | Signal monitoring apparatus | |
RU158297U1 (ru) | Автоматизированное устройство функционального контроля и контроля параметров электрических цепей сложных технических изделий | |
SU805264A1 (ru) | Устройство дл поиска неисправного логическогоМОдул B диСКРЕТНОй СиСТЕМЕ упРАВлЕНи | |
JP2778724B2 (ja) | アナログ・マルチプレクサの故障検出装置 | |
RU43979U1 (ru) | Автоматизированный программно-технический комплекс для контроля плат | |
SU526832A1 (ru) | Адаптивное устройство дл проверки диодных схем | |
SU873247A2 (ru) | Система дл контрол электрических параметров цифровых узлов | |
SU734693A1 (ru) | Устройство дл проверки функционировани цифровых схем | |
SU1176333A1 (ru) | Устройство дл контрол многовыходных цифровых узлов | |
JPS5912626Y2 (ja) | 入力マルチプレクサ | |
JPS6378695A (ja) | 回線接続装置 | |
SU1571619A1 (ru) | Устройство дл контрол монтажных схем | |
SU1045174A1 (ru) | Устройство дл контрол шин координатных матриц | |
SU1109717A1 (ru) | Устройство дл диагностики электросхем | |
SU1273848A1 (ru) | Способ обнаружени обрывов и коротких замыканий в электрическом монтаже | |
SU984046A1 (ru) | Измерительный коммутатор | |
SU883917A2 (ru) | Устройство дл контрол монтажных схем | |
SU798642A1 (ru) | Устройство дл контрол электри-чЕСКОгО МОНТАжА | |
SU577529A1 (ru) | Устройство дл контрол объектов | |
RU2179729C2 (ru) | Устройство для проверки электронных схем | |
SU805321A1 (ru) | Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР | |
SU841060A1 (ru) | Устройство дл контрол блоковпАМ Ти |