SU873247A2 - Система дл контрол электрических параметров цифровых узлов - Google Patents
Система дл контрол электрических параметров цифровых узлов Download PDFInfo
- Publication number
- SU873247A2 SU873247A2 SU792855805A SU2855805A SU873247A2 SU 873247 A2 SU873247 A2 SU 873247A2 SU 792855805 A SU792855805 A SU 792855805A SU 2855805 A SU2855805 A SU 2855805A SU 873247 A2 SU873247 A2 SU 873247A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- unit
- input
- matching
- control
- output
- Prior art date
Links
Landscapes
- Control By Computers (AREA)
Description
(54) СИСТЕМА ДЛЯ КОНТРОЛЯ ЭЛЕКТРИЧЕСКИХ ПАРАМЕТРОВ
1
Изобретение относитс к вычислительной и контрольно-измерительной технике и может быть использовано при разработке автоматизированных систем-, контрол цифровых узлов различной радиоэлектронной аппаратуры.
По основному авт. св. № 660061 известна система, содержащее группу блоков согласовани по числу контролируемых параметров, блок измерителей , входы которого подключены к первым выходам соответствующих блоков согласовани , первые входы которых соединены с выходом блока программи- руемлх источников питани , блок управлени , соединенный первыми входом и выходом соответственно с выходом и входом блока сопр жени , а ; вторым и третьим выходами - с управл к дими входами соотвественно блока программируемых источников питани и блока измерителей, информационный выход которого подключен к второму входу блока управлени , управл ющую вычислительную машину и устройство ввода - вывода, соединенные двухсторонними св з ми с блоком сопр жени , второй и третий входы каждого блока согласовани соединены соответ ственно с четвертым выходом блока
ЦИФРОВЫХ УЗЛОВ
управлени и выходом, блока сопр жени , вторые выходы и четвертые вхо- ды блоков согласовани соединены с соответствующими выходами и входс1МИ систелы, причем каждый блок согласовани содержит регистр уставок, подключенный первый и вторым выходами соответственно к первым входам коммутатора и компаратора, второй
10 вход которого подключен к первому выходу коммутатора, второй и третий входы которого соединены соответственно с первым и четвертым входс1ми блока согласовани , а второй выход 15 с вторым выходом блока согласовани , первый вход регистра уставок вл етс первым входом блока согласовани , второй вхбд которого подключен к второму.входу регистра уставок и тре20 тьему входу компаратора, выход которого вл етс первым выходом блока согласовани -, в каждый блок согласовани введены.цифро-аналоговый преобразователь, группа элементов И
25 и узел формировани эквивалентов. нагрузки, причем третий выход и второй вход регистра уставок соединены с соответствующими входами группы элементов И, соединенной выходом с
30 входом цифро-аналогового преобразовател , выход которого подключен к че вертым входам компаратора и коммутатора , п тый вход которого соединен, через узел формировани эквивалентов нагрузки с четвертым выходом регистра уставок fl. Данна система обеспечивает независимую установку уровней сигналов в каждом блоке согласовани по прог рамме от управл ющей вычислительной машины. Установка уровней сигналов в блоках согласовани осуществл етс последовательно по байтам, а так как количество блоков согласовани в системе соответствует числу контролируемых параметров, т.е. количеству контактов выходного разъема объекта контрол , и общее их число на пор док превышает разр дность йдшинного слова, то дл программиро вани блоков согласовани требуетс несколько байтов информации, при эт их количество в данной системе всег да одинаково и не зависит от количества задействрванйых контактов об екта контрол , что ограничивает быс тродействие системы. Цель изобретени - повышение быс тродействи систет. Поставленна цель достигаетс те что в каждый блок согласовани введены последовательно соединенные регистр адреса, блок сравнени и мультиплексор, соединенный выходом со вторым входом регистра уставок, а вторым входом - с. первым выходом блока управлени , вторым входом бло ка сравнени и вторым входом регист ра адреса, второй выход которого подключен к третьему входу мультиплексора . На чертеже представлена блоксхема систегвл. Система содержит блок сопр жени 1, управл ющую вычислительную машину (УВМ)2, блок программируелвлх источников питани (ВПИИ7 3, блок управлени 4, блок измерителей 5, устройство ввода-вывода (УВВ 6, бл ки согласовани 7,1-7,N, регистр уставок 8, группу элементов И 9, цифро-аналоговый преобразователь .(ЦАП) 10, узел формировани эквивалентов нагрузки 11, компаратор 12, коммутатор 13, контролируемый 14, мультиплексор 15j блок срав нени 16, регистр адреса 17. Система работает следующим образом . По команде оператора осуществл етс автоматический поиск программы проверки объекуа контрол 14, подключенного к системе. Программа проверки выбранного объекта контрол , хран ща с на внешнем носителе вводитс в УВМ 2, через УВВ 6 и блок сопр жени 1. УВМ 2 в соответствии с введенной в нее программой контрол осуществл ет программирование блоков согласовани 7,1-7,N, блока измерителей 5 и БПИП 3. Программирование блоков согласовани 7,1-7,N осуществл етс в несколько этапов. На первом этапе осуществл етс программирование адресов блоков согласовани 7,1-7,N, причем из всего множества 7,1-7,N блоков согласовани программируетс только определенна часть, поскольку дл организации тестовой проверки объектов контрол 14 обычно используютс не все контакты его выходного разъема. Поэтому количество программируелих блоков согласовани в каждой данной программе всегда меньше их общего количества . В отличие от прототипа, у которого блоки согласовани своими входами подключены к определенным разр дным лини м информационной магистрали блока управлени 4, в предлагаемой системе подключение входов блоков -согласовани к разр дным лини м не фиксировано, а программируетс побайтно в пор дке возрастани номеров разр дов линий информационной магистрали. Например, если задействованы 7-й, 15-й, Зб-й и т.д. контакты выходного разъема объекта контрол , то блок согласовани 7,7 подключен к 1-му разр ду магистрали, 15,7 - ко 2-му разр ду, 367 к Э-му разр ду и т.д. Программирование адресов блоков согласовани осуществл етс следующим образом. По команде от УВМ 2 через блок сопр жени 1 и блок управлени 4 производитс последовательна запись кодов адресов в адресные регистры 17 вводимых в работу блоков согласовани из множества 7,1-7,N. Адресный регистр принимает код адреса, который состоит из адреса номера байта и адреса номера разр да линии информационной магистрали. Код адреса номера разр да в байте доступа,ет на управл ющий вход мультиплексора, коммутиру вход данного блока согласовани на определенную информационную линию магистрали блока управлени 4, а код адреса номера байта поступает на один из входов блока сравнени 16, На втором этапе осуществл етс программирование состо ний выбранных блоков согласовани .УВМ 2 через блок сопр жени 1 и блок управлени 4 по информсщионной магистрали выдает адресные и информационные сигналы, причем адресные сигналы содержат только коды адреса номера байта. При этом в блоках согласовани , у которых собственный код адреса номера байта, зафиксированный в адресном регистре, совпадает с текущим адресом , формируемым УВМ 2, срабатывает блок сравнени 16 и подает разрешающий сигнал на мультиплексор 15, коммутируквдий входы регистра уставок 8 на определенную информационную линию. Сигналы с этой линии-фиКсируютс в регистре уставок 8, ohpeдел состо ние узлов блока согласовани , а именно коммутатора 13, компаратора 12, формировател эквивалента напзуэок 11 и цифро-аналого вого преобразовател 10, В зависи мости от управл ющих сигналов, поступающих с регисгтра уставок 8, коммутатор 13 подключает к. объекту контрол 14 либо формирователь эквивалентов нагру зок 11 и сигнальный вход компаратора 12, либо выход цифроаналогового преобразовател 10, Соответственно данный блок согласовани в дальнейшем (до перепрограмми ровани ) будет осуществл ть либо контроль сигнала, либо его генерирование . Программирование блока измери телей происходит в следующем пор дке , УВМ 2 вьщает команды управлени которые через блок сопр жени 1 и блок управлени 4, поступают в блок измерителей 5, входы которого в соответствии с командами управлени подключаютс к выходам компараторов 12, выбранных программой из множества ,,1-7, N блоков согласовани . Программирование и подключение источнико питани БПИП 3 к соответствующим кон тактам объекта контрол 14 происхо-. дит в последнюю очередь в следующем пор дке, УВМ 2 выдает команда управлени , которыечерез блок сопр жени 1 и блок управлени 4 поступают на информационный вход БПИП 3, где в соответствии с этими команда да осуще ствл етс подключение вторых входов коммутаторов 13 соответствующих блоков согласовани 7,1-7,N к шинам питани БПИП 3, потенциал на которых также программируетс по командгил , от УВМ 2. После этого в регистры уставок 8 выбранных блоков согласовани заноситс информаци , котора по тупает на первых выходах регистров уставок 8 потенциалы, которые постуПсцот на первые входы коммутаторов 13 и рёзрешают подачу питани на выходы объекта контрол 14, После программировани блоков сопр жени 7,1-7,N, блока измерителей 5 ц БПИП осуществл етс проверка объекта конт рол путем циклического фop aIpoвaни стимулирующих воздействий, УВМ 2 выдает коды первого такта проверочного теста, которые поступают по информационной магистрали через блок 1 сопр жени и блок управлени 4 на входы выбранных ранее блоков согласовани , информационные входы которых скоммутированы к этому времени на определенную линию информационной йагистрали . Если данный блок согласовани бьш выбран ранее как генератор стимулов , то приход щий по информациорной линии сигнал поступает в регистр уставок 8 и разрешает подачу на . вход цифро-аналогового преобразовател 10 через группу элементов И 9 ранее записанного кода состо ни . Цифро-аналоговый преобразователь преобразует код состо ни в аналого вый уровень, который через коммутатор 13 поступает на вход объекта контрол 14. Если данный блок согласовани 7,I был выбран программой дл контрдл реакций объекта контрол 14, то аналоговый уровень -с выхода цифро-аналогового преобразовател 1C поступает на вход компаратора 12, гдесравниваетс с сигналом реакции, поступак цей через коммутатор 13 с i-ro контакта объекта контрол 16. Результат сравнени поступает с выхода компаратора 12 на вход блока измерителей 5., С выхода блока измерителей 5 результат контрол поступает через блок управлени 4 и блок сопр жени 1 в УВМ 2, Где он анализируетс и по мере надобности выдаетс через блок сопр жени 1 и устройства ввода - вывода 6 на регистрацию. После этого УВМ 2 вьщает коды второго такта npOt(epo4Horo теста и т.д. После выдачи всех тактов теста и анализа всех результатов контрол УВМ 1 выдает на регистрацию или индикацию заключение об исправности либо неисправности провер емого объекта контрол 14, Так как в каждом конкретном тесте , предназначенном дл проверки цифровых узлов, задействуетс незначительное количество контактов выходного разъема объектов контрол (по опытным данным, в среднем до 30%) , то за счет введени в блоки согласовани система мультиплексора, схемы сравнени и адресного регистра по вл етс возможность прогрс1ммировать„ подключение только заданных входов блоков согласовани к разр дным лини м информационной магистрали, что приводит к сокргицению общего количества информации,, необходимой дл программировани системы, а следовательно к увеличению быстродействи системы, а также к экономии машинного времени и емкости программоносител . Например, если выходной разъём объекта контрол имеет 96 контактов, а при пр9верке задействовано из них только 26, то при использовании 16-разр дной машинной магистрали прототипу дл обеспечени программировани блоков согласовани на один такт теста требуетс шесть информационных слов (96:16 6), а предлагаемой системе только два информационных слова (26:13 2), в три разр да из 16-и в .предлагаемой системе отводитс на передачу адреса информационного слова из-расчета максимального количества передаваемых информационных слов, равного Шести. В данном случае увеличиваетс быстродействие системы более чем в 3 раза.
Claims (1)
1. Авторское свидетельство СССР № 660061, кл. G 06 F 15/46, 1976 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792855805A SU873247A2 (ru) | 1979-12-19 | 1979-12-19 | Система дл контрол электрических параметров цифровых узлов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792855805A SU873247A2 (ru) | 1979-12-19 | 1979-12-19 | Система дл контрол электрических параметров цифровых узлов |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU660061 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU873247A2 true SU873247A2 (ru) | 1981-10-15 |
Family
ID=20866228
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792855805A SU873247A2 (ru) | 1979-12-19 | 1979-12-19 | Система дл контрол электрических параметров цифровых узлов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU873247A2 (ru) |
-
1979
- 1979-12-19 SU SU792855805A patent/SU873247A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4839812A (en) | Method and system for testing internal combustion engine computerized control units | |
AU761669B2 (en) | A method and apparatus for testing the operation of an electronic unit by simulation, and an installation for testing a unit for fitting to a rail vehicle or to an electric vehicle | |
US4894826A (en) | Message generating communication apparatus having a message preamble format allowing parts of certain messages to be ignored | |
JPS5940721A (ja) | デジタル・アナログ変換器用診断装置 | |
SU873247A2 (ru) | Система дл контрол электрических параметров цифровых узлов | |
RU2331098C1 (ru) | Устройство контроля параметров | |
RU2727334C1 (ru) | Автоматизированная система контроля электрических величин электронной аппаратуры | |
SU911541A2 (ru) | Система дл контрол электрических параметров цифровых узлов | |
EP0046393A2 (en) | Numerical control devices | |
JP2020060569A (ja) | 自動化システムにおける安全回路および安全回路を試験するための方法 | |
RU2447475C1 (ru) | Устройство автоматизированного тестирования параметров аналоговых, аналого-цифровых, цифроаналоговых и цифровых изделий | |
RU158297U1 (ru) | Автоматизированное устройство функционального контроля и контроля параметров электрических цепей сложных технических изделий | |
RU2106679C1 (ru) | Устройство контроля параметров | |
SU907556A1 (ru) | Устройство дл контрол электрических параметров цифровых узлов | |
RU2250565C2 (ru) | Автоматизированная контрольно-проверочная аппаратура | |
RU2267804C1 (ru) | Система контроля параметров многофункциональных систем | |
RU43979U1 (ru) | Автоматизированный программно-технический комплекс для контроля плат | |
JPH01175436A (ja) | データフォーマットコンバータおよびかかるコンバータ群を用い装置をチェックおよび試験するための自動システム | |
SU777873A1 (ru) | Устройство проверки матриц коммутации | |
SU841060A1 (ru) | Устройство дл контрол блоковпАМ Ти | |
SU734722A1 (ru) | Устройство дл проверки электрического монтажа | |
SU1228054A1 (ru) | Устройство дл автоматического контрол прецизионных делителей | |
SU813431A2 (ru) | Устройство дл контрол логическихузлОВ | |
SU805264A1 (ru) | Устройство дл поиска неисправного логическогоМОдул B диСКРЕТНОй СиСТЕМЕ упРАВлЕНи | |
SU808997A1 (ru) | Устройство дл контрол разоб-щЕННыХ цЕпЕй элЕКТРичЕСКОгО MOH-ТАжА |