SU911541A2 - Система дл контрол электрических параметров цифровых узлов - Google Patents

Система дл контрол электрических параметров цифровых узлов Download PDF

Info

Publication number
SU911541A2
SU911541A2 SU792845909A SU2845909A SU911541A2 SU 911541 A2 SU911541 A2 SU 911541A2 SU 792845909 A SU792845909 A SU 792845909A SU 2845909 A SU2845909 A SU 2845909A SU 911541 A2 SU911541 A2 SU 911541A2
Authority
SU
USSR - Soviet Union
Prior art keywords
control
output
matching
input
block
Prior art date
Application number
SU792845909A
Other languages
English (en)
Inventor
Юрий Сергеевич Рябус
Валентин Георгиевич Калашников
Юрий Авраамович Безбородько
Владимир Михайлович Верченко
Original Assignee
Ростовский Филиал Научно-Исследовательского Института Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовский Филиал Научно-Исследовательского Института Автоматики filed Critical Ростовский Филиал Научно-Исследовательского Института Автоматики
Priority to SU792845909A priority Critical patent/SU911541A2/ru
Application granted granted Critical
Publication of SU911541A2 publication Critical patent/SU911541A2/ru

Links

Landscapes

  • Control By Computers (AREA)

Description

(54) СИСТЕМА ДЛЯ КОНТРОЛЯ ЭЛЕКТРИЧЕСКИХ ПАРАМЕТРОВ Изобретение относитс  к вычислитель ной и контрольно-измерительной технике и может быть использовано 1фи разработке автоматизированных систем конт рол  цифровых узлов различной радиоэлектронной аппаратуры. По основному авт. св. Mb 660О61 из вестна система, содержаща  группу б о,ков согласовани  по числу контролируемых параметров, блок измерений, входы которого подключены к первым выходам соответствующих блоков согласовани , первые входы которых соединены с выходом блока программируемых источников питани , блок управлени , соедвневный первыми входом и выходом соответственно с выходом и входом блока сопр жени , а вторым и третьим выходами - с управл ющими входами соответственно блока программируемых источников питани  и блока измepиteлeй, информационный выход которого подключен к второму входу блока управлени .
ЦИФРОВЫХ УЗЛОВ управл ющую вычислительную машину .и устройства ввода-вывода, соединенные двухсторонними св з ми с блоком сопр жени , второй и третий входы каждого блока согласовани  соединены соответственно с четвертым выходом блока управлени  и выходом блока сопр жени , вторые выходы и четвертые входы блоков согласовани  соединены с соответствук 1ДИМЙ выходами и входами системы, пр чем каждый блок согласовани  содержит регистр уставок; подключенный першам И вторым вьixoдaми соответственно к первым входам коммутатора и компаратора , второй входкоторого подключен к первому выходу коммутатора, второй и третий входы которого соединены соответственно с первым и четвертым входами блока согласовани , а второй выход - с вторым выходом блока- согласовани , первый вход регистра уставок  вл етс  первым входом блока согласовани , второй вход которого подключен к вторсалу входу- регистра уставок и третьему входу компаратора, выход которого  вл етс  первым выходом блока согласовани , в каждый блок согласовани  введены пйфроаналоговый преобразователь, группа элементов И и узел формировани  эквивалентов нагрузки, причем третий вы ход и второй Ъход регистра уставок, соединены с соответствующими входами группы элементов И, соединенной выходом с входом иифроаналогового преобразовател , выход которого подключен к четвертым входам компаратора и коммутатора , п тый вход которого соединен через угол формировани  эквивалентов Нагрузки с четвертым выходом регистра ; у ставок 1 .
Данна  система позвол ет обеспечить независимую установку уровней параметров в каждом блоке согласовани . Но так как в процессе работы системы уста новка уровней по каждому параметру осуществл етс  последовательно, она обладает низкт1м быстродействием (практически единицы кГц).
Цель изобретени  - повышение быст- родейстпи  системы.
Поставленна  цель достигаетс  тем, что в каждый блок согласовани  введен блок пам ти, соединенный входом с выходом группы элементов И, а вшходом со входом цифроаналогового преобразовател .
На чертеже представлена блок-схема предлагаемой системы.
Система содержит, блок 1 сопр жени  управл ющую вычислительную мащину (УВМ) 2, блок 3 программируемых источников питани , блок 4 управлени , блок 5 измерителей, устройство 6 ввода вывода, бпоки 7.1-7N согласовани , регистр 8 уставок, группу элементов И 9, цифроаналоговый преобразователь (ПАП) 1О, узел 11 формировани  эквивалентов нагрузки, компаратор 12, коммутатор 13, объект 14 контрол , блок 1 5 пам ти.
Система работает следующим образом
По команде оператора осуществл етс  автоматический поиск программы проверни объекта 14 контрол , подключенного .к системе. Программа проверки выбранного объекта контрол , хран ща с  на внешнем носителе, вводитс  в УВМ 2 через устройство 6 ввода-вывода и блок сопр жени , УВМ 2 в соответствии с введенной в нее программой контрол  осуществл ет программирование блоков 7.1 - 7N согласовани , блока 5 измерителей и блока 3 программируемых источников питани . Программирование блоков согласовани  осуществл етс  следующим образом. УВМ 2 через блок 1 сопр жени  и блок 4 управлени  по информационной магистрали выдает коды управлени , которые фиксируютс  в регистре 8 установок , определ   состо ние блоков согласовани , а именно коммутатора 13, компаратора 12, узла 11 формировани  эквивалента нагрузок и  ифроаналогового преобразовател  от управл ющих сигналов поступающих с регистра 8 уставок, коммутатор 13 подключает к объекту 14 контрол  либо узел формировани  эквивалента нагрузок и сигнальный вход комйаратора 12, либо выход цифроаналогового преобразовател  10. Соответственно данный блок согласовани  в дальнейшем (до перепрограммировани ) осуществл етс  либо контроль сигнала, либо его генерирование. После этого УВМ 2 через блок 1 сопр жени / блок 4 управлени  и через группы элементов И 9 соответствующих блоков 7.1-7 N согласовани  выбираемых из множества дл  данной проверки осуществл ет последовательную запись информации, соответствующей испытательной программе контрол , в блоке пам ти всех выбранных блоков согласовани , блок пам ти представл ет собой, например , ОЗУ с произвольной выборкой. Программирование блока измерителей происходит следующим образом. УВМ 2 выдает команды управлени , которые через блок 1 сопр жени  и блок 4 упра&лени  поступают в блок 5 измерителей, входы которого в соответствии с командами управлени  подключаетс  к выходам компараторов 12, выбранных программой из множества блоков 7.1-7Мсогла- . совани . Програмйтфование и подключе- ние источников питани  блоком 3 к соответствующим контактам объекта 14 контрол  происходит в последнюю очередь И в следук аем пор дке. УВМ 2 выдает команды управлени , которые через блок 1 сопр жени  и блок 4 управлени  поступают на информационный вход блока 3,. где в соответствии с этими командами осуществл етс  подключение вторых входов коммутаторов 13 соответствующих блоков 7.1-7 N, согласовани  к шинам питани  блоков 3, потенциал на которых также программируетс  по командам от УВМ 2, После этого в регистры 8 уставок выбранных блоков согласовани  заноситс  информаци , котора  формирует на первых выходах регистра 8 уставок
потенциалы, которые поступают на первые входы коммутаторов 13 и разрешают , подачу питани  на входы объекта 14 койтрол .
Проверка объекта 14 контрол  осуществл етс  путем циклического формировани  стимулирующих воздействий и оценки его реакций. В течение каждого цикла контрол  УВМ 2 через блок 1 сопр жени  и блод 4 управлени  и группы элементов И 9 подает параллельно на все блоки 15, выбранных блоков согласовани , управл ющие команды, в результате которых код, записанный в определенном поле блока 15 пам ти, поступает на
ци4чэоаналоговые преобразователи 10, которые преобразуют коды в аналоговые уровни. Эти уровни через коммутатор 13 поступают на объект 14 контрол . В ранее запрограммированных блоках 7
осуществл етс  контроль реакций. Уровень с цифроаналогового преобразовател  10 сравниваетс  посредством компараторов 12 с сигналом реакции, поступающим через коммутатор 13с объекта 14 контрол . Результат сравнени  поступает с выхода компаратора 12 на вход блока. 5 измерителей и далее через блок 4 управлени  и блок 1 сопр жени  в УВМ 2 где он анализируетс  и по мере надобНости выдаетс  через блок 1 сопр жени  и устройство 6 ввода-вывода на регистрацию .
Аналогично осуществл ютс  последующие циклы контрол , число которых ограничиваетс  объетлом блока 15 пам ти.
Результаты контрол  обрабатываютс  УВМ 2 и поступают через блоки 1 сопр жени  на блок 3.
За счет введени  в каждый блок согласовани  собственного запоминающего устройства в данной системе осуществл етс  параллельное форм1фование векторов контрол  эталонных сигналов дл  компаратора. В результате чего частота выдачи .сигналов на объект контрол  и анализа сигналов с объекта с прототипом повышаетс  в N раз, где число каналов согласовани .

Claims (1)

1. Авторское свидетельство СССР
N9 660О61, кл. G06F 15/46 1976 Спрототип).
W
SU792845909A 1979-11-30 1979-11-30 Система дл контрол электрических параметров цифровых узлов SU911541A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792845909A SU911541A2 (ru) 1979-11-30 1979-11-30 Система дл контрол электрических параметров цифровых узлов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792845909A SU911541A2 (ru) 1979-11-30 1979-11-30 Система дл контрол электрических параметров цифровых узлов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU660061 Addition

Publications (1)

Publication Number Publication Date
SU911541A2 true SU911541A2 (ru) 1982-03-07

Family

ID=20861942

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792845909A SU911541A2 (ru) 1979-11-30 1979-11-30 Система дл контрол электрических параметров цифровых узлов

Country Status (1)

Country Link
SU (1) SU911541A2 (ru)

Similar Documents

Publication Publication Date Title
US4012625A (en) Non-logic printed wiring board test system
SU911541A2 (ru) Система дл контрол электрических параметров цифровых узлов
SU873247A2 (ru) Система дл контрол электрических параметров цифровых узлов
RU171134U1 (ru) Автоматизированное рабочее место контроля цифроаналоговой аппаратуры
SU907556A1 (ru) Устройство дл контрол электрических параметров цифровых узлов
SU660061A1 (ru) Система дл контрол электрических параметров цифровых узлов
EP0046393A2 (en) Numerical control devices
SU1599869A1 (ru) Измеритель аналоговых сигналов
SU577529A1 (ru) Устройство дл контрол объектов
JPH01175436A (ja) データフォーマットコンバータおよびかかるコンバータ群を用い装置をチェックおよび試験するための自動システム
SU890404A1 (ru) Устройство дл управлени автоматической комплектовкой деталей
CA2170410A1 (en) Interpretive measurement instrument
RU2150730C1 (ru) Автоматизированная система контроля
SU734722A1 (ru) Устройство дл проверки электрического монтажа
SU746339A1 (ru) Устройство дл автоматического допускового контрол сопротивлени изол ции
SU924672A1 (ru) Имитатор технологического объекта
SU1366978A1 (ru) Устройство дл автоматизированного контрол источников питани
RU2125239C1 (ru) Устройство сбора и регистрации информации
SU1749823A1 (ru) Устройство дл вихретокового контрол
SU771617A1 (ru) Устройство дл контрол больших интегральных схем
SU746443A1 (ru) Система дл автоматического контрол параметров интегральных схем
SU849217A1 (ru) Устройство дл контрол цифровыхСХЕМ
Gilyov et al. Automatization system for aerophysical experiments
SU985764A1 (ru) Система автоматического контрол параметров электронных схем
SU694837A1 (ru) Устройство дл контрол систем управлени