SU734693A1 - Устройство дл проверки функционировани цифровых схем - Google Patents

Устройство дл проверки функционировани цифровых схем Download PDF

Info

Publication number
SU734693A1
SU734693A1 SU782567885A SU2567885A SU734693A1 SU 734693 A1 SU734693 A1 SU 734693A1 SU 782567885 A SU782567885 A SU 782567885A SU 2567885 A SU2567885 A SU 2567885A SU 734693 A1 SU734693 A1 SU 734693A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
digital
unit
block
Prior art date
Application number
SU782567885A
Other languages
English (en)
Inventor
Заури Серапионович Джоджуа
Амиран Александрович Кванталиани
Original Assignee
Тбилисское Научно-Производственное Объединение "Элва"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тбилисское Научно-Производственное Объединение "Элва" filed Critical Тбилисское Научно-Производственное Объединение "Элва"
Priority to SU782567885A priority Critical patent/SU734693A1/ru
Application granted granted Critical
Publication of SU734693A1 publication Critical patent/SU734693A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относится к вычислительной технике и предназначено для функционального и параметрического контроля цифровых схем.
Известно программное устройство для обнаружения неисправностей в цифровых вы- 5 числительных машинах, содержащее блок коммутации, блок анализа и регистрации сигналов, матрицы регистрации сигналов, дешифратор, счетчик, блок выдачи контрольных кодов, блок управления и блок ввода [1]. 10
Недостаток этого устройства — низкая достоверности контроля.
Наиболее близким по техническому решению к изобретению является устройство для проверки функционирования логических ,s схем, содержащее блок ввода данных, блок входных и эталонных выходных сигналов, блок сравнения, блок индикации, блок управления, коммутатор, блок контролируемых ВЫХОДОВ, блоки контрольных регистров, При 20 этом блок ввода данных соединен с входом блока входных и эталонных выходных сигналов, выполненного в виде магазинного запоминающего устройства, выход которого подключен через коммутатор сигналов к контролируемой логической схеме и через блок сравнения к блоку индикации, выходы блока управления подключены к блоку ввода данных, блоку входных и эталонных выходных сигналов, коммутатору и к блоку индикации, блок контролируемых выходов, выполненный в виде магазинного запоминающего устройства переменного объема, блоки контролируемых выходов, подключенные к второму входу схемы сравнения, один выход — к выходу блока ввода, другой — к выходу блока управления, вход'одного блока контрольных регистров подключен к выходу блока входных и эталонных выходных сигналов, а вход другого блока контролируемых выходов, выходы блока контрольных регистров подключен к соответствующим входам блока индикации и к входам блока управления, управляющие входы которого соединены с выходами блока управления, а выходы сравнения — к соответствующим выходам блока ввода [2].
Недостатками известного устройства является ограниченная область применения и недостаточный уровень автоматизации.
Цель изобретения — увеличение быстродействия и расширение класса решаемых задач.
Эта цель достигается тем, что в устройство, содержащее блок ввода, блок памяти, блок управления, коммутаторы, блок сопряжения, блок эквивалентных нагрузок, аналого-цифровой преобразователь, блок сравнения, причем вход блока ввода является входом устройства, первый выход блока управления подключен к первым входам блока эквивалентных нагрузок, блока сопряжения, блока сравнения и первого коммутатора, второй выход блока управления подключен к первому входу блока регистрации, второй вход которого соединен с выходом блока сравнения, первый вход блока сопряжения подключен к выходу второго коммутатора, второй вход блока сопряжения подключен к выходу блока эквивалентных нагрузок, введены программные формирователи параметров, блок памяти и формирователи напряжения, причем каждый программный формирователь параметров содержит регистр и цифроаналоговые преобразователи, при этом входы цифроаналоговых преобразователей подключены к выходу регистра, второй выход блока управления подключен к входу регистра и к соответствующему входу каждого цифроаналогового преобразователя, выходы которых подключены ко второму входу второго коммутатора, третий, четвертый и пятый входы которого соединены с выходами соответствующих программных формирователей параметров, первые входы которых подключены к входу блока ввода, к первому выходу блока памяти и к первым входам каждого формирователя напряжений, каждый из которых содержит регистр и цифроаналоговый преобразователь, причем вход регистра является первым входом формирователя напряжений, вторые входы формирователей подключены к первому входу блока управления, выход регистра формирователя напряжения соединен со входом цифроаналогового преобразователя формирователя напряжения, выход каждого цифроаналогового преобразователя является выходом каждого формирователя напряжения, выход каждого формирователя напряжения подключен к соответствующим входам первого коммутатора, выход которого соединен с третьим входом блока сопряжения, первый выход которого подключен ко входу проверяемой схемы, выход которой соединен с четвертым входом блока сопряжения, второй выход которого соединен с первым входом аналого-цифрового преобразователя, второй вход которого подключен к первому выходу блока управления, выход аналогоцифрового преобразователя соединен со вторым входом блока сравнения, третий вход которого подключен ко второму входу блока эквивалентного напряжения и ко второму выходу блока памяти.
На чертеже представлена схема предложенного устройства.
Устройство содержит блок 1 ввода (программный); блок 2 памяти, блок 3 управления, программные формирователи 4, 4', 4 и 4' параметров, каждый из которых содержит цифроаналоговый преобразователь; циф роаналоговый преобразователь 5, служащий в качестве цифроуправляемого источника напряжения высокого уровня (±5—15В); цифроаналоговый преобразователь 6 в качестве цифроуправляемого источника напряжения низкого уровня (±0—5 В); цифроаналоговый 7 преобразователь, служащий в качестве цифроуправляемого источника тока; цифроаналоговый преобразователь 8, служащий в качестве цифроуправляемого сопротивления; регистр 9; формирователи 10, 10', 10 и 10' напряжения, каждый из которых содержит регистр И, цифроаналоговый преобразователь 12, служащий в .качестве цифроуправляемого источника напряжения высокого уровня' (±5—15 В), коммутаторы 13 и 14, блок 15 сопряжения, блок 16 эквивалентных нагрузок, аналого-цифровой преобразователь 17, блок 18 сравнения, блок 19 регистрации, проверяемую схему 20.
Блок 1 ввода подключен к блоку 2 памяти, информационные шины которого подсоединены к программным формирователям 4, 4' 4 и 4' параметров, формирователи питания 10, 10', 10 и 10' — к блоку 16 эквивалентных нагрузок и блоку 18 сравнения.
Блок 3 управления подсоединен ко всем блокам устройства, кроме проверяемой схемы. Регистр 9 подсоединен к блоку 2 памяти.
Выходные шины регистра 9 подсоединены к цифроаналоговым преобразователям 5—8 программного формирователя параметров, выходы которых в виде выхода программного формирователя параметров через коммутатор 14 и блок 15 сопряжения подключаются ко входам проверяемой схемы.
Аналогично выходы программных формирователей параметров 4', 4 и 4' подсоединены к проверяемой схеме 20. Входы регистра 11 подсоединены к входам блока 2 памяти, а его выход ко входам цифроаналогового преобразователя 12. Выход 12. т. е. формирователи 10 напряжений, через коммутатор 13 и блок 15 сопряжения соединен с входами проверяемой схемы 20. Аналогично формирователи 10', 10 и 10 напряжения подключаются к проверяемой схеме 20. Блок 15 подключен к блоку 16 эквивалентных нагрузок, а через аналого-цифровой преобразователь 17 и блок 18 сравнения связан с блоком 19 регистрации.
Устройство работает следующим образом.
Кнопкой «Сброс» предварительно производится очистка всех операционных устройств комплекса. Затем нажатием кнопки «Пуск» на пульте управления (на чертеже не показан) производится запись исходных данных с блока 2 памяти в регистровую память (на чертеже не показана). После этого производится последовательно выборка из блока 2 памяти кодовой информации, соответствующей параметрам воздействия. Данная информация поступает на регистры программных формирователей 4, 4' 4 и 4» параметров. Последовательность поступления этой информации управляется с блока 3 управления. С помощью цифроаналоговых преобразователей на выходах блоков 4, 4 , 4 и 4 вырабатываются требуемые параметры
Коммутатор 14, управляемый блоком 3 управления, обеспечивает подачу выработанных сигналов с выходов формирователей 4, 4', 4 и 4параметров на соответствующие входы проверяемой схемы через блок 15 сопряжения.
Уровни питания вырабатываются в формирователях 10, 10', 10 и 10' напряжения, в которые поступает кодовая информация из блока 2 памяти. В упомянутых блоках с помощью цифроаналоговых преобразователей (например, 12) вырабатываются уровни питания, которые аналогично параметрам воздействия через коммутатор 13 и блок 15 сопряжения подаются на входы питания проверяемой схемы.
Кроме вышеуказанных функций коммутаторы 13 и 14 определяют программно входы и выходы проверяемого объекта.
Кодовая информация, соответствующая эквивалентным нагрузкам, из блока 2 па-, мяти поступает в блок 16 эквивалентных нагрузок, где формируется соответствующая величина активной нагрузки.
Таким образом, предлагаемое устройство подготовлено к режиму контроля проверяемой схемы. В устройстве предусмотрено два режима контроля работоспособности объекта: во-первых, проверка «до конца», т. е. проверка параметров на всех выходах проверяемого объекта с фиксацией ошибок, вовторых, проверка «до обнаружения первой ошибки». Соответствующие режимы устанавливаются на пульте управления с помощью переключателей.
Проверка сигналов на выходах объекта производится последовательно.
Цифровое значение фактического параметра, полученное с аналого-цифрового преобразователя 17, на выходе объекта сравнивается с эталонным значением в схеме 18 сравнения. При несовпадении соответствующих кодов- фиксируется номер выхода, признак «Не годен», номер входного алфавита и т. д. в блоке 19 регистрации.
В случае неисправности всех выходов проверяемого объекта режим проверки заканчивается индикацией (регистрацией) «Годен».
Использование предложенного устройства позволяет снизить срок разработки средств вычислительной техники, повысить качество изделия и уменьшить номенклатуру контрольно-диагностической аппаратуры, необходимой для производства средств вычислительной техники.

Claims (2)

  1. Цель изобретени  - увеличение быстродействи  и расширение класса решаемых задач. Эта цель достигаетс  тем, что в устройство , содержащее блок ввода, блок пам ти , блок унравлени , коммутаторы, блок сонр жени , блок эквивалентных нагрузок, аналого-цифровой преобразователь, блок сравнени , причем вход блока ввода  вл етс  входом устройства, Первый выход блока управлени  подключен к первым входам блока эквивалентных нагрузок, блока сопр жени , блока сравнени  и первого коммутатора , второй выход блока управлени  подключен к первому входу блока регистрации , второй вход которого соединен с выходом блока сравнени , первый вход блока сопр жени  подключен к выходу второго коммутатора, второй вход блока сопр жени  подключен к выходу блока эквивалентных нагрузйк, введены программные формирователи параметров, блок пам ти и формирователи напр жени , причем каждый программный формирователь параметров содержит регистр и цифроаналоговые преобразователи , при этом входы цифроаналоговых преобразователей подключены к выходу регистра , второй выход блока управлени  подключен к входу регистра и к соответствуюшему входу каждого цифроаналогового преобразовател , выходы которых подключены ко второму входу второго коммутатора, третий , четвертый и п тый входы которого соединены с выходами соответствуюш,их программных формирователей параметров, первые входы которых подключены к входу блока ввода, к первому выходу блока пам ти и к первым входам каждого формировател  напр жений, каждый из которых содержит регистр и цифроаналоговый преобразователь, причем вход регистра  вл етс  первым входом формировател  напр жений, вторые входы формирователей подк«пючены к первому входу блока управлени , выход регистра формировател  напр жени  соединен со входом цифроаналогового преобразовател  формировател  напр жени , выход каждого цифроаналогового преобразовател   вл етс  выходом каждого формировател  напр жени , выход каждого формировател  напр жени  подключен к соответствуюш,им входам первого коммутатора, выход которого соединен с третьим входом блока сопр жени , . первый выход которого подключен ко входу провер емой схемы, выход которой соединен с четвертым входом блока сопр жени , второй выход которого соединен с первым входом аналого-цифрового преобразовател , второй вход которого подключен к первому выходу блока управлени , выход аналогоцифрового преобразовател  соединен со вторым входом блока сравнени , третий вход которого подключен ко второму входу блока эквивалентного напр жени  и ко второму выходу блока пам ти. На чертеже представлена схема предложенного устройс1ва. Устройство содержит блок 1 ввода (программный ); блок 2 пам ти, блок 3 управлени , программные формирователн 4, 4, 4 и 4 параметров, каждый из которых содержит цифроаналоговый преобразователь; циф роаналоговый преобразователь 5, служащий в качестве цифроуправл емого источника напр жени  высокого уровн  (±5-15В); цифроаналоговый преобразователь 6 в качестве цифроуправл емого источника напр жени  низкогоуровн  (±0-5 В); цифроаналоговый 7 преобразователь, служащий в качестве цифроуправл емого источника тока; цифроаналоговый преобразователь 8, служащий в качестве цифроуправл емого сопротивлени ; регистр 9; формирователи 10, 10, 10 и 10 напр жени , каждый из которых содержит регистр II, цифроаналоговый преобразователь 12, служащий в .качестве цифроуправл емого источника напр жени  высокого уровн  (±5-15 В), коммутаторы 13 и 14, блок 15 сопр жени , блок 16 эквивалентных нагрузок, аналого-цифровой преобразователь 17, блок 18 сравнени , блок 19 регистрации, провер емую схему 20. Блок 1 ввода подключен к блоку 2 пам ти , информационные шины которого подсоединены к программным формировател м 4, 4 4 и 4 параметров, формирователи питани  10, 10, 10 и 10 - к блоку 16 эквивалентных нагрузок и блоку 18 сравнени . Блок 3 управлени  подсоединен ко всем блокам устройства, кроме провер емой схемы . Регистр 9 подсоединен к блоку 2 пам ти . Выходные шины регистра 9 подсоединены к цифроаналоговьш преобразовател м 5-8 программного формировател  параметров, выходы которых в виде выхода программного формировател  параметров через коммутатор 14 и блок 15 сопр жени  подключаютс  ко входам провер емой схемы. Аналогично выходы программных формирователей параметров 4, 4 и 4 подсоединены к провер емой схеме 20. Входы регистра 11 подсоединены к входам блока 2 пам ти, а его выход ко входам цифроаналогового преобразовател  12. Выход 12. т. е. формирователи 10 напр жений, через коммутатор 13 и блок 15 сопр жени  соединен с входами провер емой схемы 20. Аналогично формирователи 10, 10 и 10 напр жени  подключаютс  к провер емой схеме 20. Блок 15 подключен к блоку 16 эквивалентных нагрузок, а через аналого-цифровой преобразователь 17 и блок 18 сравнени  св зан с блоком 19 регистрации. Устройство работает следующим образом . Кнопкой «Сброс предварительно производитс  очистка всех операционных устройств комплекса. Затем нажатием кнопки «Пуск на пульте управлени  (на чертеже не показан) производитс  запись исходных данных с блока 2 пам ти в регистровую пам ть (на чертеже не показана). После этого производитс  последовательно выборка из блока 2 пам ти кодовой информации, соответствующей параметрам воздействи . Данна  информаци  поступает на регистры программных формирователей 4, 4 4 и 4 параметров. Последовательность поступлени  этой информации управл етс  с блока 3 управлени . С помощью цифроаналоговых преобразователей на выходах блоков 4, 4 , 4 и 4 вырабатываютс  требуемые параметры Коммутатор 14, управл емый блоком 3 управлени , обеспечивает подачу выработанных сигналов с выходов формирователей 4, 4, 4 и 4 параметров на соответствующие входы провер емой схемы через блок 15 сопр жени . Уровни питани  вырабатываютс  в формировател х 10, 10, 10 и 10 напр жени , в которые поступает кодова  информаци  из блока 2 пам ти. В упом нутых блоках с помощью цифроаналоговых преобразователей (например, 12) вырабатываютс  уровни питани , которые аналогично параметрам воздействи  через коммутатор 13 и блок 15 сопр жени  подаютс  на входы питани  провер емой схемы. Кроме вышеуказанных функций коммутаторы 13 и 14 определ ют программно входы и выходы провер емого объекта. Кодова  информаци , соответствующа  эквивалентным нагрузкам, из блока 2 па-, м ти поступает в блок 16 эквивалентных нагрузок, где формируетс  соответствующа  величина активной нагрузки. Таким образом, предлагаемое устройство подготовлено к режиму контрол  провер емой схемы. В устройстве предусмотрено два режима контрол  работоспособности объекта: во-первых, проверка «до конца, т. е. проверка параметров на всех выходах провер емого объекта с фиксацией ошибок, вовторых , проверка «до обнаружени  первой ошибки. Соответствующие режимы устанавливаютс  на пульте управлени  с помощью переключателей. Проверка сигналов на выходах объекта производитс  последовательно. Цифровое значение фактического параметра , полученное с аналого-цифрового преобразовател  17, на выходе объекта сравниваетс  с эталонным значением в схеме 18 сравнени . При несовпадении соответствующих кодов- фиксируетс  номер выхода, признак «Не годен, номер входного алфавита и т. д. в блоке 19 регистрации. В случае неисправности всех выходов провер емого объекта режим проверки заканчиваетс  индикацией (регистрацией) «Годен . Использование предложенного устройства позвол ет снизить срок разработки средств вычислительной техники, повысить качество издели  и уменьшить номенклатуру контрольно-диагностической аппаратуры , необходимой дл  производства средств вычислительной техники. Формула изобретени  Устройство дл  проверки функционировани  цифровых схем, содержащее блок ввода , блок пам ти, блок управлени , коммутаторы ,, блок сопр жени , блок эквивалентных нагрузок, аналого-цифровой преобразователь , блок сравнени , причем вход блока ввода  вл етс  входом устройства, первый выход блока управлени  подключен к первым входам блока эквивалентных нагрузок, блока сопр жени , блока сравнени  и первого коммутатора, второй выход блока управлени  подключен к первому входу блока регистрации, второй вход которого соединен с выходом блока сравнени , первый вход блока сопр жени  подключен к выходу второго коммутатора, второй вход блока сопр жени  подключен к выходу блока эквивалентных нагрузок, отличающеес  тем, что с целью увеличени  быстродействи  и расширени  класса решаемых задач, в устройство введены программные формирователи параметров, блок пам ти и формирователи напр жени , причем каждый программный формирователь параметров содержит регистр и цифроаналоговые преобразователи, при этом входы цифроаналоговых преобразователей подключены к выходу регистра, второй выход блока управлени  подключен к входу регистра и к соответствующему входу каждого цифроаналогового преобразовател  выходы которых подключены ко второму входу второго коммутатора, третий, четвертый и п тый входы которого соединены с выходами соответствующих программных формирователей параметров, первый входы которых подключены ко входу блока ввода, к первому выходу блока пам ти и к первым входам каждого формировател  напр жений каждый из которых содержит регистр и цифроаналоговый преобразователь, причем вход регистра  вл етс  первым входом формировател  напр жений, вторые входы формирователей напр жени  подключены к первому выходу блока управлени , выход регистра формировател  напр жени  соединен со входом цифроаналогового преобразовател  формировател  напр жени , выход каждого цифроаналогового преобразовател   вл етс  выходом каждого формировател  напр жени , выход каждого формировател  напр жени  подключен к соответствующим входам первого коммутатора, выход которого соединен с третьим входом блока сопр жени , первый выход которого подключен ко входу провер емой схемы, выход которой соединен с четвертым входом блока сопр жени , второй выход которого соединен с первым входом аналого-цифрового преобразовател , второй вход которого подключен к первому выходу блока управлени , выход аналого-цифрового преобразовател  соединен со вторым входом блока сравнени , тре-№ тий вход которого подключен ко второму входу блока эквивалентного напр жени  иj № ко второму выходу блока пам ти.ти Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР 370609, кл. G 06 F 11/04, 1973.
  2. 2. Авторское свидетельство СССР 354415, кл. G 06 F 11/00, 1972 (прото ).
SU782567885A 1978-01-09 1978-01-09 Устройство дл проверки функционировани цифровых схем SU734693A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782567885A SU734693A1 (ru) 1978-01-09 1978-01-09 Устройство дл проверки функционировани цифровых схем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782567885A SU734693A1 (ru) 1978-01-09 1978-01-09 Устройство дл проверки функционировани цифровых схем

Publications (1)

Publication Number Publication Date
SU734693A1 true SU734693A1 (ru) 1980-05-15

Family

ID=20743749

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782567885A SU734693A1 (ru) 1978-01-09 1978-01-09 Устройство дл проверки функционировани цифровых схем

Country Status (1)

Country Link
SU (1) SU734693A1 (ru)

Similar Documents

Publication Publication Date Title
EP0056895B1 (en) Automatic test system
CA1065062A (en) Non-logic printed wiring board test system
US4317199A (en) Diagnostic extender test apparatus
JP2865664B2 (ja) 電気回路を有する制御装置を検査するための検査方法および検査システム
SU734693A1 (ru) Устройство дл проверки функционировани цифровых схем
RU2727334C1 (ru) Автоматизированная система контроля электрических величин электронной аппаратуры
US4703482A (en) Universal apparatus for detecting faults in microprocessor systems
EP0046393A2 (en) Numerical control devices
SU690648A1 (ru) Система автоматической программной проверки аппаратуры св зи
KR970005820A (ko) 열차운행 자동제어장치의 종합 검사장치 및 그 제어방법
SU777873A1 (ru) Устройство проверки матриц коммутации
KR100391898B1 (ko) 범용 인코더 신호분석 시스템
SU805264A1 (ru) Устройство дл поиска неисправного логическогоМОдул B диСКРЕТНОй СиСТЕМЕ упРАВлЕНи
JPH041399B2 (ru)
SU815899A1 (ru) Автоматическа установка дл поверкицифРОВыХ изМЕРиТЕльНыХ пРибОРОВ и пРЕ-ОбРАзОВАТЕлЕй
JP2983109B2 (ja) 抵抗検査装置
SU934476A1 (ru) Устройство дл контрол и диагностики электронных блоков
JPH0333662A (ja) ロボットコントローラの検査方法
JPS60232721A (ja) デジタル・アナログ変換器用試験装置
SU1594544A1 (ru) Система дл контрол и диагностики цифровых узлов
RU2018141C1 (ru) Цифровой вольтметр с самокоррекцией
SU873247A2 (ru) Система дл контрол электрических параметров цифровых узлов
JPH06167542A (ja) Icテスタ
JP2605597Y2 (ja) アナログ出力チャンネルの自己診断回路
JPS61283845A (ja) 電車総合試験装置