RU2179729C2 - Устройство для проверки электронных схем - Google Patents

Устройство для проверки электронных схем Download PDF

Info

Publication number
RU2179729C2
RU2179729C2 RU2000104713A RU2000104713A RU2179729C2 RU 2179729 C2 RU2179729 C2 RU 2179729C2 RU 2000104713 A RU2000104713 A RU 2000104713A RU 2000104713 A RU2000104713 A RU 2000104713A RU 2179729 C2 RU2179729 C2 RU 2179729C2
Authority
RU
Russia
Prior art keywords
unit
control unit
electronic circuits
switches
switch
Prior art date
Application number
RU2000104713A
Other languages
English (en)
Other versions
RU2000104713A (ru
Inventor
Г.А. Пюкке
Н.Н. Портнягин
Original Assignee
Пюкке Георгий Александрович
Портнягин Николай Николаевич
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пюкке Георгий Александрович, Портнягин Николай Николаевич filed Critical Пюкке Георгий Александрович
Priority to RU2000104713A priority Critical patent/RU2179729C2/ru
Publication of RU2000104713A publication Critical patent/RU2000104713A/ru
Application granted granted Critical
Publication of RU2179729C2 publication Critical patent/RU2179729C2/ru

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относится к электронной технике, преимущественно для диагностирования разветвленных электронных цепей. Техническим результатом изобретения является обеспечение одновременного определения множественных дефектов в разветвленных электронных схемах. Данный технический результат достигается путем того, что устройство для проверки электронных схем, содержащее эталонный генератор, соединенный с коммутаторами через блок управления, к которому подключены устройства сравнения и блок оптимизации, снабжено включенным между эталонным генератором и одним из коммутаторов блоком нормирования тока и счетчиками, включенными между блоком управления и устройствами сравнения. 3 ил.

Description

Устройство для проверки электронных схем относится к области электронной техники и может быть использовано для диагностирования разветвленных электронных цепей.
Известно устройство для проверки электронных схем [1], которое состоит из блока управления, эталонного генератора, коммутатора, устройства сравнения, системы индикации и позволяет обеспечивать непрерывный допусковый контроль ста параметров с сигнализацией об уходе любого из них за установленные допуски. При этом на экране видеоконтрольного устройства формируется информация о текущих значениях контролируемых параметров с указанием их принадлежности, о допусковых границах и номерах параметров, вышедших за поле допуска.
Однако используемый здесь режим функционального диагностирования не обеспечивает получение информации о месте возникновения дефекта.
Указанная проблема идентификации разрешается в устройстве для проверки электронных схем [2], состоящем из эталонного генератора, соединенного через коммутатор с устройством сравнения и системой индикации, блока управления, щупа и снабженного включенным между блоком управления и коммутатором блоком оптимизации, в который введена диагностическая модель и программа диагностирования, позволяющая путем съема информации с двух каналов электронной схемы идентифицировать нарушение работоспособности любой структурной единицы разветвленной электронной схемы. Однако, как правило, в таких структурах более вероятно возникновение множественных взаимозависимых дефектов, которые одновременно не идентифицируются данным устройством.
Целью предлагаемого изобретения является обеспечение одновременного определения множественных дефектов в разветвленных электронных схемах.
Указанная цель достигается тем, что устройство для проверки электронных схем, содержащее эталонный генератор, соединенный через блок управления с коммутаторами, подключенными к объекту диагностирования и блоку оптимизации, устройства сравнения, подключенные к коммутаторам и блоку управления, соединенному с блоком оптимизации, снабжено включенным между эталонным генератором и одним из коммутаторов блоком нормирования тока и счетчиками, включенными между блоком управления и устройствами сравнения. Использование блока нормирования тока обеспечивает проведение диагностического эксперимента по выбранной программе, реализующей алгоритм выбранного метода диагностирования, что позволяет обеспечить проведение эксперимента при выполнении условий, предусмотренных применяемым методом. Использование счетчиков позволяет контролировать процесс диагностирования в соответствии с величиной размерности диагностируемой электронной цепи.
На фиг. 1 представлена блок-схема устройства для проверки электронных схем. На фиг. 2 показан пример конкретного выполнения. На фиг.3 приведены временные диаграммы процесса функционирования устройства.
Устройство для проверки электронных схем содержит эталонный генератор (1), к которому подключен блок нормирования тока (2), соединенный с коммутаторами (3) и (4) через блок управления (5). Кроме того, к блоку управления (5) подключены счетчики (6) и (7) и устройства сравнения (8) и (9). Блок оптимизации (10) подключен к коммутатору (4). Объект диагностирования (ОД) подключен к коммутаторам (3) и (4).
Устройство работает следующим образом: в начальный момент времени коммутаторы (3) и (4) находятся в положении "1". Тестовый сигнал от эталонного генератора (1) через блок нормирования тока (2), коммутатор (3) поступает на полюс "1" объекта диагностирования. После запуска блока нормирования тока (2) путем замыкания ключа "К", входной ток доводится до величины, равной единице, или до определенной, заранее выбранной величины Iвх=I1. При этом срабатывает компаратор блока нормирования тока (2), выдающий импульс UБУ на блок управления (5). Блок управления (5) запускается и выдает команду на запись в блок оптимизации (10). Измеряемое напряжение с помощью коммутатора (4) снимается с полюса "1" объекта диагностирования и поступает в блок оптимизации (10). Далее блок управления (5) выдает серию из "n" импульсных пакетов, управляющих работой коммутатора (4) и записью информации в блок оптимизации (10). По одному импульсу из каждого импульсного пакета используются для работы счетчика (7). После набором счетчиком (7) кода, соответствующего порядку матрицы узловых напряжений диагностируемой электрической цепи
Figure 00000002
что соответствует проведению "n" измерений в первом эксперименте и заполнению первого столбца матрицы
Figure 00000003
блок сравнения кода (9) выдает импульс на сброс коммутатора (4) в положение "1", сигнал на обнуление счетчика (7) и сигнал на выключение блока управления (5), перекоммутацию коммутатора (3) в положение "2" и включение счетчика (6) и запуск блока нормирования тока (2).
После переключения коммутатора (3) в положение "2" тестовый сигнал от эталонного генератора (1) через блок нормирования тока (2) и коммутатор (3) поступает на полюс "2" объекта диагностирования. С помощью блока нормирования (2) входной ток доводится до величины, равной единице, срабатывает компаратор блока нормирования тока (2), выдающий запускающий импульс на блок управления (5).
Далее повторяются все циклы съема информации с "n" полюсов объекта диагностирования в n различных экспериментах.
После набора счетчиком (6) кода, соответствующего числу на единицу большему порядка матрицы
Figure 00000004
что соответствует проведению "n" экспериментов и формированию матрицы
Figure 00000005
блок сравнения кода (8) выдает импульс на сброс коммутатора (3) в положение "1", обнуление счетчика (6) и выключение блока управления (5). Система диагностирования переходит в исходное состояние.
Устройство для проверки электронных схем может быть выполнено, например, как это показано на фиг.2. Устройство состоит из эталонного генератора (1), блока нормирования тока (2), коммутаторов (3) и (4), блока управления (5), счетчиков (6) и (7), блоков сравнения кодов (8) и (9), блока оптимизации (10), аналого-цифрового преобразователя (11), блока представления информации (12) и вентиля (13).
Динамика процесса диагностирования состоит в следующем: после замыкания кнопки "пуск" запускается блок нормирования тока (2) с помощью импульса U3 (фиг. 3). Тестовый сигнал от эталонного генератора (1) через блок нормирования тока (2) и коммутатор (3) поступает на полюс "1" объекта диагностирования. С помощью блока нормирования тока (2) входной ток Iвх доводится до величины, равной единице (фиг.3). После установления Iвх блок нормирования тока (2) выдает импульс Uбу (фиг.3) на запуск блока управления (5).
Блок управления (5) генерирует серию из "n" импульсных пакетов, в каждом из которых содержится три сдвинутых во времени импульса UАЦП, UБПИ, и UКП последовательно запускающие аналого-цифровой преобразователь (11), блок представления информации (12), коммутатор (4). Первый тактовый импульс запускает аналого-цифровой преобразователь (11). Измеряемое напряжение Uвых с помощью коммутатора (4) снимается с полюса "1" объекта диагностирования и после преобразования в аналого-цифровом преобразователе (11) его код записывается в ячейки памяти блока представления информации (12). Второй тактовый импульс UБПИ поступает с блока управления (5) на блок представления информации (12) для считывания информации в память блока оптимизации (10). Третий тактовый импульс подается с блока управления (5) на коммутатор (4), коммутатор (4) переключается в положение "2" и блок управления (5) выдает следующую тройку импульсов, обеспечивающую преобразование и съем информации с полюса "2" объекта диагностирования.
Генерирование импульсных пакетов блоком управления (5) продолжается до тех пор, пока счетчик (7) не наберет код, соответствующий порядку матрицы
Figure 00000006
что соответствует выдаче "n" импульсных пакетов, то есть проведению "n" измерений в первом эксперименте. При этом блок сравнения кодов (9) выдает импульс Ucч1 на cброс коммутатора (4) в положение "1", сигнал на обнуление счетчика (7), сигнал на выключение блока управления (5), сигнал на запуск счетчика (6), сигнал на переключение коммутатора (3) в положение "2" и запуск блока нормирования тока (2).
Далее повторяются все циклы нормирования и съема информации с "n" полюсов объекта диагностирования в "n" различных экспериментах (фиг.3). После набора счетчиком (6) кода, соответствующего числу, на единицу большему порядка матрицы
Figure 00000007
что соответствует проведению "n" экспериментов и формированию матрицы
Figure 00000008
блок сравнения кодов (8) выдает импульс Ucч2 на сброс коммутатора (3) в положение "1", обнуление счетчика (6) и выключение блока управления (5). Система диагностирования переходит в исходное состояние.
На фиг. 3 приведены позиции коммутаторов (3) и (4) в функции времени KI (t) и KII (t).
После формирования в памяти блока оптимизации (10) матрицы узловых потенциалов
Figure 00000009
где
Figure 00000010

процесс диагностирования переходит ко второму (расчетному) этапу. Для проведения расчета в память блока оптимизации (10) вводятся подпрограммы: подпрограмма α обращения матрицы
Figure 00000011
подпрограмма β вычисления проводимостей ветвей gij расч., подпрограмма γ формирования матрицы
Figure 00000012
проводимостей (постановка диагноза).
Методика диагностирования базируется на представлении объекта диагностирования в виде совокупности структурных единиц с последующей фиксацией определенного количества полюсов съема информации. При таком делении цепи дефект определяется с точностью до структурной единицы, а весь объект диагностирования представляется как (n+1) - полюсная система.
Анализ реакции объекта диагностирования при решении задачи поиска дефектов сводится к рассмотрению матрицы относительных величин
Figure 00000013
проводимостей структурных единиц объекта диагностирования и сравнению ее элементов с заданной относительной величиной отклонения σij.
Для взаимных электрических цепей такая матрица будет иметь вид
Figure 00000014

Figure 00000015

i={0,l....,(n-l)}; j={(i+l),(i+2),....,n}
gijном - номинальное значение проводимости ветви, соединяющей узлы i и j.
gijpACZ. - рассчитанное значение проводимости ветви на момент диагностирования.
Заключение о наличии дефекта выносится на основании проверки неравенства
εij ≤ σij,
имеющего место при отсутствии отклонения параметра (или отклонении в пределах относительной погрешности σ), или неравенства εij > σij, имеющего место при отклонении параметра структурной единицы.
Номинальные значения проводимостей ветвей gijном следуют из топологии и спецификации объекта диагностирования или могут быть рассчитаны рассматриваемым методом в начале цикла эксплуатации объекта диагностирования при отсутствии дефектов.
В основу работы блока нормирования тока (2) положен процесс нормирования величины тока, теоретическим обоснованием использования которого служит положение о возможности построения матрицы узловых проводимостей
Figure 00000016
на основе полученной по экспериментальным данным матрицы узловых потенциалов
Figure 00000017
если эксперимент по формированию матрицы
Figure 00000018
проводился при соблюдении условия равенства входного тока единице при проведении всех "n" диагностических экспериментов. Это дает возможность в уравнении для потенциалов справа получить единичную диагональную матрицу:
Figure 00000019
и после цепочки эквивалентных преобразований
Figure 00000020
получить формальное равенство матриц узловых сопротивлений и напряжений
Figure 00000021

Тогда для получения матрицы узловых проводимостей
Figure 00000022
достаточно обратить матрицу
Figure 00000023
а для нахождения параметров структурных единиц диагностируемой цепи gijPACZ. воспользоваться свойством матрицы
Figure 00000024

Figure 00000025

Далее формируется матрица относительных величин
Figure 00000026
и ставится диагноз (подпрограмма γ).
Таким образом, предлагаемое устройство для проверки электронных схем позволяет периодически контролировать в процессе эксплуатации процентное отклонение параметров всех структурных единиц от номинального значения, реализуя решение задачи поиска дефектов и определения степени работоспособности объекта диагностирования.
Последнее обстоятельство позволит значительно повысить эффективность контроля и ремонта электронного оборудования в условиях эксплуатации и даст значительный экономический эффект.
Источники информации
1. Авт. свид. СССР 915286 "Устройство для формирования сигналов контроля на телевизионном экране", авт. Калявин В.П., Корнильев О.П., Гурченок А.С.
2. Патент РСФСР 2137148 "Устройство для проверки электронных схем", авт. Пюкке Г.А., Портягин Н.Н.

Claims (1)

  1. Устройство для проверки электронных схем, содержащее эталонный генератор, соединенный через блок управления с коммутаторами, подключенными к объекту диагностирования и блоку оптимизации устройства сравнения, подключенные к коммутаторам и блоку управления, соединенному с блоком оптимизации, отличающееся тем, что оно снабжено включенным между эталонным генератором и одним из коммутаторов блоком нормирования тока и счетчиками, включенными между блоком управления и устройствами сравнения.
RU2000104713A 2000-02-25 2000-02-25 Устройство для проверки электронных схем RU2179729C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2000104713A RU2179729C2 (ru) 2000-02-25 2000-02-25 Устройство для проверки электронных схем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2000104713A RU2179729C2 (ru) 2000-02-25 2000-02-25 Устройство для проверки электронных схем

Publications (2)

Publication Number Publication Date
RU2000104713A RU2000104713A (ru) 2002-01-27
RU2179729C2 true RU2179729C2 (ru) 2002-02-20

Family

ID=20231130

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2000104713A RU2179729C2 (ru) 2000-02-25 2000-02-25 Устройство для проверки электронных схем

Country Status (1)

Country Link
RU (1) RU2179729C2 (ru)

Similar Documents

Publication Publication Date Title
CN114236393B (zh) 基于大数据的在线检测电池异常的方法及系统
RU2179729C2 (ru) Устройство для проверки электронных схем
RU2324213C1 (ru) Устройство для контроля радиоэлектронных объектов
SU1571619A1 (ru) Устройство дл контрол монтажных схем
RU2267804C1 (ru) Система контроля параметров многофункциональных систем
RU2137148C1 (ru) Устройство для проверки электронных схем
SU559239A1 (ru) Устройство дл программного контрол
SU1176333A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU883917A2 (ru) Устройство дл контрол монтажных схем
SU1304028A2 (ru) Устройство дл визуального контрол исполнени программ
SU805321A1 (ru) Устройство дл обнаружени неисправ-НОСТЕй B блОКАХ КОММуТАции цифРОВыХиНТЕгРиРующиХ СТРуКТуР
SU777873A1 (ru) Устройство проверки матриц коммутации
SU737858A1 (ru) Устройство дл измерени скорости изменени частоты
SU1455347A1 (ru) Устройство дл контрол электрического монтажа
RU2239218C1 (ru) Устройство для контроля радиоэлектронных объектов
RU2262800C1 (ru) Устройство для измерения и контроля амплитудно-частотной характеристики четырехполюсника
SU1343363A1 (ru) Устройство дл определени временных параметров сигналов
KR100736166B1 (ko) 전기설비 신호 이상 진단장치 및 방법
RU2279703C1 (ru) Устройство контроля технического состояния объекта диагностики по остаточному ресурсу
SU526832A1 (ru) Адаптивное устройство дл проверки диодных схем
SU1589278A1 (ru) Сигнатурный анализатор
RU2631989C1 (ru) Устройство для диагностического контроля выполнения проверок
SU853571A1 (ru) Устройство контрол ключевых элементов
RU2279184C2 (ru) Устройство для детектирования ошибок
SU382094A1 (ru) Всесоюзная (