SU1304028A2 - Устройство дл визуального контрол исполнени программ - Google Patents

Устройство дл визуального контрол исполнени программ Download PDF

Info

Publication number
SU1304028A2
SU1304028A2 SU853874493A SU3874493A SU1304028A2 SU 1304028 A2 SU1304028 A2 SU 1304028A2 SU 853874493 A SU853874493 A SU 853874493A SU 3874493 A SU3874493 A SU 3874493A SU 1304028 A2 SU1304028 A2 SU 1304028A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
register
data
data register
output
Prior art date
Application number
SU853874493A
Other languages
English (en)
Inventor
Валерий Петрович Захаров
Михаил Феодосьевич Литновский
Владимир Ильич Козлов
Евгений Владимирович Казеннов
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU853874493A priority Critical patent/SU1304028A2/ru
Application granted granted Critical
Publication of SU1304028A2 publication Critical patent/SU1304028A2/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл .визуального контрол  исполнени  программ в ЭВМ. Устройство содержит регистр текущего адреса, мультиплексор, регистр начального адреса программы и регистр конечного адреса программы, блок сравнени , преобразователь код-напр жение,два блока регистрации, регистр данных, регистр состо ни , элемент И и элемент ИЛИ. Благодар  двум блокам регистрации существует возможность регистрировать данные в определенные моменть, определ емые услови ми выхода программь на выбранный адрес, совладением адресов, а также внешними запросами. 3 ил. 00 о 4 О ГО 00 ГЧ)

Description

1
I Изббретение относитс  к вычисли- |тельной технике и может быть использовано дл  визуального контрол  исполнени  программ в ЭВМ.
Цель изобретени  - увеличение информативности контрол  за счет регистрации данных в фиксированные моменты времени.
На фиг.1 изображена блок-схема устройства на фиг.2 - блок сравнени ; на фиг,3 - алгоритм работы устройства .
Устройство дл  визуального контрол  исполнени  программ (фиг.1) содержит регистр 1 текущего адреса, клавиатуру 2, мультиплексор 3, регистр 4 начального адреса, регистр 5 конечного адреса, регистр б состо ний , блок 7 сравнени , преобразователь 8 код-напр жение, блок 9 регистрации , шину 10 адреса, вход 11 синхронизации, шину 12 данных, элемент ИЛИ 13, элемент И 14, регистр 15 данных, второй блок 16 регистрации , дополнительные входы 17 (вход 17.1 признака записи вводимых данных устройства и вход 17.2. признака ввода данных устройства), Блок сравнени  (фиг.2) содержит схемы, 18 и 19 сравнени  кодов и триггер 20. ,
Регистр 1 текущего адреса предназначен дл  запоминани  текущего адреса в моменты, определ емые импуль 3040282
и вырабатывает импульс, длительность которого соответствует времени работы провер емого.фрагмента программы, и импульс совпадени  текущего и начального адресов.
Преобразователь 8 код - напр жение предназначен дл  превращени  кода текущего адреса в аналоговый сигнал .
fO Блок 9 предназначен дл  графического отображени  исполнени  программы .
Элемент ИЛИ 13 и элемент И 14 предназначены дл  выделени  моментов 15 времени, соответствующих присутствию на шине данных ЭВМ требуемой информации .
Регистр 15 данных служит дл  фиксации выбранных данных, а второй 20 блок 16 регистрации предназначен дл  отображени  этих данных.
При реализации блока 15 можно примен ть готовые регистры, например 133ИР13, 564ИР9, в типовых схемах 25 включени .
Блок 16 регистрации в простейшем случае представл ет собой табло дл  отображени  состо ни  регистра 15 в цифровом виде. Блок 16 может пред- 30 ставл ть собой и стандартный ПКН типа 572ПА1.
Устройство работает следующим образом .
процессора,. а на синхровход подают - с  импульсы синхронизации процессора , по КОТОРЫМ в регистр 6 записыва- 40 етс  текущее состо ние процессора. Так как состо ние процессора мен етс  с каждым его внутренним тактом, т.е. с каждьм периодом синхроимпульсов , на каждом разр дном выходе расами от мультиплексора 3. Его разр д- На информационный вход регистра 6 кость соответствует разр дности шины 35 состо ний поступают от ЭВМ сигналы, адреса ЭВМ. характеризующие текущее состо ние
Клавиатура 2 служит дл  набора адреса , управлени  регистрами 4 и 5 и мультиплексором 3.
Мультиплексор 3 предназначен дл  вьфаботки управл ющих импульсов в моментю времени, определенные положением тумблеров на клавиатуре.
Регистры 4 и 5 нача.льного адреса и конечного адреса предназнахшны дл  45 гистра 6 будет сформирована последо- хранени  соответствующих адресов, вательность импульсов, соответствующих вполне определенным моментам работы ЭВМ: обращени м за первый байтом , т.е. за командой, обращени м к 50 внешним устройствам, обращени м к ОЗУ и т.д. Все сформированные последовательности поступают на входы мультиплексора 3, однако на его вход приход т лишь те из них, которые выбра- .j вы оператором при помО1Ци клавиатуры.
Результирующа  тактова  последоваБлок 7 сравнени  осуществл ет тельность поступает на синхровход ре- сравнение кодов текущего адреса с ко-. гистра 1 текущего адреса. К информа- дами начального и конечного адресов ционному входу этого регистра подопредел ющих начало и конец интересующего оператора фрагмента программы . .
Регистр 6 состо ний предназначен дл  запоминани  информации, характеризующей состо ние процессора (выбор команд из ПЗУ, обращение к стеку, обращение к внешним устройствам и т.д.).
процессора,. а на синхровход подают - с  импульсы синхронизации процессора , по КОТОРЫМ в регистр 6 записыва- етс  текущее состо ние процессора. Так как состо ние процессора мен етс  с каждым его внутренним тактом, т.е. с каждьм периодом синхроимпульсов , на каждом разр дном выходе рагистра 6 будет сформирована последо- вательность импульсов, соответствующих вполне определенным моментам работы ЭВМ: обращени м за первый байтом , т.е. за командой, обращени м к внешним устройствам, обращени м к ОЗУ и т.д. Все сформированные послеовательности поступают на входы муль типлексора 3, однако на его вход приход т лишь те из них, которые выбра- вы оператором при помО1Ци клавиатуры.
ключена адресна  шина процессора, а на его выходе тактовой частотой от мультиплексора 3 формируетс  последовательность адресов, отображающих необходимую оператору информацию, ли бо последовательность выбора команд из ПЗУ, либо последовательность обращений к ОЗУ,, либо любые сочетани  адресных обращений процессора. Эта последовательность адресов преобра- зуетс  преобразователем 8 код-напр жение и поступает в устройство 9 регистрации , например в наиболее удобной дл  воспри ти  графической форме .
В устройстве предусмотрена возможность выделени  произвольного фрагмента программы путем подсчета части графического изображени . Дл  этого оператор, при помощи клавиатуры 2 вво дит начальный и конечный адрес рассматриваемого фрагмента программы соответственно в регистр 4 начального и регистр 5 конечного адреса. Коды с регистров 4 и 5 поступают на входы А соответственно схем 18 и 19 сравнени , на вход В которых подаетс  код текущего адреса. При совпадении кодов, присутствующих на их входах , блоки 18 и 19 выдают импульсы, поступающие на установочные входы триггера 20. На выходе последнего формируетс  импульс, временное положение и длительность которого соответствует фрагменту программы, выбра ному оператором. Этот импульс поступает на блок 9 регистрации, который использует его дл  вьщелени  требуемого фрагмента из информации, поступающей через другой вход. Одно- временно сигналы управлени  от ЭВМ, например . сигналы Запись и Шина данных на ввод, проход т элемент ИЛИ 13 и элемент И 14 и обеспечивают в -реальном времени запись в
регистр 15 данных информации с шины данных ЭВМ в моменты времени, определ емые начальным адресом контролируе- могофрагмента программы (второй выход блока 7 от схемы 18) и состо нием процессора (выход мультиплексора 3). Эта информаци  предъ вл етс  оператору блоком -16 регистрации. Все это позвол ет оператору, не наруша  нормального хода программы, контролировать преобразование данных в ходе вычислений, что в свою очередь позвол ет фиксировать ошибки, которые не вы вл лись устройством-прототипом.

Claims (1)

  1. Формула изобретени 
    Устройство дл  визуального контрол  исполнени  программ по авт, св. № 1260964, отличающее- с   тем, что, с целью увеличени  информативности контрол  за счет регистрации данных в фиксированные моменты времени, оно содержит регистр данных, второй блок регистрации, элемент И и элемент ИЛИ, причем выходы регистра данных соединены с информационными входами второго блока регистрации, группа информационных входов регистра данных соединена с- группой информационных входов устройства , вход синхронизации регистра данных соединен с выходом элемента И, первый и второй выходы которого соединены с выходом мультиплексора , и выходом признака совпадени  текущего адреса с начальным адресом выбранного участка программы блока сравнени  соответственно, третий вход элемента И соединен с выходо 5 элемента ИЛИ, первый и второй входы которого соединены с входом признака записи вводимых данных устройства и входом признака ввода данных устройства соответственно.
    Ц /7о
    Фиг. г
    Фиг.1
    i
    Па / гшара/ш
    -CuMHOfffc/flje b
    Ч /
    i
    Вход
    а/ш
    Редактор Е.Копча
    Составитель А.Сиротска 
    Техред М.Ходанич Корректор С.Черни
    Заказ 1312/49Тираж 673Подписное
    бНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    сриг.з
SU853874493A 1985-01-02 1985-01-02 Устройство дл визуального контрол исполнени программ SU1304028A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853874493A SU1304028A2 (ru) 1985-01-02 1985-01-02 Устройство дл визуального контрол исполнени программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853874493A SU1304028A2 (ru) 1985-01-02 1985-01-02 Устройство дл визуального контрол исполнени программ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1260964A Addition SU304176A1 (ru) Амфибия-вездеход

Publications (1)

Publication Number Publication Date
SU1304028A2 true SU1304028A2 (ru) 1987-04-15

Family

ID=21169579

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853874493A SU1304028A2 (ru) 1985-01-02 1985-01-02 Устройство дл визуального контрол исполнени программ

Country Status (1)

Country Link
SU (1) SU1304028A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1260964, кл. G 06 F 11/28, 1985. *

Similar Documents

Publication Publication Date Title
SU1304028A2 (ru) Устройство дл визуального контрол исполнени программ
SU526882A1 (ru) Устройство дл ввода информации о параметрах объекта в электронную вычислительную машину
JPS6142186Y2 (ru)
SU1201850A1 (ru) Устройство автоматического контрол параметров
SU834704A1 (ru) Устройство дл управлени пам тью
SU777873A1 (ru) Устройство проверки матриц коммутации
SU746529A1 (ru) Устройство дл анализа информационной последовательности
JP3001325B2 (ja) マイクロコンピュータ
SU783802A1 (ru) Устройство дл контрол проводного монтажа
SU696454A1 (ru) Асинхронное устройство управлени
RU2179729C2 (ru) Устройство для проверки электронных схем
RU2020553C1 (ru) Устройство для ввода информации
SU1446624A1 (ru) Устройство дл отладки многопроцессорных систем
SU955094A1 (ru) Устройство допускового контрол
SU1462325A1 (ru) Устройство дл контрол последовательности выполнени модулей программ
SU1359904A1 (ru) Устройство контрол двоичных счетчиков с последовательным вводом информации
RU1800447C (ru) Устройство контрол параметров
SU1095225A1 (ru) Устройство дл отображени информации
SU1553984A1 (ru) Микропрограммный процессор
SU1381471A2 (ru) Устройство дл ввода информации
SU1228056A1 (ru) Устройство дл контрол области работоспособности электронных блоков
SU1608673A1 (ru) Устройство дл отладки программ
SU641456A1 (ru) Устройство дл автоматического контрол объектов
SU1642472A1 (ru) Устройство дл контрол выполнени последовательности действий оператора
SU1247877A1 (ru) Устройство дл отладки микроЭВМ