SU769572A1 - Вычислительное устройство дл решени линейных дифференциальных уравнений - Google Patents

Вычислительное устройство дл решени линейных дифференциальных уравнений Download PDF

Info

Publication number
SU769572A1
SU769572A1 SU782648437A SU2648437A SU769572A1 SU 769572 A1 SU769572 A1 SU 769572A1 SU 782648437 A SU782648437 A SU 782648437A SU 2648437 A SU2648437 A SU 2648437A SU 769572 A1 SU769572 A1 SU 769572A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
input
output
integrators
Prior art date
Application number
SU782648437A
Other languages
English (en)
Inventor
Виталий Османович Курт-Умеров
Сергей Александрович Шаповалов
Original Assignee
Украинский Заочный Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Украинский Заочный Политехнический Институт filed Critical Украинский Заочный Политехнический Институт
Priority to SU782648437A priority Critical patent/SU769572A1/ru
Application granted granted Critical
Publication of SU769572A1 publication Critical patent/SU769572A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относится к области вычислительной техники и может быть использовано при построении цифро-частотных интегрирующих машин.
Известна цифровая интегрирующая си- 5 стема для решений линейных дифференциальных уравнений, содержащая регистры приращений, умножители, первые входы которых подключены к выходам регистров приращений, коммутатор, информационные ю входы которого подключены к выходам умножителей, интеграторы, входы которых подключены к выходам коммутатора, память коэффициентов, выход которого соединен с вторыми входами умножителей, 15 блок управления, первый вход которого соединен с управляющим входом коммутатора, а второй вход — с входом памяти коэффициентов [1].
К недостаткам цифровой интегрирующей 20 системы следует отнести большие аппаратурные затраты, а также низкое быстродействие.
Наиболее близким техническим решением к изобретению является вычислительная 25 система для решения линейных дифференциальных уравнений, содержащая регистры приращений, выходы которых соединены с первыми входами устройства умножения переменных, первую группу элементов 30
И, выходы которых соединены с входами регистров приращений, сумматоры приращений, первые входы которых подключены к выходам интеграторов, а выходы соединены с первыми входами элементов И первой группы, коммутатор, информационные входы которого подключены к выходам интеграторов, а выходы соединены с выходами системы, запоминающее устройство коэффициентов, первый выход которого соединен с первым входом устройства умножения функций, второй — с вторыми входами устройств умножения функций и переменных, а третий — с первыми входами интеграторов, вторую группу элементов И, первые входы которых подключены к выходу (р + 1) — входового сумматора, а выходы — к вторым входам интеграторов, третью группу элементов И, первые входы которых подключены к выходам с первого по (р—1)-й интеграторов, а выходы соединены с третьими входами со 2-го по р-й интеграторов, запоминающее устройство порядков, сумматор порядка, первый вход которого подключен к выходу запоминающего устройства порядка, регистр порядка, выходы которого соединены с вторыми входами элементов И третьей группы, дешифратор порядка, вход которого подключен к выходу сумматора порядка, первый выход к второму входу первого элемента И второй группы, а остальные (р—1) выходы соединены с информационными входами регистра порядка и вторыми входами с второго по р-й элементов И второй группы, 5 устройство управления, первый выход которого соединен с входами запоминающих устройств порядка и коэффициентов, второй и третий — соответственно с вторым входом сумматора порядка и с управляю- 1ΰ щим входом регистра порядка, а четвертый — с вторыми входами сумматоров приращений элементов И первой группы и управляющим входом коммутатора [2].
К недостаткам вычислительной системы 15 для решения линейных дифференциальных уравнений следует отнести низкое быстродействие, а также большие аппаратурные затраты.
Целью изобретения является увеличение 20 быстродействия и упрощение устройства.
Поставленная цель достигается тем, что вычислительное частотное устройство для решения линейных дифференциальных уравнений, содержащее п интеграторов, п 25 умножителей, память коэффициентов и начальных условий, регистр порядка, коммутатор, блок управления, (п+1) элементов И, причем первый выход памяти коэффициентов и начальных условий соединен с 30 первыми входами п умножителей, второй выход — с первыми входами п интеграторов, выходы которых соединены с информационными входами коммутатора, управляющий вход которого соединен с первым 35 выходом блока управления, второй выход которого подключен к входам памяти коэффициентов и начальных условий и регистра порядка, группа выходов которого соединена с первыми входами (п—1) элементов 40 И, включа.ет п преобразователей «код частота», делитель, блок хранения знака и блок памяти, причем выход блока памяти подключен к второму входу первого умножителя и к первому входу блока хранения 45 знака, выход которого соединен с вторыми входами п интеграторов, третьи входы которых соединены с выходами соответствующих умножителей, третий выход блока управления соединен с первыми входами де- so лителя и блока памяти, второй вход которого подключен к выходу регистра порядка, выход делителя соединен с первыми входами п преобразователей «код — частота», вторые входы которых соединены с вы- 55 ходами соответствующих интеграторов, выходы п преобразователей «код—частота» соединены с группой входов блока памяти, выходы (п—1) преобразователей «код — частота» подключены к вторым входам со- 60 ответствующих элементов И, выходы которых соединены с вторыми входами соответствующих умножителей, начиная со второго, первый выход памяти коэффициентов и начальных условий соединен с вторым 65 входом блока хранения знака, третий вход которого соединен с четвертым выходом блока управления.
На чертеже представлена блок-схема вычислительного устройства для решения линейных дифференциальных уравнений.
Устройство содержит п интеграторов 1, η преобразователей «код — частота» 2, п умножителей 3, делитель 4, память коэффициентов и начальных условий 5, блок хранения знака 6, блок памяти 7, регистр порядка 8, коммутатор 9, блок управления 10, (п—1) элементов И 11.
Вычислительное устройство позволяет решать линейные дифференциальные уравнения любого порядка.
Количество интеграторов, используемых при решении, равно порядку дифференциального уравнения.
Из памяти 5 на входы интеграторов 1, на входы умножителей 3, а также на вход блока 6 поступают коды, выражающие соответственно значения начальных условий, коэффициенты передачи интеграторов 1 и знаки производных.
Импульсный поток с опорной частотой /о, несущей информацию о приращениях независимой переменной, преобразуясь в двоичном делителе 4, поступает на входы преобразователей «код — частота» 2, с помощью которых происходит трансформация кодов интеграторов 1 в импульсные потоки с частотами определяющие текущие значения t-х производных. Эта информация кратковременно задерживается в блоке 7 и в промежутках времени между очередными приращениями независимой переменной считывается с частотой f'o. В первом интеграторе происходит накопление импульсов обратных связей со знаками, определяемыми блоком 6. Тогда на выходе первого интегратора образуется код, выражающий величину правой части дифференциального, уравнения. Понижение порядка производной происходит от предыдущего интегратора к последующему. Выходы интеграторов 1 подключаются к выходам коммутатора 9 под воздействием сигнала блока управления 10.
Данное устройство обеспечивает уменьшение времени решения линейных дифференциальных уравнений приблизительно в 500 раз.
уравнении, умножитеначальных коммутатор,

Claims (2)

1.Авторское свидетельство СССР № 481051, кл. G 06J 1/02, 1975.
2.Авторское свидетельство СССР № 469980, кл. G 06J 1/02, 1975 (прототип).
-
-
SU782648437A 1978-07-18 1978-07-18 Вычислительное устройство дл решени линейных дифференциальных уравнений SU769572A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782648437A SU769572A1 (ru) 1978-07-18 1978-07-18 Вычислительное устройство дл решени линейных дифференциальных уравнений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782648437A SU769572A1 (ru) 1978-07-18 1978-07-18 Вычислительное устройство дл решени линейных дифференциальных уравнений

Publications (1)

Publication Number Publication Date
SU769572A1 true SU769572A1 (ru) 1980-10-07

Family

ID=20778682

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782648437A SU769572A1 (ru) 1978-07-18 1978-07-18 Вычислительное устройство дл решени линейных дифференциальных уравнений

Country Status (1)

Country Link
SU (1) SU769572A1 (ru)

Similar Documents

Publication Publication Date Title
SU769572A1 (ru) Вычислительное устройство дл решени линейных дифференциальных уравнений
SU1476487A1 (ru) Вычислительный узел цифровой сетки
SU1030807A1 (ru) Спектроанализатор
SU928351A1 (ru) Цифровой интегратор
SU696451A1 (ru) Число-импульсное множительное устройство
SU469980A1 (ru) Вычислительна система дл решени линейных дифференциальных уравнений
SU813420A1 (ru) Устройство дл умножени двоичныхчиСЕл B дОпОлНиТЕльНыХ КОдАХ
RU2059290C1 (ru) Устройство для моделирования нейрона
SU1124321A1 (ru) Устройство дл вычислени @ -функций
SU995282A1 (ru) Многоканальное устройство фильтрации
RU2047895C1 (ru) Анализатор спектра
SU666535A1 (ru) Устройство дл вычислени коэффициентов преобразовани уолша
SU1506456A1 (ru) Аналоговое вычислительное устройство
SU781809A1 (ru) Множительное устройство
SU1108441A1 (ru) Цифровой функциональный преобразователь
SU877531A1 (ru) Устройство дл вычислени функции Z= @ х @ +у @
SU552612A1 (ru) Устройство дл решени дифференциальных уравнений
SU798860A1 (ru) Устройство дл решени системлиНЕйНыХ АлгЕбРАичЕСКиХ и диф-фЕРЕНциАльНыХ уРАВНЕНий
SU739544A1 (ru) Цифровой коррел тор
SU763879A1 (ru) Устройство дл формировани монотонных функций двух переменных
SU1716607A1 (ru) Цифровой фильтр с многоуровневой дельта-модул цией
SU1091187A1 (ru) Кусочно-квадратичный аппроксиматор
SU767774A1 (ru) Устройство дл спектрального анализа
SU962936A1 (ru) Устройство дл суммировани временных интервалов
SU726535A1 (ru) Устройство дл решени систем линейных дифференциальных уравнений