SU733016A1 - Устройство дл записи и считывани информации из блоков полупосто нной пам ти - Google Patents

Устройство дл записи и считывани информации из блоков полупосто нной пам ти Download PDF

Info

Publication number
SU733016A1
SU733016A1 SU772496562A SU2496562A SU733016A1 SU 733016 A1 SU733016 A1 SU 733016A1 SU 772496562 A SU772496562 A SU 772496562A SU 2496562 A SU2496562 A SU 2496562A SU 733016 A1 SU733016 A1 SU 733016A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
register
memory
writing
output
Prior art date
Application number
SU772496562A
Other languages
English (en)
Inventor
Владислав Иванович Косов
Александр Михайлович Иванов
Анатолий Иванович Савельев
Александр Дмитриевич Жучков
Валерий Иванович Монахов
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU772496562A priority Critical patent/SU733016A1/ru
Application granted granted Critical
Publication of SU733016A1 publication Critical patent/SU733016A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Description

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах^].
Известно устройство для записи-считывания информации из блоков полупостоянной памяти, содержащее регистр, сое- 5 диненный с формирователями импульсов разрядных токов записи и общий числовой регистр, в который поступает число для 1 записи из числовых шин ЦВМ или подается число при считывании из того или иного блока па мят и £2],
Однако в данном устройстве не предусмотрена передача слова (числа) при записи с кодовых шин в любой блок па— мяти по одним и тем же каналам от общего числового регистра, а при считывании в общий числовой регистр слово (число) подается также по собственным каналам. 20
Такое устройство для каждого блока памяти, входящего в ЗУ, требует собст-, венных каналов сигналов записи, имеющих гальванические связи по числу разрядов слова и столько же собственных каналов сигналов считывания.
При большем числе автономных блоков памяти число связей увеличивается. При этом существенно усложняется ЗУ, увеличиваются его габариты за счет эольшого числа жгутов и разъемов, ухудшается надежность ЗУ, т.е. ухудшаются его основные характеристики.
Наиболее близким техническим решением к изобретению является устройство для записи и считывания для полупостоянной памяти, содержащее числовые регистры, к которым подключены числовые шины, и формирователи.
В таком устройстве не предусмотрено объединение каждого канала разряда записи и считывания и переразрядного объединения канала всех блоков памяти, входящих в ЗУ.
-Целью изобретения является упрощение и повышение надежности устройства.
Поставленная дель достигается тем, что в устройство для записи-считывания информации из блоков полупостоянной памяти, содержащее регистр и числовые шины, введены для каждого разряда четыре элемента И, блок приоритета считывания информации, блок приоритета 5 записи информации, блок коммутации. Один вход первого элемента И подключен к Выходу блока приоритета считывания информации, другой - к числовым шинам, а выход - подключен к первому входу ю второго элемента И, второй вход которого соединен с выходом блока приоритета, записи информации и к первому входу вы-, ходу блока коммутации, второй вход-выход которого подключен к выходу третье— и 5 го элемента И и к первому входу четвертого элемента И, выход которого подключен к первому входу регистра,·, второй вход которого соединен со вторым входом четвертого элемента И и со входом блока приоритета считывания информации . ..Третий вход регистра соединен со входом блока приоритета записи информации и с первым входом третьего—элемента И? второй вход которого подключен к выходу регистр/5 РаНа чертеже представлена структурная схема устройства.
Устройство содержит для каждого разряда элементы И 1, 2, блок приоритета считывания информации 3, блок приоритета записи информации 4, блок ком- : мутации 5, элементы И 6, 7 и числовой регистр 8.
В режиме записи с числовых шин в 35 устройство подается сигнал Запись (Зг\ ) и код числа в регистр 8. Сигнал 3 г» поступает на блок. приоритета записи 'информации 4, на числовой регистр 8, на один из входов четвертого элемен- 40 та И 6, с вь!хода которого подается потенциал на второй вход — выход блока коммутации 5. При этом на другой вход элемента И 6 поступает код числа с соответствующего разряда регистра 8. 45
Блок 4 при записи информации вырабатывает сигнал разрешения записи на одном из выходов при условии окончания записи или считывания в предыдущем цикле, так как время записи информации 50 в данном типе полупостоянного ЗУ отличается от периода обращения при считьь вании.
Сигнал разрешения записи подается на вход элемента И на другой вход 55 которого с блока коммутации 5 поступает потенциал, соответствующий коду ...разряда числа.
Таким образом, при записи производится поразрядная запись числа из регистра 8 в соответствующий блок памяти через блок коммутации 5.
В режиме считывания сигнал, соответствующий коду данного разряда, пода— ется через блок коммутации 5 в обратном направлении.
По сигналу Считывание (Сч) открывается регистр 8, срабатывает блок 3, т.е. на соответствующем выходе (на одном из выходов) вырабатывается разрешающий потенциал для считывания числа из того или иного блока памяти. Этот сигнал „поступает на один из входов элемента И 1. на другой вход которого поступает потенциал с числовых ’ шин. С выхода элемента И 1 потенциал в соответствии с кодом разряда числа посту• пает »на первый вход-выход блока коммутации 5, с другого входа-выхода которого потенциал, соответствующий входу разряда числа, через элемент И 7 подается на регистр 8. На другой вход элемента И 7 подается сигнал Сч.
В предложенном устройстве число связей в разрядных цепях памяти значительно уменьшено, упрощена конструкция памяти, уменьшен объем оборудования и повышена надежность устройства.

Claims (2)

1. Шигин А. Г., Дерюгин А. А. Цифровые вычислительные машины,Энерги  1975, с. 21-24.
2. Крупский А. А. Запоминающее
устройство современных ЭЦВМ ,, Иэд. Мир. 1968, с. 177-179 (прото -п).
SU772496562A 1977-06-18 1977-06-18 Устройство дл записи и считывани информации из блоков полупосто нной пам ти SU733016A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772496562A SU733016A1 (ru) 1977-06-18 1977-06-18 Устройство дл записи и считывани информации из блоков полупосто нной пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772496562A SU733016A1 (ru) 1977-06-18 1977-06-18 Устройство дл записи и считывани информации из блоков полупосто нной пам ти

Publications (1)

Publication Number Publication Date
SU733016A1 true SU733016A1 (ru) 1980-05-05

Family

ID=20713420

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772496562A SU733016A1 (ru) 1977-06-18 1977-06-18 Устройство дл записи и считывани информации из блоков полупосто нной пам ти

Country Status (1)

Country Link
SU (1) SU733016A1 (ru)

Similar Documents

Publication Publication Date Title
KR880013068A (ko) 2진 트리 멀티프로세서
US4103823A (en) Parity checking scheme for detecting word line failure in multiple byte arrays
KR900005328A (ko) 메모리카드(memory card)
SU733016A1 (ru) Устройство дл записи и считывани информации из блоков полупосто нной пам ти
EP0797209B1 (en) Timesharing internal bus, particularly for non-volatile memories
US4380058A (en) Stage tracer
SU1591030A2 (ru) Устройство для сопряжения двух электронно-вычислительных машин
JPS5758280A (en) Method for making memory address
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1295451A1 (ru) Буферное запоминающее устройство
SU1149272A1 (ru) Устройство дл сопр жени процессора с пам тью
RU1815647C (ru) Перестраиваемое логическое устройство
SU1056174A1 (ru) Устройство дл вывода информации
SU849304A1 (ru) Посто нное запоминающее устройство сКОРРЕКциЕй иНфОРМАции
SU982084A1 (ru) Запоминающее устройство с последовательным доступом
SU474844A1 (ru) Запоминающее устройство
SU771656A1 (ru) Устройство дл ввода-вывода информации
SU1251188A1 (ru) Запоминающее устройство с самоконтролем
SU1163358A1 (ru) Буферное запоминающее устройство
SU411639A1 (ru)
RU2058603C1 (ru) Запоминающее устройство
SU572849A1 (ru) Посто нное запоминающее устройство
SU1277120A1 (ru) Устройство дл коммутации периферийных устройств
RU1805496C (ru) Запоминающее устройство
SU760076A1 (ru) Устройство для сопряжения1