SU411639A1 - - Google Patents

Info

Publication number
SU411639A1
SU411639A1 SU1747774A SU1747774A SU411639A1 SU 411639 A1 SU411639 A1 SU 411639A1 SU 1747774 A SU1747774 A SU 1747774A SU 1747774 A SU1747774 A SU 1747774A SU 411639 A1 SU411639 A1 SU 411639A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
cell
output
signal
input
Prior art date
Application number
SU1747774A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1747774A priority Critical patent/SU411639A1/ru
Application granted granted Critical
Publication of SU411639A1 publication Critical patent/SU411639A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

Изобретение относитс  к области вычислительной техники и автоматики.
Известен регистр пам ти, выполненный на ферриттранзисторных  чейках с разделительной записью в каждый разр д и общим дл  всех разр дов списывани .
Однако контроль работоспособности подобных регистров сложен из-за независимости ошибок в разр дах, что требует проверки сигналов со всех разр дов регистра дл  вы влени  ошибок. Это приводит к большому количеству дополнительных цепей контрол  и большому количеству оборудовани , сравнимому с оборудованием собственно регистра.
С целью обеспечени  контрол  с использованием минимального количества оборудовани  и св зи предлагаемый регистр содержит схему «И, выполненную на двух ферриттранзисторных  чейках, причем вход записи первой  чейки соединен с выходом последней  чейки регистра, а вход записи второй  чейки - с шиной «признак контрол  и входом считывани  первой  чейки регистра, входы считывани   чеек схемы «И подключены к общей шине считывани ,, при этом выход t-ой  чейки регистра, кроме последней, соединен со входом считывани   чейки, выход схемы «И  вл етс  шиной «исправности регистра,
На чертеже приведена функциональна  схема предлагаемого устройства.
Устройство состоит из  чеек 1, имеющих независимые входы 2 дл  разр дов информации и общее списывание сигнала 3. Рабоча  информаци  поступает на запись в  чейки регистра по входам 2 и хранитс  до поступлени  сигнала 3 общего списывани , по времени которого информаци  с  чеек 1 выдаетс  на выходы 4. С целью контрол  регистр дополнен схемой «И на  чейках 5 и 6 и введены св зи соседними разр дами.
Контроль регистра осуществл етс  следующим образом.
На вход 7 поступает тактовый импульс, который стирает «1 в  чейке 5 перед началом контрол . По входам 2 в регистр подаетс  контрольный текст, содержащий «1 по всем разр дам, а затем по входу 8 поступает признак контрол , который производит запись в  чейку 6 схемы «И и списывание в  чейке 1 первого разр да. Выходной сигнал  чейки первого разр да регистра производит списывапие в  чейке 1 второго разр да и т. д. При исправности всех разр дов регистра выходной сигнал  чейки 1 последнего разр да записывает «1 в  чейки 5 схемы «И. По времени сигнала 3 на выходе 9 схемы «И формируетс  сигнал исправности регистра. При неисправности  чейки на ее выходе сигнал не
:ГЯ формируетс  или имеет посто нный уровень напр жени . На выходе  чейки 1 последнего разр да регистра сигнал отсутствует, что приводит к отсутствию сигнала на выходе 9, который не формируетс  и при обрыве в цепи 3.
Таким образом, наличие сигнала на выходе 9 свидетельствует об исправности всех разр дов и цепей регистра.
Если предлагаемый регистр  вл етс  выходным регистром функционального узла, то сигнал на выходе 9  вл етс  сигналом исправности этого узла, при этом на вход функционального узла подаетс  информаци , в результате обработки которой на предлагаемый регистр поступил код, содержащий «1 во всех разр дах.
Предмет изобретени 
Регистр, выполненный на ферриттранзисторных  чейках с цеп ми дл  раздельной записи и общим считыванием, отличающийс , тем, что, с целью осуществлени  контрол , он содержит схему «И, вьшолнечнуш на двух ферриттранзисторных  чейках, причем вход записи первой  чейки соединен с выходом последней  чейки регистра, а вход записи второй  чейки - с шиной «признак контрол  и входом считывани  первой  чейки регистра, входы считывани   чеек схемы «И подключены к общей щине считывани , при этом выход г-ой  чейки регистра, кроме последней, соединен со входом считывани  I+l,  чейки, выход схемы «И  вл етс  щиной «исправности регистра.
SU1747774A 1972-02-18 1972-02-18 SU411639A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1747774A SU411639A1 (ru) 1972-02-18 1972-02-18

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1747774A SU411639A1 (ru) 1972-02-18 1972-02-18

Publications (1)

Publication Number Publication Date
SU411639A1 true SU411639A1 (ru) 1974-01-15

Family

ID=20503144

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1747774A SU411639A1 (ru) 1972-02-18 1972-02-18

Country Status (1)

Country Link
SU (1) SU411639A1 (ru)

Similar Documents

Publication Publication Date Title
GB1324617A (en) Digital processor
SU411639A1 (ru)
GB1468753A (en) Associative memory
SU474844A1 (ru) Запоминающее устройство
SU375681A1 (ru) ВСЕСОЮЗНАЯ пм?нтно^.:^--' Щ
SU497637A1 (ru) Однотактный регистр сдвига
SU551702A1 (ru) Буферное запоминающее устройство
SU369562A1 (ru) Устройство для ввода информации
SU424196A1 (ru) Устройство для считывания и контроля информации с перфокарт
SU748509A1 (ru) Буферное запоминающее устройство
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU760076A1 (ru) Устройство для сопряжения1
SU857984A1 (ru) Генератор псевдослучайной последовательности
SU1100640A1 (ru) Запоминающее устройство с автономным контролем
SU733016A1 (ru) Устройство дл записи и считывани информации из блоков полупосто нной пам ти
SU1095237A1 (ru) Ассоциативное запоминающее устройство
SU842973A1 (ru) Буферное запоминающее устройствоС АВТОНОМНыМ КОНТРОлЕМ
SU809397A1 (ru) Запоминающее устройство с кор-РЕКциЕй ОшибОК
SU1010651A1 (ru) Запоминающее устройство с самоконтролем
SU943731A1 (ru) Устройство дл анализа последовательных кодов
SU824319A1 (ru) Запоминающее устройство с самоконтролем
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU1201855A1 (ru) Устройство дл сравнени двоичных чисел
SU1309028A1 (ru) Устройство дл обнаружени ошибок в коде " @ из @
SU1215137A1 (ru) Запоминающее устройство с коррекцией информации