SU1277120A1 - Устройство дл коммутации периферийных устройств - Google Patents
Устройство дл коммутации периферийных устройств Download PDFInfo
- Publication number
- SU1277120A1 SU1277120A1 SU843725675A SU3725675A SU1277120A1 SU 1277120 A1 SU1277120 A1 SU 1277120A1 SU 843725675 A SU843725675 A SU 843725675A SU 3725675 A SU3725675 A SU 3725675A SU 1277120 A1 SU1277120 A1 SU 1277120A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- inputs
- bus
- memory
- read
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Abstract
Изобретение относитс к вычислительной технике и предназначено дл управлени внешними по отношенюо к центральному процессору устройствами в ЭВМ. Целью изобретени вл етс повьгаение гибкости реконфигурации. Устройство содержит блок управлени 2, К-1 шинных формирователей 1, шину данных , состо щую из микрошин 3, 4, К 1рупп периферийных устройств 5, 6, шину адреса 7, шины 8 записи и 9 чтени , посто нную пам ть 10 с выходами 11-14, блок 15 обработки i (Л данных. 2 ил.
Description
срие: 1
1 1
Изобретение относитс к вычислительной технике и предназначено дл управлени внешними по отнош€шию к центральному процессору устройствами в ЭВМ.
Целью изобретени вл етс повышение гибкости реконфигурации.
На фиг, 1 представлена схема устройства; на фиг. 2 - временна диахрамма работы устройства.
Устройство содержит К-1 шинных формирователей 1, блок 2 управлени , шину данных, состо щую из микрогаин 3 и 4, К групп периферийных устройст 5 и 6, шину 7 адреса, шины 8 записи и 9 чтени , посто нную пам ть 10 с выходами 1с1-14, блок 15 обработки данных.
Блок 2 управлени и блок 15 обработки данных в совокупности представл ют собой микропроцессор SSOHKSO.
Устройство работает следующим образом.
В режиме единой шины данных блок по управл ющим разр дам шины 7 адреса в виде двоичното кода указывает режим единой шины данных и адрес устройства, с которым будет произведен обмен информацией. Запрограммированна пам ть 10 по этому коду активизирует выход 11, который посредством двунаправленных шинных формирователей 1 объедин ет микрошины 3 и 4 в единую шину данных. Если выбираемое устройство относитс к первой группе устройств 5, то пам ть 10 одним из выходов 12 активизирует вход выбора необходимого устройства, с которым блок 2 произво 1ит обмен информацией с помощью шин 9 чтение и 8 записи. Если выбираемое устройство 6 относитс не к первой группе, то с приходом сигналов по шине 9 или 8 пам ть 10 выходом 14 или 13 активизирует вход чтени или записи необходимого устройства. Передача информации между этим устройством и блоком 15 обеспечиваетс тем, что вход выбора это1о устройства всехда находитс в активном состо нии, а двунаправленные шинные формиро затели 1 переключаютс в нужное направление по сигналу блока 2 на шине 9 чтени .
В режиме разделенной шины данных пам ть 10 по коду, установленному блоком 2 на управл ющих разр дах шины 7 адреса, информационным выходом 11 переводит шинные формировате02
ли 1 в высокоимпедансное состо ние, разбива тем самым шину данных на К независимых микрошин. Одновременно пам ть 10 одним из выходов 12
активизирует выход выбора устройства 5 первой группы дл обмена информацией с блок-ом 15 и некоторыми из выходов 14 активизирует входы чтени к-1 устройств (по одному в каждой
группе, кроме нулевой).
С по влением сихналов на шине 9 чтени или 8 записи происходит передача информации между выбранным устройством 5 первой группы и блоком 2. Одновременно пам ть 10 некоторыми из выходов 13 активизирует входы записи К-1 устройств (по одному в каждой группе, кроме первой и кроме тех устройств, у которых активизирован вход чтени ). Б результате одновременно с передачей информации по первой микрошине 3 между блоком 15 и устройством 5 первой группы происходит еще К-1 пересылок по ос.тальным микрошинам 4, причем источник
и приемник информации в каждой Ipynпе может быть произвольно выбран программой.
Как отмечено выше, одним из отличительных признаков изобретени вл етс подключение к адресным входам пам ти 10 выходов управлени блока 2 (шины 8 записи и 9 чтени ) и формирование
на информационных выходах зтой пам ти сигналов чтени (шина 14) и записи (шина 13) в периферийные устройства 6, Б силу того, что запрограммированна пам ть 10 представл ет собой
комбинационную схему по преобразованию кодов, поступающих на ei-o адресные входы, указанные сигналы на выходах 13 и 14 жестко св заны по времени с адресными разр дами и шинами 8 записи и 9 чтени пам тью 10. Поскольку состо ние шины 7 адреса остаетс неизменным на прот жении всего цикла обращени блока 2 к периферийному устройству, обмен данными между
двум устройствами 6 в каждой группе начинаетс и завершаетс в течение этого цикла (в режиме разделенной шины данных). Другими словами, обмен данными по всем микрошинам
Claims (1)
- осуществл етс синхронно в течение обычного цикла обращени процессора к периферийному устройству. Следовательно , вмешательства блока 2 в обмен данными не происходит. 31 Работа устройства по сн етс приведенной на фиг. 2 временной диаграммой , 1де Т - величина задержки, вносима в пам ть 10. Очевидно, что дл уверенной передачи данных по каж дои микрошине 4 необходимо, чтобы в каждой группе устройств 6 сигнал записи 13 в устройство-приемник информации был вложен в сигнал чтени 1 из устройства-источника. Это достигаетс программированием пам ти 10 таким образом, чтобы выходы 14 находились в комбинационной зависимости только от тех входов, к-которьм подключены разр ды шины 7 адреса, а выходы 13 зависели, кроме Toio, от шины 8 записи во врем выполнени процессором 2 цикла записи в периферийное устройство и шины 9 чтени во врем выполнени цикла считывани из периферийнотО устройства. При этом длительность сигналов 14 равна длительности цикла обращени процессора к периферийному устройству, а си1налов 13 - длительности сигналов с шин 8 и 9, Дл того, чтобы устройс ва 6 мо1ли управл тьс только по входам записи и чтени , они всехда должны находитьс в выбранном состо нии, но открывать свои выходные буферы только по сигналу чтени . Формула изобретени Устройство дл коммутации периферийных устройств, содержащее блок управлени , посто нную пам ть, причем перва группа информационных выходов посто нной пам ти подключена к входам выборки соответствующих периферийных устройств первой группы, группа адресных входов посто нной па м ти соединена с 1руппой адресных вы 20 , 4 ходов блока управлени и подключена к адресным входам периферийных устройств групп, отличающеес тем, что, с целью повышени гибкости реконфи1урации, в него введены К-1 шинных формирователей, причем входы управлени направлени передачи К-1 шинных формирователей объединены с первым адресным входом посто нной пам ти и входами чтени периферийных устройств первой группы и подключены к выходу чтени блока управлени , второй адресный вход посто нной пам ти соединен с выходом записи блока управлени и подключен к B: SOдам записи периферийньк устройств первой группы, втора группа информационных выходов посто нной пам ти подключена к входам чтени периферийных устройств с второй по К-ю 1руппы, треть группа информационных выходов посто нной пам ти подключена к входам записи периферийных устройств с второй по К-ю группы, первый информационный вход-выход первого шинного формировател вл етс информационным входом-выходом устройства и подключен к информационным входам-выходам периферийных устройств первой группы, второй информационный вход-выход i-ro шинного формировател (, К-1) соединен с первым информационным входом-вькодом (i+1)-io шинного формировател и подключён к информационным входамвыходам периферийных устройств (1+1)-й группы, второй информационный вход-выход (К-1)-го шинного формировател подключен к информационным входам-выходам периферийных устройств К-й группы, при этом информационный выход посто нной пам ти соединен с разрешающими входами (К-1) шинных формирователей.Уие.2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843725675A SU1277120A1 (ru) | 1984-04-11 | 1984-04-11 | Устройство дл коммутации периферийных устройств |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843725675A SU1277120A1 (ru) | 1984-04-11 | 1984-04-11 | Устройство дл коммутации периферийных устройств |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1277120A1 true SU1277120A1 (ru) | 1986-12-15 |
Family
ID=21113209
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843725675A SU1277120A1 (ru) | 1984-04-11 | 1984-04-11 | Устройство дл коммутации периферийных устройств |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1277120A1 (ru) |
-
1984
- 1984-04-11 SU SU843725675A patent/SU1277120A1/ru active
Non-Patent Citations (1)
Title |
---|
Соучек Б. Микропроцессоры и микро-ЭВМ/Пер, с англ. Под. ред. А.И.Петренко. М. : Сов. радио., 1979. Электроника, № 5, 1983, с. 75. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4158227A (en) | Paged memory mapping with elimination of recurrent decoding | |
US4183086A (en) | Computer system having individual computers with data filters | |
US4858038A (en) | System of disk device selector circuits for disk controller | |
US4575796A (en) | Information processing unit | |
SU1277120A1 (ru) | Устройство дл коммутации периферийных устройств | |
KR930008268B1 (ko) | 공유식 주메모리 및 디스크 제어기 메모리 어드레스 레지스터 | |
SU1564633A1 (ru) | Устройство адресации оперативной пам ти | |
SU1115021A1 (ru) | Программное устройство управлени | |
SU1287159A1 (ru) | Устройство дл приоритетного прерывани | |
US5175846A (en) | Clock device for serial bus derived from an address bit | |
SU1833870A1 (ru) | Пpoгpammиpуemый kohtpoллep | |
SU1297069A1 (ru) | Устройство дл сопр жени внешних устройств с общей пам тью | |
SU1103221A1 (ru) | Устройство дл сравнени кодов | |
SU1478247A1 (ru) | Устройство дл индикации | |
RU2024052C1 (ru) | Устройство сопряжения эвм с внешними устройствами | |
SU1417002A1 (ru) | Устройство идентификации адреса периферийного модул | |
RU1837303C (ru) | Устройство дл сопр жени ЭВМ с периферийными устройствами | |
SU515155A1 (ru) | Устройство дл обмена информацией между регистрами | |
SU1187207A1 (ru) | Устройство дл магнитной записи | |
SU1238091A1 (ru) | Устройство дл вывода информации | |
SU769620A1 (ru) | Буферное запоминающее устройство | |
SU1177820A1 (ru) | Устройство для сопряжения процессора с группой блоков памяти | |
SU1575169A1 (ru) | Устройство сортировки битов | |
SU1262511A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU743031A1 (ru) | Запоминающее устройство |