SU643973A1 - Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации - Google Patents

Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации

Info

Publication number
SU643973A1
SU643973A1 SU762393880A SU2393880A SU643973A1 SU 643973 A1 SU643973 A1 SU 643973A1 SU 762393880 A SU762393880 A SU 762393880A SU 2393880 A SU2393880 A SU 2393880A SU 643973 A1 SU643973 A1 SU 643973A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
information
input
address
output
Prior art date
Application number
SU762393880A
Other languages
English (en)
Inventor
Юрий Александрович Трофимов
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU762393880A priority Critical patent/SU643973A1/ru
Application granted granted Critical
Publication of SU643973A1 publication Critical patent/SU643973A1/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ УПР НА ЗАПОМИНАЮЩИХ Э СЧИТЫВА Изобретение относитс  к области вычислительной техники, в частности к устройствам управлени ,и может быть использовано в системах отображени , передачи и обработки дискретной информации. Известно устройство дл  управлени  накопителем на запоминающих элементах с неразрушающим считыванием информации, содержащее непрерывно работающий адресный счетчик считывани , регистр адреса записи и блок сравнени  кодов регистра адреса записи и адресного счетчика считы-. вани , выход которого соединен с накопителем 1. Наиболее близким по т;ехническому рещению к предлагаемому  вл етс  устройство дл  управлени  накопителем, содержащее адресный счетчик считывани , выходы которого соединены с соответствующими входами накопител , щину первого такта и установочную щину, подключенные к соответствующим входам адресного счетчика считывани  2./ Недостатком указанных устройств дл  управлени  накопителем  вл етс  их сложность вследствие необходимости специального регистра адреса записи, устройства ЕНИЯ НАКОПИТЕЛЕМ ЕНТАХ С НЕРАЗРУШАЮЩИМ М ИНФОРМАЦИИ срав нени  кодов и схем образовани  кода адреса запйсъшаемого числа. Кроме того в данных устройствах усложнены выработка адреса записи следующего знаКа (маркера ) и управление им с помощью сигналов редактировани . Целью изобретени   вл етс  повышение надежности и упрощение устройства. Эта цель достигаетс  за счет того, что устройство дл  управлени  накопителем на запоминающих элементах с неразрущаю считыванием информации содержит счетчик записи, первый элемент И, второй элемент И, элемент ИЛИ, формирователь, щины записи, редактировани  и второго такта , при этом выход- первого элемента И подключен к соответствующему. входу накопител , первый вход - к щине первого такта , второй и третий вход - к соответствующим выходам счетЧика записи, а четвертый вход - к третьему выходу формировател , первый выход которого соединен со вторым входом второго элемента И, а второй выход - со вторым входом элемента ИЛИ, первый вход которого соединен с вь1х6дом второго элемента И, первый вход второго элемента И соединен с щиной первого такта, второй вход счетчика записи подключен к выходу элемента ИЛИ, а первый - к установочной шине, шины записи , редактировани  и второго такта подключены к соответствующим входам формировател . Устройство (см. чертеж) содержит накопитель на запоминающих элементах с неразрушаюшим считыванием информации 1, адресный счетчик считывани  2, шину первого такта 3, счетчик записи 4, первый элемент И 5, формирователь 6, шину второго такта 7, шину зациси 8, шину редактировани  9, второй элемент И 10, элемент ИЛИ 11, установочную шину 12. Устройство работает следующим образом . После подачи сигнала по установочной щине .12 адресный счетчик 2 считывани  и счетчик 4 записи устанавливаютс  в одинаковое фазовое состо ние и синхронно переключаютс  под воздействием тактовых импульсов , поступающих по шине первого такта 3. Коэффициенты счета обоих счетчиков равны.. При отсутствии сигнала записи на шине записи 8 с выхода первого элемента И 5 поступает на вход накопител  уровень напр жени , разрешающий считывание информации из него с каждым тактом по шине первого такта 3, и на выходе накопител  1 по вл етс  очередна  считанна  информаци , хран ща с  в нем. При записи информации по шине записи 8 поступает синхросигнал записи, сопровождающий входную информацию, поступающую на накопитель I. Этот сигнал воздействует на формирователь 6, который вырабатывает сигнал, синхронизированный с импульсами второго такта, поступающими по шине второго такта 7. Этот сигнал, поступа  на второй вход второго элемента И 10, запрещает прохождение одного импульса первого такта на первый вход счетчика записи 4. При этом фазовое состо ние счетчика записи 4 изменитс  на один шаг по сравнению с фазовым состо нием адресноч го счетчика считывани  2. После окончани  импульса с первого выхода- формировател  6 на третьем выходе формировател  6 по вл етс  сигнал гхзрешени  записи. При этом один раз за цикл обращени  счетчика записи 4 на выходе первого элемента И 5 по вл етс  сигнал , разрешающий запись информации в накопитель 1 по адресу, определ емому состо нием адресного счетчика считывани  2. При подаче очередного импульса записи по шине записи 8 формирователь 6 вырабатывает очередной импульс на первом выходе, поступающий на второй вход второ , .1. го элемента И 10 и запрещающий прохожде ние одного импульса первого такта в счетчик записи 4. При этом фаза счетчика записи 4 измен етс  еще на один щаг по сравнению с фазовым состо нием адресного счетчика считывани  2. Сигнал с третье-, го выхода формировател  6 разрещает выработку первым элементом И 5 импульса, поступающего на вход накопител  1 и разрешающего запись очередной информации по адресу, соседнему с адресом предыдущего записанного числа. Дальнейша  работа устройства дл  управлени  накопителем происходит аналогично . С приходом каждого синхроимпульса записи по шине записи 8, сопровождающего входную информацию, поступающую на, накопитель 1, фаза счетчика записи 4 измен етс  на один щаг (отстает) по сравнению с фазой адресного счетчика считывани  2 и запись информации происходит по очередному соседнему адресу. При необходимости произвольного изменени  фазового состо ни  счетчика записи 4. и, значит, произвольного выбора адреса записи информации используютс  сигналы, поступающие по шинам редактировани  9 формировател  6. Под воздействием этих сигналов на формирователь 6 на первом или втором выходе формировател  по вл ютс  сигналы, измен ющие фазовое состо ние счетчика записи 4. При этом на третьем выходе формировател  6 сигнал разрешени  записи не по вл етс . Сигналы с первого выхода формировател  6 поступают на второй вход второго элемента И 10 и не разрешают прохождение одного или нескольких импульсов первого такта в счетчик записи 4. При этом фаза счетчика записи 4 измен етс  на один или несколько шагов по сравнению с фазой адресного счетчика считывани  2, аналогично изменению фазы, происход щему при записи информации (фаза счетчика записи 4 отстает на один или несколько шагов по сравнению с фазой адресного счетчика считывани  2). Сигналы со второго выхода формировател  6 представл ют собой импульсы второго такта и через элемент ИЛИ 11 поступают на второй вход счетчика записи 4. При этом фаза счетчика записи 4 измен етс  на один или несколько шагов по сравнению с фазой адресного счетчика считывани  2, причем в этом случае она опережает на один или несколько (в зависимости от числа добавочных импульсов второго такта) шагов фазу адресного счетчика считывани  2, Так как при прохождении сигналов по шинам реда тировани  9 формирователь б не вырабатывает сигнал разрешени  записи на третьем вйходе, на входе накопител  ,1 сигналь записи не по вл ютс  и ин-. формаци , записанна  в накопителе, не нарушаетс . . . Такоепостроение устройства позвол ет значительно сократить количество оборудовани , поскольку отпадает необходимость в
регистре адреса, схемах, совпадени  кодов, схемах выработки адреса записи и др. Особенно упрощаетс  устройство дл  управлени  накопителем в диспле х.
Дл  выработки маркерного сигнала к выходам разр дов снетчика записи 4 необходимо подключить элемент И (на чертеже не показан).
Моменты срабатывани  этого элемента И выбираютс  такими, чтобы они указывали место записи последующей информации. С помощью сигналов редактировани при визуальном контроле маркерного сигнала легко осуществл етс  редактирование записанной информации. Дл  этого просто осущест-, вл етс  пощаговый (добавление или вычитание одного тактового импульса в счетчик записи 4) или построчный (добавление или вычитание тактовых импульсов по количеству равных количеству знаков в одной строке ) сдвиг маркера.
Следует отметить, что счетчик записи 4 можно использовать также дл  выборочного или последовательного считывани  информации в дополнительный регистр пам ти из накопител  1. Дл  этого необходим дополнительный переключатель (на чертеже не показан), вход которого соединен с выходом первого элемента И 5, один выход - со входом накопител  1, а второй выход - с входом дополнительного регистра пам ти (на чертеже не показан ) . Сигнал считывани  поступает на вход формировател  6 и управл ющий вход переключател . При этом при поступлении сигнала считывани  измен етс  фаза счетчика записи 4 на шаг, а сигнал с выхода первого элемента И 5 поступает не на управл ющий записью вход накопител  1, а осуществл ет запись выходной информации с выходных шин накопител  1 в дополнительный регистр пам ти. Далее, эту информацию можно использовать, например, дл  передачи в линию или дл  распечатки данного знака печатающим устройством.

Claims (2)

1. Одуло В. Д. и др. Полупроводникова  буферна  пам ть системы отображени  алфавитно-цифровой информации. -«Вопросы радиоэлектроники, сер. ЭВТ, 1975, вып. 12.
2. Самойлов Л. К. Устройства задержки информации в дискретной технике. М., «.Сов. радио, 1973.
SU762393880A 1976-07-22 1976-07-22 Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации SU643973A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762393880A SU643973A1 (ru) 1976-07-22 1976-07-22 Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762393880A SU643973A1 (ru) 1976-07-22 1976-07-22 Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации

Publications (1)

Publication Number Publication Date
SU643973A1 true SU643973A1 (ru) 1979-01-25

Family

ID=20673243

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762393880A SU643973A1 (ru) 1976-07-22 1976-07-22 Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации

Country Status (1)

Country Link
SU (1) SU643973A1 (ru)

Similar Documents

Publication Publication Date Title
KR880000967A (ko) 듀얼 포오트 반도체 기억 장치
GB1568379A (en) Video store
JPS5931096B2 (ja) タイム・オブ・イベント・レコ−ダ
SU643973A1 (ru) Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации
US5012493A (en) Phase difference-adjusting circuit
US20040066701A1 (en) Method and apparatus for operating a semiconductor memory at double data transfer rate
KR970051298A (ko) 반도체 메모리 회로
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU1200343A1 (ru) Запоминающее устройство дл телеграфного аппарата
SU1462281A1 (ru) Генератор функций
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1501064A1 (ru) Устройство дл контрол последовательностей импульсов
SU1589288A1 (ru) Устройство дл выполнени логических операций
JPS61194909A (ja) デイジタル信号遅延用回路装置
SU696436A1 (ru) Устройство дл отсчета времени от одного начала интервалов времени
SU1080202A1 (ru) Устройство дл магнитной записи цифровой информации
SU1714612A1 (ru) Устройство дл обмена информацией
SU450233A1 (ru) Запоминающее устройство
SU1750036A1 (ru) Устройство задержки
SU1223290A1 (ru) Устройство дл поиска информации на магнитной ленте
SU1378038A1 (ru) Пространственно-временна цифрова коммутационна система
SU1597881A1 (ru) Устройство дл контрол дискретных сигналов
SU1136166A2 (ru) Устройство дл контрол цифровых систем
SU1238091A1 (ru) Устройство дл вывода информации
SU748303A1 (ru) Устройство функционального контрол интегральных схем с функцией пам ти