SU1200343A1 - Запоминающее устройство дл телеграфного аппарата - Google Patents

Запоминающее устройство дл телеграфного аппарата Download PDF

Info

Publication number
SU1200343A1
SU1200343A1 SU823466815A SU3466815A SU1200343A1 SU 1200343 A1 SU1200343 A1 SU 1200343A1 SU 823466815 A SU823466815 A SU 823466815A SU 3466815 A SU3466815 A SU 3466815A SU 1200343 A1 SU1200343 A1 SU 1200343A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
control
address counter
Prior art date
Application number
SU823466815A
Other languages
English (en)
Inventor
Юрий Александрович Трофимов
Галина Борисовна Мелешко
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU823466815A priority Critical patent/SU1200343A1/ru
Application granted granted Critical
Publication of SU1200343A1 publication Critical patent/SU1200343A1/ru

Links

Landscapes

  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО ДЛЯ ТЕЛЕГРАФНОГО АППАРАТА, содержащее блок пам ти, информационные входы которого  вл ютс  информационными входами устройства, а выходы соединены с информационными входами регистра числа , выходы которого  вл ютс  выходами устройства, первый адресный счетчик, выходы которого подключены к адресным входам блока пам ти и входам первого элемента И, а счетный вход первого адресного счетчика  вл етс  первым управл ющим входом устройства, формирователь одиночных импульсов, первый выход которого соединен с первым входом второго элемента И, второй вход которого соединен со счетным входом первого адресного счетчика, а выход соединен с первым входом элемента ИЛИ, второй вход которого соединен с первым выходом формировател  одиночных импульсов, а выход соединен со счетным входом счетчика данных, выходы которого соединены с входами третьего элемента И, выход которого соединен с управл ющим входом регистра числа и первым входом четвертого элемента И, второй вход которого соединен с вторым входом формировател  одиночных импульсов, а третий вход - с первым выходом блока управлени  и  вл етс  вторым управл ющим входом устройства , выход четвертого элемента И соединен с управл ющим входом блока пам ти, третий и четвертый входы формировател  одиночных импульсов  вл ютс  третьим и четвертым управл ющими входами устройства соответственно , а входы группы формировател  одиночных импульсов  вл ютс  редакционными входами устройства, вход установки первого адресного счетчика соединен с соответствующим входом блока управлени  и с соответствующим входом счетчика данных и  вл етс  установочным входом устройства , первый вход блока управлени   вл етс  п тым управл ющим входом устройства , управл ющий вход счетчика данных с  вл етс  щестым управл ющим входом устройству, отличающеес  тем, что, с целью (О упрощени  устройства, оно содержит второй адресный счетчик, переключатель и п тый элемент И, причем счетный вход второго адресного счетчика соединен с выходом переключател , информационные Е(ХОДЫ которого соединены с первым управл ющим входом устройства и счетным входом счетчика данных, а управл ющий вход переключател  соединен с вторым выходом блоЮ ка управлени , соответствующие входы п того элемента И соединены с выходами второго адресного счетчика и выходом третьего 00 4: элемента И, выход п того элемента И соединен с вторым входом блока управлени , а установочный вход второго адресного счетСО . чика соединен с установочным входом первого адресного счетчика.

Description

Изобретение относитс  к области вычислительной техники, а именно к запоминающим устройствам, и может быть использовано в телеграфной технике, системах передачи и отображени  ииформации.
Целью изобретени   вл етс  упрощение устройства.
На чертеже представлена блок-схема запоминающего устройства.
Запоминающее устройство дл  телеграфного аппарата содержит информационные входы 1, блок 2 пам ти, регистр 3 числа, выходы 4 устройства, первый адресный счетчик 5, первый элеменг И 6, выход которого соединен с входом 7 блока 8 управлени , формирователь 9 одиночных импульсов , третий 10 и чет-в ТЫЧ 11-управл ющие входы устройства, редакционные входы 12 устройства, выход 13 формировател  9 одиночных импульсов соединен с первым входом второго элемента И 14, второй вход которого  вл етс  первым управл ющим входом 15 устройства, элемент ИЛИ 16, один из входов которого соединен с выходом 17 блока 9, счетчик 18 данных, переключатель 19, второй адресный счетчик 20, третий элемент И 21, четвертый элемент И 22, управл ющий вход 23 регистра 3, выход 24 блона 9, выход 25 блока 8, управл ющий вход 26 блока 2, п тый элемент И 27, вход 28 блока 8, установочный вход 29 устройства, управл ющий вход 30 счетчика 18, выход 31 блока 8, второй управл ющий вход 32 устройства , выход 33 блока 8, выход 34 устройства.
Устройство работает следующим образом.
После сигнала начальной установки по входу 29 все счетчики устанавливаютс  в одинаковое фазовое состо ние и под воздействием тактовых импульсов по входу 15 они непрерывно и синхронно переключаютс . Так как все счетчики имеют одинаковые коэффициенты счета, то они наход тс  в одинаковом фазовом состо нии и элементы И 6, 21 и 27 срабатывают одновременно, что означает отсутствие информации в блоке 2.
При записи информации на входы 1 поступает информаци , а по входу 11 - синхроимпульс . Это приводит к срабатыванию формировател  9, на выходе 24 которого по вл етс  сигнал, позвол ющий прохождение сигнала с элемента И 21 через элемент И 22 на вход 26 блока 2. При этом запись производитс  по первому адресу в блок 2.
По окончании синхроимпульса формирователь 9 вырабатывает один сигнал вычитани  По выходу 13, который запрещает прохождение одного импульса из последовательности импульсов первого такта, поступающей по входу 15 через элемент И 14 на вход счетчика 18 и вход счетчика 20. При этом фаза счетчиков 18 и 20 отличаетс  на один шаг от фазы счетчика 5 адреса. При записи следующего знака на входы 1 поступает очередна  информаци , а по входу 11 - синхросигнал. На выходе
24формировател  9 вновь по вл етс  разрещающий потенциал, и сигнал с выхода элемента И 21 проходит через И 24 на вход 26 блока 2. Второй знак записываетс  по второму адресу. По окончании синхроимпульса вновь вырабатываетс  одиночный импульс на входе 13, который запрещает прохождение еще одного тактового импульса по входу 15 в счетчиках 18 и 20. При этом их фазовое состо ние отстает еще на один шаг от фазового состо ни  счетчика 5. Дальнейша  запись информации происходит аналогично.
Дл  вывода информации из блока 2 по входу 32 поступает сигнал «Вывод. При этом на выходе 25 блока 8 управлени  по вл етс  сигнал «Вывод, который поступает на выход 34 устройства и вход элемента И 22, запреща  прохождение сигналов записи в блок 2. На выходе начальной установки при выходе 31 по вл етс  импульс начальной установки, синхронизированный с сигналом элемента И 6, поступающим на вход 7 синхронизации блока 8.
При этом счетчик 18 устанавливает одинаковое фазовое состо ние с адресным счетчиком 5, и под воздействием импульса с элемента И 23 в регистр 3 заноситс  информаци , хран ща с  по первому адресу в блоке 2. На выходе 33 блока 8 по вл етс  сигнал, который переключает переключатель
19,соедин   тактовый вход счетчика 20 с входом 15. При этом счетчик 20 переходит в режим хранени  конечного адреса в виде разности фаз счетчиков 5 и 20. Сигнал считывани , поступающий на выход
25считывани , сигнализирует о наличии первого знака на выходных кодовых шинах. Дл  вывода следующего знака на вход 11 вновь поступает синхроимпульс и т.д.
Когда дуговое состо ние счетчика 18 сравн етс  с фазовым состо нием счетчика
20,срабатывает элемент И 27, который отключает блок 8. Блок 2 переходит в режим записи.
Таким образом, счетчик 20 позвол ет простыми средствами осуществить запись и вывод необходимого объема информации блока 2.

Claims (1)

  1. ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО ДЛЯ ТЕЛЕГРАФНОГО АППАРАТА, содержащее блок памяти, информационные входы которого являются информационными входами устройства, а выходы соединены с информационными входами регистра числа, выходы которого являются выходами устройства, первый адресный счетчик, выходы которого подключены к адресным входам блока памяти и входам первого элемента И, а счетный вход первого адресного счетчика является первым управляющим входом устройства, формирователь одиночных импульсов, первый выход которого соединен с первым входом второго элемента И, второй вход которого соединен со счетным входом первого адресного счетчика, а выход соединен с первым входом элемента ИЛИ, второй вход которого соединен с первым выходом формирователя одиночных импульсов, а выход соединен со счетным входом счетчика данных, выходы которого соединены с входами третьего элемента И, выход которого соединен с управляющим входом регистра числа и первым входом четвертого элемента И, второй вход которого соединен с вторым входом формирователя одиночных импульсов, а третий вход — с первым выходом блока управления и является вторым управляющим входом устройства, выход четвертого элемента И соединен с управляющим входом блока памяти, третий и четвертый входы формирователя одиночных импульсов являются третьим и четвертым управляющими входами устройства соответственно, а входы группы формирователя одиночных импульсов являются редакционными входами устройства, вход установки первого адресного счетчика соединен с соответствующим входом блока управления и с соответствующим входом счетчика данных и является установочным входом устройства, первый вход блока управления является пятым управляющим входом устройства, управляющий вход счетчика данных с является шестым управляющим входом устройству, отличающееся тем, что, с целью упрощения устройства, оно содержит второй адресный счетчик, переключатель и пятый элемент И, причем счетный вход второго адресного счетчика соединен с выходом переключателя, информационные входы ко- 'е торого соединены с первым управляющим входом устройства и счетным входом счетчика данных, а управляющий вход переключателя соединен с вторым выходом блока управления, соответствующие входы пятого элемента И соединены с выходами второго адресного счетчика и выходом третьего элемента И, выход пятого элемента И соединен с вторым входом блока управления, а установочный вход второго адресного счетчика соединен с установочным входом первого адресного счетчика.
    >
SU823466815A 1982-07-07 1982-07-07 Запоминающее устройство дл телеграфного аппарата SU1200343A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823466815A SU1200343A1 (ru) 1982-07-07 1982-07-07 Запоминающее устройство дл телеграфного аппарата

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823466815A SU1200343A1 (ru) 1982-07-07 1982-07-07 Запоминающее устройство дл телеграфного аппарата

Publications (1)

Publication Number Publication Date
SU1200343A1 true SU1200343A1 (ru) 1985-12-23

Family

ID=21021214

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823466815A SU1200343A1 (ru) 1982-07-07 1982-07-07 Запоминающее устройство дл телеграфного аппарата

Country Status (1)

Country Link
SU (1) SU1200343A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Вопросы радиоэлектроники, сер. ВТ, 1975, вып. 12, с. 34. Авторское свидетельство СССР № 643973, кл. G 11 С 17/00, 1975. *

Similar Documents

Publication Publication Date Title
US4608690A (en) Detecting improper operation of a digital data processing apparatus
SU1200343A1 (ru) Запоминающее устройство дл телеграфного аппарата
SU1377911A1 (ru) Запоминающее устройство дл телеграфного аппарата
SU1238091A1 (ru) Устройство дл вывода информации
SU643973A1 (ru) Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации
SU1661770A1 (ru) Генератор тестов
SU1589288A1 (ru) Устройство дл выполнени логических операций
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1310827A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1080202A1 (ru) Устройство дл магнитной записи цифровой информации
SU503274A1 (ru) Устройство дл воспроизведени телесигналов
SU1287139A1 (ru) Устройство дл ввода информации
SU900314A1 (ru) Полупосто нное запоминающее устройство
SU1742823A1 (ru) Устройство дл сопр жени процессора с пам тью
SU1287155A1 (ru) Микропрограммное устройство управлени
RU1795558C (ru) Устройство дл ввода-вывода данных
SU1474680A1 (ru) Устройство дл поиска и редактировани информации
SU1597881A1 (ru) Устройство дл контрол дискретных сигналов
SU1462281A1 (ru) Генератор функций
SU1727118A1 (ru) Устройство дл ввода информации
SU1136166A2 (ru) Устройство дл контрол цифровых систем
SU1536383A1 (ru) Устройство дл обслуживани запросов
SU809293A1 (ru) Устройство дл приема и передачииНфОРМАции
SU1388951A1 (ru) Буферное запоминающее устройство
SU1108438A1 (ru) Устройство дл определени экстремального числа