SU1439608A1 - Устройство дл сопр жени @ источников информации с ЦВМ - Google Patents

Устройство дл сопр жени @ источников информации с ЦВМ Download PDF

Info

Publication number
SU1439608A1
SU1439608A1 SU874234308A SU4234308A SU1439608A1 SU 1439608 A1 SU1439608 A1 SU 1439608A1 SU 874234308 A SU874234308 A SU 874234308A SU 4234308 A SU4234308 A SU 4234308A SU 1439608 A1 SU1439608 A1 SU 1439608A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
information
trigger
output
block
Prior art date
Application number
SU874234308A
Other languages
English (en)
Inventor
Владимир Юрьевич Сохранов
Александр Адамович Шишкевич
Original Assignee
Московский институт электронной техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский институт электронной техники filed Critical Московский институт электронной техники
Priority to SU874234308A priority Critical patent/SU1439608A1/ru
Application granted granted Critical
Publication of SU1439608A1 publication Critical patent/SU1439608A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может примен тьс  дл  приема информации в ЦВМ по нескольким инфopмaцк нны каналам. Целью изобретени   вл етс  повышение достоверности приема информации. Устройство содержит блок двухвходовой пам ти, дешифратор адреса, группу элементов ИЛИ, элекент ШШ, генератор импульсов опроса К блоков приема информации. 2 ил.

Description

4
Од СО О5 О 00
Изобретение относитс  к ;и,- -;ислг.-- телыюй технике и может м;- имеп тьс  fifin приема инфор с и. о ly-iqjpGXJз ю числительную 1. по нескопьктпи информационным каи;ии;м.,
Целью изобретени   в.гьче г.  повышение достоБврностн приема 1-п1фс;рмацпи
На фиг. 1 представлена структурна  схема ycTpotlcfEaj на фиг, 2 - BpeMeuнал диаграмма работы устройства.
Устройство содержит (фиг„1) блоки 1-3 прие.л.а ин;} ормацни,, информационные входы 4-6, KaiKju iH блок г/ри- ена информации содержит буферный ре- гистр 7, триггер 8 запроса, группу элементов И 9, триггер 10 разреи1ени , элементы И II и 12, триггер 13 запрета , элемент 14 задержки. Кроме того, устройство содержит генератор 15 им- пульсов опроса, г руттпу злементоз ИЛИ 16, блок i7 двухвходовой пам ти, дешифратор 18 адреса, длемонт ИЛИ 19, входы 20 и 21 и выход .п  подключени  к цифровой Бычислительной мапшне (ЦВМ).
На фиг. 2 обозначены выход 23 триггера 8 запросов, выход 24 триггера 10 разрешени , выход 25 злемеита И 11, 26 элемента И 12„ выход 27 триг гера 13 запрета, выход 28 элемента ИЛИ 19j выход 29 элемег та 11 12 K-i o блока приема информации.
На фиг. 2 также представлена лре- менна  диаграмма работы устройства дл  случа , когда нмеготс  4 блока приема сообщений, причем сооб;дени 
поступили в 1,2 и Ч блЮКН. в 3-м
блоке сообщени  нет.
Устройство работает следующим об-
разом.
При поступлении сообш, на какой либо ВХОД; например вход. ; DJi.jKa 1 (фиг.1), оно записываетс  в буфе тпый регистр 7, одновременно происходит установка триггера 8 запроса (фиг,2). Сигнал Запрос с едини-гмого  ьк.ода триггера 8 запроса поступает на информационный вход тр.нггера 10 разрешени . Цикл опроса канаУгоБ начинаетс 
с импульса сбросг;,, который 1оступает
на пулевой вход григгера 13 запрета всех блоков, далее с npnxojiciM .:еред- него фронта (переход из низкого уров- -. н  в.вьгсокий) импульса оггроса с еиератора 15 HMiiynbcnr :;а силхровход триггер; ТО р.,ачещенил последний устанапписае т с  в ЙДИПРГ-ЧЮС состо ние - (фиг. 2). с од11мич
Q
5 0 5
0
.„.
f j
р
5
лого 1-;ькода риггера 10 разрешени  разрешает работу элементу И i1, сиг- na.fi с мулеаого выхода триггера 10 разрешени  сбрасьгоает триггер 8 запроса (фиг,2) и запрещает работу элемента И 12,, По сигналу с выхода элемента И 11 сообщение из буферного регистра 7 передаетс  через группу элементов И 9 на вход т руппы элементов ШТИ 16, с выхода которых - на информационный вход блока 17 двухвходо- вой пам ти, Одновреь енно TaKjKe по сигналу с выхода элемента К 11 дешифратора 18 адреса Г1Ор {ирует адрес, который поступает -ui .-щресный вход блока 17 двухвходовой пам ти, а элемент ШИ 19 формирует на своет; сигнал записи (фиг,2)5 при этом информаци  из первого блока приема информации записываетс  в блок 17 двухвходо- Еой пам ти. С приходом с:тедую1цего импульса опроса с i eHcpfxTopa 15 импульсов опроса триггеру 10 раз;;: ешеш1к устанавпиваетс  з нулевое состо ние с еди.пнчногс ныходы., запреща  работу элемента И 11; ас нулевого выхода разреша  работу элемента И 12, слгна. с выхода элемеь та И 12 поступает на след- лсш.ий блок в качестве иьигульса опроса и устанавливает триггер 13 запрета в единичное состо ние. Сиг- кал с единичного выхода триггера 13 запрета поступает па нулезой вход триггера 10 разрешени , в результате чего т эиггер 10 аазреи ени  фикСиру- етс  в состо нии разрешен г  передачи имлульсоЕ опроса ч ергз элемент F 12 на следующий блох 2 приема информации . Триггер 13 запрета сбрасглза- етс  в KoiiiTe ци сла опроса блоков сигналом с элемента И 12 последнего . блока 3 приема информадии
Если при приходе очередного импульса опроса триггер 8 запроса в блоке не установлен (фиг„2s блок 3), то триггер 10 разрешени  ;е измен ет скоего состо ни  и импульсы опроса поступают через элемент Н 12 на опрос следующего блока ,При достшкении импульсов опроса последнего блока приема информации на выходе его элемента И 12 формиру- f-TCfi сигнал окончани  цикла опроса, который сбрасывает трип-еры запретгг  о всех блоках, п начинаетс  новый ;,икл дпроса каналов.
Работа остальнызс блоков нрчема информации проис ;:одит анй.логичнс
блоку 1, причем импульсы опроса поступают на блок с выхода элемента И 12 предыдущего блока приема ин- формад и.
Элемент 14 задержки задерживает импульс опроса на врем  срабатывани  триггера 10 разрешени  преп тству  таким образом формированию на выходах элементов И 11 и 12 импульсов помехи.
Частота следовани  импульсов опрса с генератора 15 должна быть такой , чтобы в период следовани  сообщений на входах 4-6 укладывалось количество импульсов опроса большее чем число блоков 1-3. При выполнени этого услови  все входные сообщени  поступившие на входы 4-6 и записанные в буферHfjie регистры 7, будут бе потерь перезаписаны в блок 17 двух- входовой пам ти.
Содержимое блока 17 двухвходовой пам ти поступает в ЦВМ по командам, которые генерируютс  в ЦВМ. Дл  этого на адресный вход, 21 и вход 20 счтывани  блока 17 двухвходовой пам - .ти подаютс  от ЦВМ адрес необходимого сообщени  и сигнал считывани  соответственно. При этом на. информационном выходе 22 блока 17 двухвходовой пам ти по вл етс  необходимое сообщение, которое далее поступает в ЦВМ.

Claims (1)

  1. Формула изобретени 
    Устройство дл  сопр жени  К источников информации с ЦВМ, содержащее блок двухвходовой , дешифратор адреса, генератор импульсов опроса, группу элементов ИЛИ, .элемент ИЛИ, К блоков приема информации, причем каждьм блок приема информации содержит буферный регистр, триггер запроса , группу элементов И, первый элемент И, при этом группа информационных выходов, вход считывагшл и первьй адресный вход блока двухвходовой пам ти образуют группу вь/ходоз и входы устройства дл  подключени  соответственно к группе информационных вхо дов, выходу считывани  и адресному выходу ЦВМ, информационный вход буфер22 ема информации, с входом элемента з держки и синхровходом триггера разрешени  (j-H)ro &1ока приема инфор мации, выход второго элемента И К-г блока приема информации соединен с синхровходом триггера запрета К-го блока приема информации и с нулевым входом триггера запрета i-ro блока приема информации, при этом в каждо блоке приема информации единичный выход триггера запрета соединен с н левым входом триггера разре111е1 н , н левой выход которого соединен с пер вым входом второго элемент И и с н левым входом триггера запроса, единичный вькод которого соединен с ин фop 5aпиoнным входом триггера разрешени , еди}П1чньш выход которого соединен с первым входом первого элемента И, второй вход которого соеного регистра i-ro блока приема VIHформации () соеди :ен с единич- gg динен со вторым входом второго эле- ным входом триггера запроса i-ro блока приема информации и  вл етс  вхомента И и с выходом элемента задержки .
    0
    0
    дом устройства дл  подключени  к информационному выходу i-ro источника информации, причем группа информагщ- онных входов, второй адресный вход и вход записи блока двухвходовой пам ти соединены соответственно с выходами элементов ИЛИ группы, с выходом дешифратора адреса и с выходом элемента ИЛИ, при этом i-  группа входов элемента ИЛИ группы соединена с выходами элементов И i-ro блока приема информации, первые входы которых соединены с выходом первого элемента И
    5 iro блока приема информации, с 1-м входом элеме нта IlfTIi и с i-м информационным входом дешифратора адреса, при этом в каж,цом блоке приема инфор- .мации группа выходов буферного регистра соединена с вторыми входами элементов И группы, о т л и ч а ю щ е- е с   тем, что, с целью повьш ени  достоверности при.ема информации в каждый блок приема информации введены
    5 триггер запрета, триггер разрешени , второй элемент И, элемент задержки, причем тактоБьш выход генератора импульсов опроса соединен с входом элемента задержки и с синхровходом
    0 триггера разрешени  первого блока - приема информации, выход второго элемента И j-ro блока приема информации (, К-1) соединен с синхровходом триггера запрета j-го блока при2 ема информации, с входом элемента задержки и синхровходом триггера разрешени  (j-H)ro &1ока приема информации , выход второго элемента И К-го блока приема информации соединен с синхровходом триггера запрета К-го блока приема информации и с нулевым входом триггера запрета i-ro блока приема информации, при этом в каждом блоке приема информации единичный выход триггера запрета соединен с нулевым входом триггера разре111е1 н , нулевой выход которого соединен с первым входом второго элемент И и с нулевым входом триггера запроса, единичный вькод которого соединен с ин- фop 5aпиoнным входом триггера разрешени , еди}П1чньш выход которого соединен с первым входом первого элемента И, второй вход которого сое0
    5
    0
    динен со вторым входом второго эле-
    мента И и с выходом элемента задержки .
    |rL,.LJ
    TU
    20
SU874234308A 1987-04-22 1987-04-22 Устройство дл сопр жени @ источников информации с ЦВМ SU1439608A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874234308A SU1439608A1 (ru) 1987-04-22 1987-04-22 Устройство дл сопр жени @ источников информации с ЦВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874234308A SU1439608A1 (ru) 1987-04-22 1987-04-22 Устройство дл сопр жени @ источников информации с ЦВМ

Publications (1)

Publication Number Publication Date
SU1439608A1 true SU1439608A1 (ru) 1988-11-23

Family

ID=21300038

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874234308A SU1439608A1 (ru) 1987-04-22 1987-04-22 Устройство дл сопр жени @ источников информации с ЦВМ

Country Status (1)

Country Link
SU (1) SU1439608A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР ( 941979, кл. G 06 F 13/00, 1982. Авторское свидетельство СССР № 1234842, кл. G 06 F 13/00, 1986. *

Similar Documents

Publication Publication Date Title
SU1439608A1 (ru) Устройство дл сопр жени @ источников информации с ЦВМ
SU1656567A1 (ru) Устройство дл распознавани образов
SU640284A1 (ru) Устройство дл приема командной информации
SU1647605A1 (ru) Устройство дл идентификации объектов
SU1425632A1 (ru) Устройство дл задержки цифровой информации с уплотнением
SU1411744A1 (ru) Приоритетное устройство
SU1037238A1 (ru) Устройство дл ввода информации
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU1238091A1 (ru) Устройство дл вывода информации
SU1210230A1 (ru) Датчик телеграфного кода
RU1833874C (ru) Устройство приоритета
SU1501039A1 (ru) Устройство дл сортировки информации
SU1113792A1 (ru) Устройство дл сопр жени электронной вычислительной машины с алфавитно-цифровыми диспле ми
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1084794A1 (ru) Устройство дл обслуживани запросов в пор дке поступлени
SU1168955A1 (ru) Устройство дл сбора данных о работе операционной системы
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
SU1437870A2 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1109732A1 (ru) Устройство дл ввода информации
SU1689948A1 (ru) Генератор случайных чисел
RU1809441C (ru) Многоканальное устройство приоритета
SU1464158A1 (ru) Устройство динамического приоритета
SU1727118A1 (ru) Устройство дл ввода информации
SU1714612A1 (ru) Устройство дл обмена информацией
SU1269144A1 (ru) Устройство дл ввода информации