SU586400A1 - Устройство дискретного управлени фазой генератора - Google Patents
Устройство дискретного управлени фазой генератораInfo
- Publication number
- SU586400A1 SU586400A1 SU742054379A SU2054379A SU586400A1 SU 586400 A1 SU586400 A1 SU 586400A1 SU 742054379 A SU742054379 A SU 742054379A SU 2054379 A SU2054379 A SU 2054379A SU 586400 A1 SU586400 A1 SU 586400A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- trigger
- input
- inputs
- control element
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к области импульсной техники и может быть использовано в системах фазовой дискретной автоподстройки частоты.
Известно устройство дискретного управлени фазой, содержащее задающий генератор, соединенный с управл ющим элементом, выход которого подключен ко входу делител частоты, и реверсивный счетчик 1. Недостатком известного устройства вл етс его значительна частотна остаточна нестабильность , привод ща , например, к уменьшению длительности допустимого перерыва без нарушени синхронизма и завис ща от величины щага дискретизации.
С целью повышени точности управлени генератором и расширени динамического диапазона в устройство введен управл емый умножитель частоты, причем вход указанного умножител подключен к выходу делител частоты , а выход - ко вторым входам управл ющего элемента; разр дные -входы управл емого умножител частоты соединены с выходом узла выделени знака.
Блок-схема устройства изображена на чертеже .
Устройство содержит задающий генератор 1, управл ющий элемент 2, содержащий элементы И 3-6, элемент ИЛИ 7, триггеры 8, 9; делитель частоты 10, управл емый умножитель частоты 11, содержащий счетчик импульсов 12, узел элементов И 13, реверсивный счетчик 14, элемент ИЛИ 15; узел выделени знака 16, содержащий элементы PI 17-22, элементы ИЛИ 23, 24, элементы задержки 25, 26, триггер знака 27, дещифратор нул 28, входные зажимы 29, 30.
С выхода генератора 1 на вход управл ющего элемента 2 поступает последовательность имиульсов, котора в отсутствие сигнала о необходимости вычитани или добавлени импульсов без изменений подаетс на делитель частоты 10, сигнал с выхода последнего поступает на выход устройства. Со второго выхода генератора 1 на второй вход элемента 2 поступает последовательность импульсов с той же частотой, что и перва , но сдвинута во времени на иолпсриода. Эта последовательность используетс в случае необходимости добавлени импульсов в основную частоту задающего генератора.
Количество ИМпульсов, поступающих на вход управл ющего элемента 2 с выхода элемента 15, будет определ тьс состо нием реверсивного счетчика 14, а именно будет равно числу, код которого в нем записан.
Импульсы с выхода элемента ИЛИ 15 поступают на вход управл ющего элемента 2. Каждый из поступивших с элемента ИЛИ 15 импульсов приводит к тому, что из последовательности импульсов на выходе элемента 3 исключаетс один из импульсов или же, напротив , добавл етс один импульс в зависимости от того, в каком состо нии находитс триггер знака 27,
Максимальное число импульсов на выходе элемента ИЛИ 15 определ етс емкостью счетчика 14 и соответственно счетчика импульсов 12 и будет составл ть , где N - число разр дов реверсивного счетчика 14.
Логические элементы 17-24, в том числе триггер знака 27 и элементы задержки 25, 26 и дешифратор 28, исключают работу реверсивного счетчика 14 в области отрицательных чисел, отсчет ведетс в пр мом коде с учетом состо ни триггера 27. Дл этого в моменты переключени триггера 27 входы «Сложение и «Вычитание счетчика 14 мен ютс местами при помощи элементов И 19-22 и элементов ИЛИ 23, 24. Переключение триггера знака 27 осуществл етс в момент перехода счетчиком 14 через нуль самими входными сигналами.
В начальный момент, когда счетчик 14 находитс в нулевом состо нии сигнал с дешифратора нул 28 разрешает прохождение входных сигналов через элементы И 17 и 18 на входы триггера знака 27. Иервый приход щий импульс заставл ет сработать триггер 27, причем если этот импульс пришел с входного зажима 29, триггер 27 установитс в «единичное состо ние, если с зажима 30 - в «нулевое. Этот же первый импульс и следующие за ним через элемент задержки 25, необходимый дл задержки импульсов на врем переключени триггера знака 27, и элементы 19-24 поступают на один из входов реверсивного счетчика 14, в зависимости от состо ни триггера 27. Триггер 27, кроме того, определ ет режим управл ющего элемента 2 - вычитание или добавление.
Так, если триггер 27 находитс в «единичном состо нии, разрешающий потенциал подаетс на элемент 3 и импульс, поступающий на его второй вход с выхода элемента 15 устанавливает триггер 8 в «нулевое состо ние , в результате чего блокируетс элемент И 5. В исходное «единичное состо ние триггер 8 вернетс только с приходом следующего импульса , в результате, на выходе управл ющего элемента 2 на один импульс будет меньше. В случае, когда триггер знака 27 будет находитьс в «нулевом состо нии, разрешающий потенциал поступит на элемент И 4, и импульс с выхода элемента ИЛИ 15 установит
триггер 9 в единичное состо ние, тем самым разрешаетс передача одного дополнительного импульса вспомогательной частоты через элемент И 6 и элемент ИЛИ 7 на выход управл ющего элемента 2.
Предлагаемое устройство имеет больший динамический по сравнению с известным диапазон , откуда, как следствие, вытекает уменьшение остаточной нестабильности частоты за счет уменьшени шага дискретизации во всем
диапазоне подстройки генератора. Это же качество позвол ет использовать предлагаемое устройство в качестве управл емого синтезатора частоты, например, дл сн ти характеристик электромеханических фильтров.
Claims (1)
- Формула изобретениУстройство дискретного управлени фазой генератора, содержащее задающий генератор, соединенный с управл ющим элементом, одиниз входов которого св зан с узлом выделени знака, а выход - с входом делител частоты, отличающеес тем, что, с целью повышени точности управлени генератором и расширени динамического диапазона, в него введен управл емый умножитель частоты, причем вход указанного умножител подключен к выходу делител частоты, а выход - ко вторым входам управл ющего элемента, а разр дные входы управл емого умножител частоты соединены с выходом узла выделени знака.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742054379A SU586400A1 (ru) | 1974-08-16 | 1974-08-16 | Устройство дискретного управлени фазой генератора |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742054379A SU586400A1 (ru) | 1974-08-16 | 1974-08-16 | Устройство дискретного управлени фазой генератора |
Publications (1)
Publication Number | Publication Date |
---|---|
SU586400A1 true SU586400A1 (ru) | 1977-12-30 |
Family
ID=20594334
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU742054379A SU586400A1 (ru) | 1974-08-16 | 1974-08-16 | Устройство дискретного управлени фазой генератора |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU586400A1 (ru) |
-
1974
- 1974-08-16 SU SU742054379A patent/SU586400A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU586400A1 (ru) | Устройство дискретного управлени фазой генератора | |
US3996523A (en) | Data word start detector | |
SU788409A1 (ru) | Устройство фазировани | |
SU508921A1 (ru) | Устройство дл получени разностнойчастоты двух импульсных последователь-ностей | |
SU1145473A1 (ru) | Частотный модул тор | |
SU809059A1 (ru) | Цифрова след ща система | |
SU642817A1 (ru) | Устройство дл контрол чередовани фаз трехфазной сети | |
SU957412A1 (ru) | Умножитель частоты следовани импульсов | |
SU1492484A1 (ru) | Устройство дл демодул ции фазоманипулированного сигнала | |
SU463978A1 (ru) | Многоканальный дискретный коррел тор | |
SU843271A1 (ru) | Устройство тактовой синхронизации | |
SU440781A1 (ru) | Импульсно-фазовый дискриминатор | |
SU1372591A1 (ru) | Устройство регулируемой задержки импульсного сигнала | |
SU777824A1 (ru) | Перестраиваемый делитель частоты следовани импульсов | |
SU1099408A1 (ru) | Устройство дл формировани частотно-манипулированных сигналов | |
SU1173554A2 (ru) | Управл емый делитель частоты | |
SU411388A1 (ru) | ||
SU1211878A1 (ru) | Управл емый делитель частоты следовани импульсов | |
SU391750A1 (ru) | Устройство дискретной фазовой синхронизации | |
SU803113A1 (ru) | Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи | |
SU611309A1 (ru) | Устройство дл тактовой синхронизации | |
SU953736A2 (ru) | Делитель частоты с любым целочисленным коэффициентом делени | |
SU642863A2 (ru) | Устройство дл поэлементного фазировани приемников дискретной информации | |
SU993460A1 (ru) | Пересчетное устройство | |
SU447823A1 (ru) | Умножитель частоты импульсного сигнала |