SU463978A1 - Многоканальный дискретный коррел тор - Google Patents

Многоканальный дискретный коррел тор

Info

Publication number
SU463978A1
SU463978A1 SU1747756A SU1747756A SU463978A1 SU 463978 A1 SU463978 A1 SU 463978A1 SU 1747756 A SU1747756 A SU 1747756A SU 1747756 A SU1747756 A SU 1747756A SU 463978 A1 SU463978 A1 SU 463978A1
Authority
SU
USSR - Soviet Union
Prior art keywords
channel
channels
output
inputs
circuit
Prior art date
Application number
SU1747756A
Other languages
English (en)
Inventor
Игорь Борисович Борисов
Михаил Аркадьевич Раков
Виктор Михайлович Тузов
Борис Михайлович Тузов
Original Assignee
Физико-Механический Институт Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-Механический Институт Ан Усср filed Critical Физико-Механический Институт Ан Усср
Priority to SU1747756A priority Critical patent/SU463978A1/ru
Application granted granted Critical
Publication of SU463978A1 publication Critical patent/SU463978A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) МНОГОКАНАЛЬНЫЙ ДИСКРЕТНЫЙ КОРРЕЛЯТОР
1 Предлагаемое изобретение относитс  к области вычислительной техники и может быть применено в устройствах цифровой обработки сигналов. Известен многоканальный дискретный коррел тор , содержащий дискретизатор, генератор имлульсов, р д каналов, включающих линию задержки, дискретные схемы умножени  и счетчики импульсов, и устройство, коммутирующее выходы каналов. Однако известный многоканальный дискретный коррел тор имеет относительно узкую полосу частот А/ анализируемого сигпала . С целью расщирени  полосы анализируемого сигнала предлагаемый многоканальный дискретный коррел тор содержит блок стробировани , первый и второй входы которого подключены соответственно к выходам генератора импульсов и дискретизатора, первый и .второй выходы блока стробировани  соединены соответственно со вторыми входами элементов задержки и вторыми входами схем умножени  соответствующего канала, а третьи входы первых схем умножени  ( -1) каналов подключены к соответствующему этому каналу третьему выходу блока стробировани . На чертеже приведена блок-схема предлагаемого многоканального дискретного коррел тора . К выходу дискретизатора 1,  вл ющегос  входным каскадом, параллельно подключены первый триггер 2 цифровой линии 3 задержки и схемы 4-6 совпадени . С каждым триггером цифровой линии 3 задержки соединен вход последующего триггера той же цифровой линии задержки и вход соответствующей схемы 7, 8 совпадени . Выход генератора 9 импульсов подключен к импульсному входу дискретизатора 1, к делителю 10 частоты повторени  импульсов и к триггерам 2-11 и 12-13 цифровых линий 3 и 14 задержки. Триггеры 15-17 цифровой линии 18 задержки первой группы каналов, схемы 19-21 умножени  блока 22 умножени  первой группы каналов, схема 4 совпадени  и первый триггер 12 цифровой линии 14 задержки подключены к выходу делител  10. Аналогично , к выходу первого триггера 12 и последующих триггеров цифровой линии 14 задержки подключаютс  все триггеры цифровой линии 23 задержки второй и соответственно последующих групп каналов, схемы 24 умножени  второй и соответственно последующих групп каналов, схемы 5, 7 совпадени  второй и соответственно последующих групп каналов, а также вход последующего триггера цифровой линии 14 задержки .
Выход схемы 4 совпадени  подключаетс  к первому триггеру 15 цифровой линии 18 задержки и ко всем схемам 19-21 блока 22 умножени  Первой группы каналов. Дл  второй и последующей групп каналов выход схемы 7 совпадени  и соответственно последующих схем совпадени , включа  схему 8 совпадени  дл  последней группы 25 каналов, подключен к первому триггеру цифровой линии 23 задержки второй и соответственно последующих групп каналов, а также к схеме умножени  первого канала второй и соответственно последующих групп каналов. Выходы схемы 5 совпадени  второй группы и последующих схем совпадени , включа  схему 6 совпадени  последней группы 25 .каналов, подключены к входам всех схем умножени  соответствующей группы каналов. Делитель 10 частоты, цифровые линии 3 и 14 задержки и схемы 4-8 совпадени  образуют блок 26 стробировани .
Внутри каждой группы каналов выход каждого триггера 15-17 цифровой линии 18 задержки подключаетс  к схеме 19-21 умножени  соответствующего канала. Выходы блоков 22, 24 умножени  подключаютс  к соответствующим блокам 27 и 28 счетчиков 29-31 импульсов, выходы которых коммутируютс  коммутатором 32.
Работа предлагаемого многоканального дискретного коррел тора происходит следующим образом.
Сигнал, поступающий, на вход коррел тора, управл ет работой дискретизатора 1. При положительном значении входного сигнала на выход дискретизатора проход т тактовые импульсы .геператора 9, а при отрицательном значении тактовые импульсы не проход т. На выходе делител  10 частоты формируютс  импульсы , частота следовани  которых в п раз меньше частоты следовани  тактовых импульсов . С выхода дискретизатора 1 сигнал, цоступающий на схему 4 совпадени , стробируетс  импульсами с выхода делител  10, так что на входе первой группы каналов, содержащей линию 18 задержки, блок 22 схем умножени  и блок 27 счетчиков, частота импульсной последовательности в п раз меньше, чем частота импульсного сигнала на выходе дпскретизатора 1. Сигнал, идущий с выхода схемы 4 совпадени , далее обрабатываетс  обычным образом, т. е. дл  построени  коррел ционной функции он задерживаетс , перемножаетс  со своей задержанной копией и поступает на входы счетчиков 29-31.
Импульсы генератора 9 тактируют две цифровые линии 3 и 14 задержки, так что задержка каждого триггера 2... 11 и 12... ,13 равна периоду Дт следовани  тактовых импульсов . Сигнал с выхода дискретизатора 1, задержанный на врем  Ат, триггером 2 стробируетс  В схеме 7 совпадени  импульсами делител  частоты, задержанным на то же врем 
Ат триггером 12. Полученна  последовательность импульсов поступает на схему умножени  первого канала, вход щую в состав блока 24 умножени  втopoй группы каналов и на цифровую линию 23 задержки второй группы каналов. Кроме того, импульсы дискретизатора 1 без задержки поступают на схему 5 совпадени , где стробируютс  той же последовательностью задержанных импульсов делител , частоты, а с выхода схемы 5 совпадени  поступают на схемы умножени  блока 24 второй группы каналов.
Так как стробирование в обеих схемах 5 и 7 совпадени  осуществл етс  одной и той же
последовательностью задержанных импульсов делител  частоты, котора , кроме того, тактирует цифровую линию 23 задержки второй группы каналов, то импульсы, поступающие на три входа схем умножени  блока 24  вл ютс  синхронизированными.
Таким образом, первый канал второй группы каналов определ ет значение коррел ционной функции /С(Ат), второй канал - /((пАт+Ат), третий канал-/С(2/гАт+Ат) и
так далее. Аналогично работают остальные группы каналов, включа  последнюю группу каналов 25, с той разницей, что на схемы совпадени  /-ой группы каналов сигнал с выхода дискретизатора 1 поступает задержанным на {;-1) Ат и стробируетс  импульсами делител  10 частоты, также задержанными на {/-1)Ат. Соответственно первый канал /-ОЙ группы каналов определ ет значение коррел ционной функции К. а-1) Ат, второй
канал /-ОЙ группы каналов - /((л.Ат+(/- -1) Ат), третий канал-/((2/гАт+(/-1)Ат) и так далее.
Так каК рассматриваемый коррел тор содержит п групп каналов, кажда  из которых
Л включает каналов, то в результате
определ ютс  все Л точек коррел ционной функции.
Тактирование каждой группы каналов импульсами с частотой в п раз мепьшей частоты генератора импульсов позвол ет в п раз увеличить полосу частот анализируемого сигнала .
Предмет изобретени 
Многоканальный дискретный коррел тор, каждый из п каналов которого содержит т
последовательно соединенных элементов задержки , вторые входы которых подключены к первым входам соответствующих схем умножени , вторые входы которых соединены со входом первого элемента задержки, третьи
входы первой схемы умножени  первого канала и (т-1) схем умножени  остальных (п-1) каналовПодключены к выходам соответствующих элементов задержки, выходы схем умножени  св заны со входами соответствующих счетчиков импульсов, выходы
которых подключены ко входам выходного коммутатора, а также генератор импульсов, выход которого соединен со входом дискретизатора , отличающийс  тем, что, с целью расширени  полосы частот анализируемого сигнала, он содержит блок стробировани , первый и второй входы которого подключены соответственно к выходам генератора импульсов и дискретизатора, первый и второй выходы блока стробировани  соединены соответственно со вторыми входами элементов задержки и вторыми входами схем умножени  соответствующего канала, а третьи входы первых схем умножени  (п-1) каналов подключены к соответствующему этому каналу третьему выходу блока стробировани .
SU1747756A 1972-02-15 1972-02-15 Многоканальный дискретный коррел тор SU463978A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1747756A SU463978A1 (ru) 1972-02-15 1972-02-15 Многоканальный дискретный коррел тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1747756A SU463978A1 (ru) 1972-02-15 1972-02-15 Многоканальный дискретный коррел тор

Publications (1)

Publication Number Publication Date
SU463978A1 true SU463978A1 (ru) 1975-03-15

Family

ID=20503140

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1747756A SU463978A1 (ru) 1972-02-15 1972-02-15 Многоканальный дискретный коррел тор

Country Status (1)

Country Link
SU (1) SU463978A1 (ru)

Similar Documents

Publication Publication Date Title
SU463978A1 (ru) Многоканальный дискретный коррел тор
SU1190501A1 (ru) Устройство дл синхронизации импульсов
US3060328A (en) Commutator utilizing only flip-flops and coincidence circuits
SU412615A1 (ru)
SU970706A1 (ru) Счетное устройство
SU506888A1 (ru) Преобразователь скорости перемещени в код
SU1443147A1 (ru) Фазовый синхронизатор
SU527826A1 (ru) Делитель с переменным коэффициентом делени
SU453722A1 (ru) УСТРОЙСТВО ДЛЯ ПОДСЧЕТА ИМПУЛЬСОВФ|R П т г:L—•' I \ 3 ;-^Ш €;-5Л--^г«!s3^4 C-^-.'^.J-
SU474926A1 (ru) Устройство разделени импульсных последовательностей
SU839068A1 (ru) Делитель частоты следовани импуль-COB C КОэффициЕНТАМи дЕлЕНи
SU1051727A1 (ru) Устройство дл контрол работоспособности счетчика
SU781801A1 (ru) Формирователь импульсов,сдвинутых во времени
US3155820A (en) Binary divider with radix conversion feedback switching
SU586400A1 (ru) Устройство дискретного управлени фазой генератора
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU849518A1 (ru) Двухступенчатый параллельно- пОСлЕдОВАТЕльНый РЕгЕНЕРАТОР
SU945970A1 (ru) Многоканальное устройство задержки импульсных сигналов
SU1045233A1 (ru) Цифровой коррел тор
SU466500A1 (ru) Генератор случайных чисел
SU744951A1 (ru) Пересчетное устройство
SU530463A1 (ru) Преобразователь частоты с переменным коэффициентом преобразовани
SU1107306A1 (ru) Устройство синхронизации по групповому сигналу в многоканальных системах св зи
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU598238A1 (ru) Устройство коммутации