SU803113A1 - Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи - Google Patents

Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи Download PDF

Info

Publication number
SU803113A1
SU803113A1 SU792710888A SU2710888A SU803113A1 SU 803113 A1 SU803113 A1 SU 803113A1 SU 792710888 A SU792710888 A SU 792710888A SU 2710888 A SU2710888 A SU 2710888A SU 803113 A1 SU803113 A1 SU 803113A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
block
phase
trigger
state
Prior art date
Application number
SU792710888A
Other languages
English (en)
Inventor
Виталий Васильевич Кузнецов
Юрий Сергеевич Павлов
Original Assignee
Предприятие П/Я Р-6208
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6208 filed Critical Предприятие П/Я Р-6208
Priority to SU792710888A priority Critical patent/SU803113A1/ru
Application granted granted Critical
Publication of SU803113A1 publication Critical patent/SU803113A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

(54) СПОСОБ СИНХРОНИЗАЦИИ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ
t
Изобретение относитс  к технике св зи и может использоватьс  дл  дискретной автоподстройки фазы тактовых импульсов местного генератора под фазу значащих моментов принимаемого сигнала.
Известен способ синхронизации, заключающийс  в формировании основной опорной последовательности импульсов, формировании m опорных последовательностей, сдвинутых одна относительно другой на величину -к формировании тактовых импульсов путем делени  частоты одной из опорных последовательностей, определении направлени  и величины отклонени  фазы тактовых импульсов от фазы значащих моментов принимаемого сигнала и коррекции фазы тактовых импульсов 1.
Известно также устройство дл  осуществлени  способа, содержащее последовательно соединенные блок выделени  значащих моментов и фазовый дискриминатор и последовательно соединенные задающий генератор и формирователь опорных последовательностей , а также делитель частоты, выход которого подключен к другому входу фазового дискриминатора и блок исключени , выход /которого подключен к входу делител  частоты, причем выход задающего генератора подключен к другому входу блока выделени  значащих моментов и третьему входу фазового дискриминатора 2.
Однако, такой способ и устройство дл  его осуществлени  имеют невысокую точность синхронизации.
Цель изобретени  - повыщение точности синхронизации.
Дл  этого в способе синхронизации, заключающемс  в формировании основной опорной последовательности импульсов, формировании m опорных последовательностей, сдвинутых одна относительно другой на величину п формировании тактовых импульсов путем делени  частоты одной из опорных последовательностей, определении направлени  и величины отклонени  фазы тактовых импульсов от фазы значащих моментов принимаемого сигнала и коррекции фазы тактовых импульсов перед коррекцией фазы тактовых импульсов, определ ют момент времени начала и окончани  процесса выбора последовательностей, участвующих в коррекции и выбирают число последовательностей и сдвиг по фазе между ними и запоминают последнюю последовательность
из выбранных, а в устройство дл  осуществлени  способа, содержащее последовательно соединенные блок выделени  значащих моментов и фазовый дискриминатор и последовательно соединенные задающий генератор и формирователь опорных последовательностей , а также делитель частоты, выход которого :одключен к другому входу фазового дискриминатора и блок исключени , выход которого подключен к входу делител  частоты, причем выход задающего генератора подключен к другому входу блока выделени  значащих моментов и третьему входу фазового дискриминатора, введены блок выбора опорной последовательности, формирователь сигнала переключени  и элемент И-НЕ, причем разр дные выходы формировател  опорных последовательностей через блок выбора опорной последовательности подключен к другому входу делител  частоты, входу формировател  сигнала переключени  и к, входу блока управлени , выходы которого подключены к другим входам блока выбора опорной последовательности , а выходы фазового дискриминатора  одключены к другим входам формировател  сигнала переключени , выходы которого подключены соответственно к входам блока исключени  и входам элемента И-НЕ, другой вход которого соединен с выходом блока исключени , а выход элемента И-НЕ подключен к другому входу блока управлени .
На чертеже дана структурна  электрическа  схема устройства.
Устройство содержит блок 1 выделени  значащих моментов, фазовый дискриминатор 2, задающий генератор 3, формирователь 4 опорных последовательностей, делитель 5 частоты, блок 6 выбора опорной -последовательности , формирователь 7 сигнала переключени , блок 8 исключени , элемент И- НЕ 9 и блок 10 управлени .
Работает устройство следующим образом .
отсутствии входного сигнала на выходе блока 1 потенциал равен 0.
Сигналы с выходов фазового дискриминатора 2 поступают соответственно на R-вход первого триггера 11 формировател  7 при отставании фазы тактовых импульсов Т от фазы значащих моментов входного сигнала и на вход триггера 12 формировател  7 при опережении фазы тактовых импульсов фазы значащих моментов входного сигнала, так как сигнал с выхода блока 1 равен «О, то фазовый дискриминатор 2 не мещает работе триггеров 11 - 16. Под воздействием импульсов блока 6 триггеры 11, 13 должны соответственно установитьс  в состо нии I и О, а триггеры 12-16 должны установитьс  соответственно в состо нии «1, «О, «О, «О. Таким образом, на выходе элемента И-НЕ 9 будет иметь место потенциал, «О, так как на его выходы поданы потенциалы «1.
На выходе блока 8 потенциал «1, т. е. блок 8 не мещает работе делител  5.
Поскольку на выходе элемента И-НЕ сигнал «О, то блок 10 находитс  в каком-то одном из четырех состо ний (например, в состо нии 01). Под воздействием импульсов с выхода блока 6 блок 10 не переключаетс , так как блок 10 - синхронный счетчик на четыре. В этом случае на выход блока 6 будет проходить последовательность с выхода формировател  4 из которой путем делени  получаютс  тактовые импульсы. В таком состо нии будет находитьс  устройство до прихода значащего момента входного сигнала.
После прихода фронта информации на выходе фазового дискриминатора 2 будет иметь место отрицательный импульс, длительность которого равна половине периода следовани  импульсов задающего генератора 3. Этим импульсом триггер 11 (спадом фронта этого импульса) устанавливаетс  в состо ние О, а триггер 13 под воздействием импульса с выхода блока 6 - в состо нии «1. Следующий тактовый импульс с выхода блока 6 своим спадом фронта переводит триггер 13 в состо ние 0. Одновременно с ним в состо ние «О переходит и триггер 11. На выходе элемента И-НЕ 9 по витс  потенциал, равный 1, длительность которого равна периоду последовательности с выхода блока 6. Этот потенциал попадает на вход блока 10. Под воздействием этого потенциала и импульса с выхода блока 6, блок 10 переходит в следующее состо ние, а именно: из 01 в 11 (так как это синхронный счетчик), тем самым на выход блока 6 будет проходить последовательность с выхода формировател  4.
Триггеры 12-16 в этом случае участвуют , т. к. имеет место отставание фазы тактовых импульсов от фазы значащих моментов входного сигнала. В этом случае нет необходимости иметь элементы, быстродействие которых больще fj, т. к. суммарна  задержка при переключении последовательностей равна задержке при переключении синхронного счетчика блока 10, что равно дл  существующих элементов периоду следовани  импульсов задающей частоты fg. Следовательно , при отставании фазы тактовых импульсов от фазы значащих моментов входного сигнала делитель 5 будет нормально работать и при переходе с одной последовательности формировател  4 на другую последовательность .

Claims (2)

  1. При опережении фазы значащих моментов входного сигнала импульс с выхода фазового дискриминатора 2 устанавливает триггер 12 в состо ние «О, а триггер 13, 14 под воздействием импульса с выхода блока 6 устанавливаетс  в состо ние «1. На выходе блока 8 формируетс  потенциал «О, делитель 5 останавливаетс , на выходе элемента И-НЕ 9 формируетс  потенциал «1. Блок 10 под воздействием этого импульса и следующего импульса с выхода блока 6 переходит из состо ни  01 в состо ние 11, при этом на выходе блока 6 по витс  импульс последовательности с выхода формировател  4 со сдвигом по фазе равным 3/2 - относительно предыдущего.° Кроме того, импульс с выхода блока 6 произведет запись «1 в триггер 15, а в триггер 14 - «О. Поэтому «О на выходе блока 8 будет отменен, и делитель 5 может переключатьс  под воздействием импульсов с выхода блока 6. Потенциал «1 на выходе элемента И-НЕ 9 сохранитс . Под воздействием этого потенциала и первого импульса последовательности с выхода формировател  4 блок 10 перейдет из состо ни  11 в состо ние 00. На выход блока 6 будет проходить последовательность с выхода формировател  4 со сдвигом по фазе равным 3/2 f-. Одновременно под воздействием импульсов последовательности с формировател  41запишетс  в триггер 16 и триггер 14, а триггер 15 перейдет в состо ние «О. Потенциал «1 на выходе элемента И-НЕ 9 сохранитс . Под воздействием этого потенциала и первого импульса последовательности блок 10 перейдет из состо ни  00 в состо ние 10. Одновременно с этим в триггеры 14 и 16 запищетс  а в триггер 12 - «1. В триггере 15 состо ние «О уже записано на предыдущем щаге. Поскольку с выхода элемента И-НЕ 9 уже поступает потенциал «О, блок 10 больще переключатьс  не будет. Таким образом, из последовательности импульсов, поступающих с выхода формировйтел  4, будет сформировано деление тактОвых импульсов. Фаза тактовых импульсов п(рд воздействием исключени  и трех перек ючений сместитс  в сторону отставани  н& величину 1/2 периода частоты f. В этом случае также нет необходимости иметь быстродействие элементов больще, чем fo, так как задержек при переключении столько же, сколько и в предыдущем случае. Задержки при исключении существенную роль не играют. Таким образом, в данном устройстве реализован щаг подстройки,. равный половине периода следовани  импульсов задающей частоты fo, причем быстродействие элементов устройства не превыщает эту заданную частоту fo. Предложенный способ синхронизации позвол ет реализовать щаг коррекции фазы тактовых импульсов любой желаемой величины без увеличени  задающей частоты. Формула изобретени  1. Способ синхронизации, заключающийс  в формировании основной опорной последовательности импульсов, формировании m опорных последовательностей, сдвинутых одна относительно другой на величину г; формировании тактовых импульсов путем делени  частоты одной из опорных последовательностей , определении направлени  и величины отклонени  фазы тактовых импульсов , от фазы значащих моментов принимаемого сигнала и коррекции фазы тактовых импульсов, отличающийс  тем, что, с целью повыщени  точности синхронизации, перед коррекцией фазы тактовых импульсов, определ ют момент времени начала и окончани  процесса выбора последовательностей, участвующих в коррекции и выбирают число последовательностей и сдвиг по фазе между ними и запоминают последнюю последовательность из выбранных. 2. Устройство дл  осуществлени  способа , содержащее последовательно соединенные блок выделени  значащих моментов и фазовь1Й дискриминатор и последовательно соединенные задающий генератор и формирователь опорных последовательностей, а также делитель частоты, выход которого подключен к другому входу фазового дискриминатора и блок исключени , выход которого подключен к входу делител  частоты, причем выход задающего генератора подключен к другому входу блока выделенк  значащих моментов и третьему входу фазового дискриминатора , отличающеес  тем, что, введены блок выбора опорной последовательности, формирователь сигнала переключени  и элемент И-НЕ, причем разр дные выходы формировател  опорных последовательностей через блок выбора опорной последовательности подключен к другому входу делител  частоты, входу формировател  сигнала переключени  и к входу блока управлени , выходы которого подключены к другим входам блока выбора опорной последовательности, а выходы фазового дискриминатора подключены к другим входам формировател  сигнала переключени , выходы которого подключены соответственно к входам блока исключени  и входам элемента И-НЕ, другой вход которого соединен с выходом блока исключени , а выход элемента И-НЕ подключен к другому входу блока управлени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР по завке № 2635156/09, кл. Н 04 L 7/08, 1978, (прототип).
  2. 2.Авторское свидетельство СССР 598260, кл. Н 04 L 7/00, 1976 (протоип ).
SU792710888A 1979-01-05 1979-01-05 Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи SU803113A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792710888A SU803113A1 (ru) 1979-01-05 1979-01-05 Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792710888A SU803113A1 (ru) 1979-01-05 1979-01-05 Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи

Publications (1)

Publication Number Publication Date
SU803113A1 true SU803113A1 (ru) 1981-02-07

Family

ID=20804421

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792710888A SU803113A1 (ru) 1979-01-05 1979-01-05 Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи

Country Status (1)

Country Link
SU (1) SU803113A1 (ru)

Similar Documents

Publication Publication Date Title
SU803113A1 (ru) Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи
ES441763A1 (es) Una disposicion de circuito para alineacion de fase de un servoaccionamiento para un sistema rotativo.
SU930618A1 (ru) Формирователь импульсов
SU955417A1 (ru) Многоканальное цифровое фазосдвигающее устройство
SU1228248A1 (ru) Многоканальное устройство дл формировани задержанных импульсов
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU1406587A1 (ru) Многоканальное устройство дл синхронизации многомашинных комплексов
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU788409A1 (ru) Устройство фазировани
SU1195431A1 (ru) Устройство длф формировани серий импульсов
SU1626429A1 (ru) Фазокорректирующее устройство
SU508921A1 (ru) Устройство дл получени разностнойчастоты двух импульсных последователь-ностей
SU976495A1 (ru) Формирователь импульсов
SU978357A1 (ru) Делитель частоты импульсов с регулируемым коэффициентом делени
SU896780A2 (ru) Устройство фазировани дискретных сигналов
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU892675A1 (ru) Генератор тактовых импульсов
SU411388A1 (ru)
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU738131A1 (ru) Устройство дл формировани одиночного импульса
SU684725A1 (ru) Управл емый генератор импульсов
SU815922A1 (ru) Управл емый делитель частотыСлЕдОВАНи иМпульСОВ
SU401952A1 (ru) УСТРОЙСТВО дл СРАВНЕНИЯ НАПРЯЖЕНИЙ
SU720826A1 (ru) Устройство дл приема адресной комбинации
SU703900A1 (ru) Устройство синхронизации