SU1195431A1 - Устройство длф формировани серий импульсов - Google Patents

Устройство длф формировани серий импульсов Download PDF

Info

Publication number
SU1195431A1
SU1195431A1 SU843722152A SU3722152A SU1195431A1 SU 1195431 A1 SU1195431 A1 SU 1195431A1 SU 843722152 A SU843722152 A SU 843722152A SU 3722152 A SU3722152 A SU 3722152A SU 1195431 A1 SU1195431 A1 SU 1195431A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
zero
pulses
Prior art date
Application number
SU843722152A
Other languages
English (en)
Inventor
Александр Васильевич Шинкаренко
Борис Михайлович Сирота
Original Assignee
Предприятие П/Я А-7460
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7460 filed Critical Предприятие П/Я А-7460
Priority to SU843722152A priority Critical patent/SU1195431A1/ru
Application granted granted Critical
Publication of SU1195431A1 publication Critical patent/SU1195431A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержащее два триггера и счетчик импульсов, один из выходов которого соединен с первым нулевым входом первого триггера, единичный вход которого подключен к входной шине, а выход соединен с входом установки нул  счетчика импуль-; сов, отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введен выходной элемент И, один из входов которого соединен с входной шиной и счетным входом счетчика импульсов, а другой подключен к инверсному выходу второго триггера и второму нулевому входу первого триггера, третий нулевой вход которого соединен с пр мым выходом второго триггера , счетный вход которого подключен к выходу первого триггера, четвертый нулевой вход которого соединен с другим выходом счетчика ш пульсов. (А С

Description

со ел
4iki СО Изобретение относитс  к импульсной технике и может быть использова в цифровых делител х частоты и различных устройствах управлени . Целью изобретени   вл етс  расширение функциональных возможностей устройства путем расширени  диапазона изменени  паузы между сери ми импульсов. На фиг. 1 приведена функциональна  схема устройства дл  формировани  серий импульсов; на фиг. 2 .временные диаграммы его работы. Устройство содержит первый триггер t, счётчик 2 импульсов, второй триггер 3, элемент И 4, входнзпо шину 5 и выходную шину 6. Входна  шина 5 соединена с единичным входом триггера 1, счетным входом счетчика 2 импульсов и одним из входов элеме та И 4, другой вход которого подключен к инверсному выходу триггера 3 и второму нулевому входу триггера 1. Первый нулевой вход триггера 1 соединен с одним из выходов (К1) счетчика 2 импульсов, другой выход (К2) которого подсоединен к четвертому нулевому входу триггера Третий нулевой вход триггера 1 соединен с пр мым выходом триггера 3, счетный вход которого соединен с .единичным выходом триггера 1 и входом установки в ноль счетчика 2 импульсов . Устройство работает следующим образом. В исходном состо нии, предшествующем поступлению по шине 5 входных тактовых импульсов (фиг. 2 и), счетчик 2 находитс  в исходном состо нии и с его выходов К1 и К2 (фиг. 25, в) высокие потенциалы поступают на первый и четвертьй нулевые входы триггера 1. Счетный триггер 3 в исходном состо нии имее низкий потенциал на пр мом и высокий на инверсном выходах (фиг. 2а.,( Высокий потенциал с инверсного выхода триггера 3 поступает на второй нулевой вход триггера 1, который на
ходитс  в исходном состо нии - высокий потенциал на единичном выходе (фиг. 2 е), и на второй вход элемента И 4, разреша  прохождение первой серии тактовых импульсов на выходную шину 6. Поступающие на шину 5 устройства тактовые импульсы проход т на его шину 6 (фиг. 2 ж.
проходит также на выходнзто шину 6, так как переключение триггера 3 происходит после его окончани . Далее устройство переходит в режим формировани  паузы. При этом оно раработает следующим образом.
Поступающие на вход устройства последующие после (К1+1)-го такто- / 12 моменты времени - - t поступа  на счетный вход счетчика 2, подсчитываютс  им. При поступлении на вход устройства этих импульсов по заднему фронту последнего из них на выходе К1 счетчика 2 по вл етс  низкий потенциал (фиг. 2 6 , момент времени -Ьг) который, поступа  на первый нулевой вход триггера 1, на третьем-нулевом входе которого находитс  низкий потенциал с пр мого выхода триггера 3, подготавливает его к переключению. Поступающий на единичный вход триггера 1 (К1+1)-й тактовый импульс вызывает переключение триггера 1 и устанавливает на единичном выходе последнего низкий потенциал (фиг. 2 е,. момент времени i), который, посту вход установки нул  счетчика 2, приводит его в исходное состо ние ,, устанавлива  на всех его выходах высокие потенциалы (фиг.25, момент времени tj ). Высокий потенциал с выхода К1 счетчика 2, поступа  на первый нулевой вход триггера 1, подготавливает последний к возвращению в исходное состо ние , так как на втлром нулевом входе триггера 1 присутствует высокий потенциал с инверсного выхода триггера 3. По окончании (К1+1)-го тактового импульса триггер 1 возвращаетс  в исходное положение, при этом на его единичном выходе устанавливаетс  высокий потенциал. Формируемый при этом передний фронт импульса вызывает переключение счетного триггера 3, при котором на его пр мом и инверсном выходах устанавливаютс  высокий и низкий потенциалы соответственно (фиг. 2г , 3/ момент времени t4 ), при этом низким потенциалом инверсного выхода триггер 3 запрещает поступление на выход устройства последующих тактовых импульсов . Описанна  ситуаци  соответствует формированию на выходе серии из ( к1+1) импульсов: (К1+1)-й импульс
Э
вые импульсы на шину 6 не проход т, так как низкий потенциал с инверсного выхода триггера 3 блокирует элемент И 4 от переключений. Счетчик 2 импульсов производит подсчет поступающих на схему импульсов. По заданному фронту К2-го импульса на выходе К2 счетчика 3 по вл етс  низ;кий потенциал (фиг. 2 в , момент времени iy ), который, поступа  на третий нулевой вход триггера 1, подготавливает его к переключению (на его втором чулевом входе находитс  низкий потенциал с инверсного выхода триггера 3). Поступающий на вход устройства (К2+1)-й тактовы импульс вызывает переключение триггера 1 и устанавливает на единичном выходе последнего низкий потенциал (фиг. 2е , момент времени }, который , поступа  на вход установки нл  счетчика 3, приводит его в исходное состо ние (фиг. 2 б, в, момент времени i). По окончании (К2+1)-го тактового импульса триггер 1 возвращаетс  в исходное состоние и на его единичном выходе устанавливаетс  высокий потенциал.
Высокийпотенциал с выхода К2 счетчика, поступа  на четвертый ну95/ 31Л ,.
, левой вход триггера 1, подготавливает последний к возвращению в исходное состо ние, так как на третьем нулевом входе триггера 1 присутствус ,ет высокий потенциал с пр мого выхода триггера 3. Формируемый при этом передний фронт импульса вызывает переключение триггера 3 в исходное состо ние (фиг. 2 г, Э момент to времени ), при этом высоким
потенциалом инверсного выхода триггер 3 разрешает поступление на шину .. 6 устройства последующих тактовых импульсов.
В дальнейшем устройство производит формирование серии из (К1+1) импульсов, т.е. цикл его работы ;повтор етс . Из временных диаграмм 20 Чфиг. 2 ж) видно, что предлагаемое устройство позвол ет получать на выходе серии импульсов и паузы между ними, длительность которых определ етс  выражени ми. Т T-KI + 25 + и , Тп (К2-И). Т , где Т, период, длительность и пауза между импульсами тактовой последовательности, К1, К2 - коэффициенты пересчета счетчика импуль . сов.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержащее два триггера и счетчик импульсов, один из выходов которого соединен с первым нулевым входом первого триггера, единичный вход которого подключен к входной шине, а выход соединен с входом установки нуля счетчика импуль сов, отличающееся тем, что, с целью расширения функциональных возможностей, в него введен выходной элемент И, один из входов которого соединен с входной шиной и счетным входом счетчика импульсов, а другой подключен к инверсному вы ходу второго триггера и второму нулевому входу первого триггера, третий нулевой вход которого соеди нен с прямым выходом второго тригге ра, счетный вход которого подключен к выходу первого триггера, четвертый нулевой вход которого соединен с другим выходом счетчика импульсов.
    и „,.1195431
    1 1195431
SU843722152A 1984-03-30 1984-03-30 Устройство длф формировани серий импульсов SU1195431A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843722152A SU1195431A1 (ru) 1984-03-30 1984-03-30 Устройство длф формировани серий импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843722152A SU1195431A1 (ru) 1984-03-30 1984-03-30 Устройство длф формировани серий импульсов

Publications (1)

Publication Number Publication Date
SU1195431A1 true SU1195431A1 (ru) 1985-11-30

Family

ID=21111832

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843722152A SU1195431A1 (ru) 1984-03-30 1984-03-30 Устройство длф формировани серий импульсов

Country Status (1)

Country Link
SU (1) SU1195431A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 488328, кл. Н 03 К 3/64, 1973. Авторское свидетельство СССР № 617818, кл. Н 03 К 5/01, 1977. *

Similar Documents

Publication Publication Date Title
SU1195431A1 (ru) Устройство длф формировани серий импульсов
SU1497721A1 (ru) Генератор импульсной последовательности
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1550606A2 (ru) Формирователь опережающего синхросигнала
SU1529450A1 (ru) Управл емый делитель частоты
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU1413542A1 (ru) Устройство дл цифрового измерени частоты медленно мен ющихс процессов
SU803113A1 (ru) Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи
SU1444931A2 (ru) Генератор импульсов
SU583436A1 (ru) Устройство дл проверки схем сравнени
SU1411947A1 (ru) Формирователь импульсов
SU1584089A2 (ru) Устройство дл формировани импульсных последовательностей
SU1396239A1 (ru) Формирователь сигналов со сдвигом фазы
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU1422363A1 (ru) Цифрова регулируема лини задержки
SU1285581A2 (ru) Устройство дл синхронизации импульсов
SU607212A2 (ru) Устройство дл получени сигнала рассогласовани двух импульсных последовательностей
RU156594U1 (ru) Генератор серий импульсов
SU1111253A1 (ru) Преобразователь напр жени в частоту
SU1406747A2 (ru) Формирователь импульсов
SU746887A1 (ru) Формирователь одиночных импульсов, синхронизированных тактовой частотой
SU978355A1 (ru) Делитель частоты следовани импульсов на 2п-1
SU1023645A1 (ru) Устройство дл получени суммы и разности частот двух импульсных последовательностей
SU1336217A1 (ru) Преобразователь серии импульсов в одиночный импульс
RU2024926C1 (ru) Устройство для контроля временных рассогласований импульсных последовательностей