SU433453A1 - РЕЗБРШРОВАННОЕ УСТРОЙСТВОВ П Т Бfb?;?^?; f;-'''::'^r'"':T.';;'s Чи^^Д -^'^i^iCr iijy - Google Patents

РЕЗБРШРОВАННОЕ УСТРОЙСТВОВ П Т Бfb?;?^?; f;-'''::'^r'"':T.';;'s Чи^^Д -^'^i^iCr iijy

Info

Publication number
SU433453A1
SU433453A1 SU1781882A SU1781882A SU433453A1 SU 433453 A1 SU433453 A1 SU 433453A1 SU 1781882 A SU1781882 A SU 1781882A SU 1781882 A SU1781882 A SU 1781882A SU 433453 A1 SU433453 A1 SU 433453A1
Authority
SU
USSR - Soviet Union
Prior art keywords
threshold
output
inputs
circuit
shift register
Prior art date
Application number
SU1781882A
Other languages
English (en)
Original Assignee
В. И. Потапов, А.Бонда рев , М.С.Купри нов Омский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. И. Потапов, А.Бонда рев , М.С.Купри нов Омский политехнический институт filed Critical В. И. Потапов, А.Бонда рев , М.С.Купри нов Омский политехнический институт
Priority to SU1781882A priority Critical patent/SU433453A1/ru
Application granted granted Critical
Publication of SU433453A1 publication Critical patent/SU433453A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

1
Изобретение относитс  к авто матике и контрольно измерительной технике и может быть применено дл  KOHTpOJpw резервированных систем .
Известно резервированное устройство , содержащее пороговый щемент ,входы которого через вентили подключены к выходам резервированных систем и к входам схем антисовпадений- |Вто{и& входы которых соединены с выходом схемы запрета,первый вход этой схемы подключен к входам соответствукьщих триггеров,выходы последних соединены с управл ющими входами вентилей и со входами двух схем
Однако это устройство обладает низкой корректирующей способностью в случае отказа нескольких резервированных систем.
Предложенное устройство отличаетс  от известных тем,что в него введены лини  задержки,схемы
запрета,ИСТОЧНИКИ единицы порога, источник, удвоенного значени  единицы порога,линейный сумматор и регистр сдвига,продвигающа  шине которого подключена к выходу первой схемы ШШ,вход младшего разр да регистра сдвига соединен через линию задержки с выходом второй схемы Шш,а выходы регастра сдвига - с первыми входами схем запрета,вторые входы которых подключены к выходам источников единиц порога,выходы - к входам линейного сумматора,дополнительный вход которого соединен с выходом источника удвоенного значени  единицы порога,а выход линейного сумматора подключен к управл ющему входу порогового элемента Это позвол ет повысить надежность устройства.
На чертеже изображена схема устройства.
Устройство содержит резервированнне блоки I системы,адаптивный восстанзБлиЕащий орган 2 вентили 3,пороговый элемент 4, схему 5,схеглы антисоЕпадении 6 5 триггеры 7 схемы ШИ 8 регистр сдаига 9,линию задержки ,10,схемы запрета II,источники единицы порога 12,источник удвоенного значенш единицы порога 13 и линейный сумматор 14.
Устройство работает следужн ЩЕШ образом. Триггеры 7 наход тс  Е нулевом состо нии Б регистре сдвига 9 информаци  отсутствует
(нулевое состо ние). Следовательно все вентили 3,все схемы запре та II и выходна  схема запрета 5 открыта. В пороговом элементе 4 установлен максимальный Порог, равный .
Входные двоичные сигналы из резервированных блоков I через открытые вентили 3 поступают на соответствумцие входы порогового элемента 4« Сигнал решени  с внхо да пороговою элемента и через открытую схему запрета 5 поступа™ ет на соответствующие входы схем антисовпадений 6. На вторые входы схем антисовпадении 6 поступают сигналы с выходов резервированных блокоЕ I, При правильной (безот- казной) работе всех резерЕИрованных блоков I значени  сигналов, поступивших на оба входа схем антисовпадений 6,совпадают и соето ние схем антисовпадений 6 и всех остальных элементов адаптивного восстанавливающего органа 2 не измен етс . При отказе одного из резервированных блоков I на соответствущей схеме антисовпадений 6 произойдет несовпадение сигналоврпостуБивших с выхода отказавшего блока I и с выхода порогового элемента 4. Схема анти совпадений 6 вырабатывает сигнал который устанавливает соответствующий триггер 7 в единичное состо ние . При этом,закрываетс  соответствующий вентиль 3,отключа  отказавший блок I и с пр мого (единичного ) выхода триггера 7 поступает сигнал на одноименные входы обоих схем ШШ 8. С выхода одной схемы МИ сигнал постзшает на продвигаю1цу1о шину регистра сдвига,а с выхода второй схемы И1И через линию задержки 10 на вход младшего разр да решстра сдвига. В результате этого в младший разр д решстра сдвига запишетс  1,соотЕетстБумца  схема запрета 11 закроетс  и отключит
одан источник единицы порога 2 от входа линейного сумматора 14.
Следовательно,в еличина порога у порогового элемента уменьшаетс  на единицу и станет равной n-2i При отказе другого блока в следующем цикле работы,произойдет несовпадение сигналов на другой схеме антисовпадений 6 и соответствующий триггер 7 закроет соответствующий вентиль 3,отключив от казавший блок. Сигнал с выхода одной схемы ИДИ 8 поступает на продвигающую шину регистра сдвига 9 и сдвигает 1 из первого разр да во второй разр Дда сигнал со второй схеш ИЛИ о,пройд  линию задержки 10,вновь запишет I в первый разр д регистра сдвига 9. При этом будут отключены два источника единицы порога 12,и величина порога в пороговом элементе уменьшитс  еще на единицу и станет равнойп-З. При дальнейшей работе устройства аналогичным образом будет происходить сравнение входных сигналов с решением на выходе и при несовпадении сигналов отказавший блок будет отклкь чатьс  а порог порогового элемента будет у1;юньшатьс  на единицу, т,е, соотношение между количеством работакхцих блоков и величиной /порога поддерживаетс  неизменным.
При отказе п-3 резервируемых блоков I во младшие разр ды регистра сдвига 9 будут записаны I и все схемы запрета И закроютс ,отключив все источники 12 единицы порога. С помощью посто нно подключенного к линейному сумглзтору 14 источника удвоенного значени  порога 13 в пороговом элементе 4 установитс  порог , равный 2,и при правильной работе трех резервируемых блоков I на выходе порогового элемента будет выдаватьс  по большинству п-равильный результат. При отказе еще одного блока I он отключаетс  от входа порогового элемента 4 и Е регистр сдвига 9 заноситс  нова  единица,но так как выход (п.-2)го разр да регистра сдвига не закоммутирован с элементами адаптивного восстанавливащего органа 2,то величина порога у порогового элемента 4 остаетс  неизменной , т.е. равной 2.
После этого,в работоспособном состо нии будут находитьс  два блока I и в св зи с тем,что у порогового элемента 4 порог равен вНа выход ведаватье  пра Бальный результат. При отказе одного из двух оставпшхо  работоспособными блоков (п-1) разр дный регистр сдвиге 9 весь заполнитс  единицами,и сигнал с выхода (п-) го разр да регистра сдвига 9 поступит на упраЕл одий вход схемы запрета 5 и отключит выход поропзБого элемента 4 от выходной шины устройства, Резервированное устройство, содержащее пороговый элемент,входы которого через вентили подключены к выходам резервированных систем и к первым входам антисовпадений вторые входы которых соединены с выходом схемы запрета, первый вход последней подключен к выходу порогового элемента,а выходы схем антисовпадений подключены ко входам соответствущих триггеров,выходы этих триггеров соединены с управл щими входами Вентилей и с входами двух схем ШШ,отличающеес  целью повышени  надежности устройства , в него введены лини  задержки , схемы запрета,источники единицы порога,источник удвоенного значени  единицы порога,лш1ейный сумматор и регистр сдвига,продвигаща  шина которого подключена к выходу первой схемы ИЛИ,вход младшего разр да регистра сдвига соединен через линию задержки с выходом второй схемы Шйг,а выходы резжстра сдвига - с первыми входами схем запрета,вторые входы которых подключены к выходам источников единицы порога,выходы к входам линейного сумматора,дополнительный вход которого соединен с выходом источника удвоенного значени  единицы порога,а выход линейного сумматора подклнь чен к управл ющему входу порогового элемента.
SU1781882A 1972-05-06 1972-05-06 РЕЗБРШРОВАННОЕ УСТРОЙСТВОВ П Т Бfb?;?^?; f;-'''::'^r'"':T.';;'s Чи^^Д -^'^i^iCr iijy SU433453A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1781882A SU433453A1 (ru) 1972-05-06 1972-05-06 РЕЗБРШРОВАННОЕ УСТРОЙСТВОВ П Т Бfb?;?^?; f;-'''::'^r'"':T.';;'s Чи^^Д -^'^i^iCr iijy

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1781882A SU433453A1 (ru) 1972-05-06 1972-05-06 РЕЗБРШРОВАННОЕ УСТРОЙСТВОВ П Т Бfb?;?^?; f;-'''::'^r'"':T.';;'s Чи^^Д -^'^i^iCr iijy

Publications (1)

Publication Number Publication Date
SU433453A1 true SU433453A1 (ru) 1974-06-25

Family

ID=20513390

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1781882A SU433453A1 (ru) 1972-05-06 1972-05-06 РЕЗБРШРОВАННОЕ УСТРОЙСТВОВ П Т Бfb?;?^?; f;-'''::'^r'"':T.';;'s Чи^^Д -^'^i^iCr iijy

Country Status (1)

Country Link
SU (1) SU433453A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4314449A1 (de) * 1993-05-03 1994-11-10 Teves Gmbh Alfred Schaltungsanordnung zur Aufbereitung und Auswertung von Radsensorsignalen

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4314449A1 (de) * 1993-05-03 1994-11-10 Teves Gmbh Alfred Schaltungsanordnung zur Aufbereitung und Auswertung von Radsensorsignalen
US5819193A (en) * 1993-05-03 1998-10-06 Itt Automotive Europe Gmbh Circuit arrangement for conditioning and evaluating wheel sensor signals

Similar Documents

Publication Publication Date Title
SU433453A1 (ru) РЕЗБРШРОВАННОЕ УСТРОЙСТВОВ П Т Бfb?;?^?; f;-'''::'^r'"':T.';;'s Чи^^Д -^'^i^iCr iijy
US3870897A (en) Digital circuit
SU1111263A1 (ru) Многоканальное резервированное устройство
US4411009A (en) Digital dual half word or single word position scaler
SU403076A1 (ru) Двоичный счетчик
SU797078A1 (ru) Устройство дл счета импульсов
SU1101827A1 (ru) Резервированна система
SU928685A1 (ru) Резервированное устройство
SU608277A1 (ru) Резервированное устройство
SU491131A1 (ru) Триггерный регистр с использованием сигналов несоответстви
RU2174284C1 (ru) Резервированный счетчик
SU746734A1 (ru) -Разр дный регистр сдвига
SU858107A1 (ru) Регистр сдвига
SU842955A1 (ru) Запоминающее устройство
SU1160616A1 (ru) Трехканальное мажоритарно-резервированное устройство
SU936034A1 (ru) Резервированное запоминающее устройство
SU1102039A1 (ru) Устройство дл контрол распределител
SU690665A1 (ru) Устройство дл мажоритарного выбора сигналов
SU898634A1 (ru) Резервированное устройство
USRE29234E (en) FET logic gate circuits
SU1075313A1 (ru) Устройство дл обнаружени и коррекции одиночных ошибок
SU409404A1 (ru) Резервированное устройство
SU766053A1 (ru) Мажоритарно-резервированный триггер
SU819995A1 (ru) Резервированное устройство
SU822391A1 (ru) Устройства дл управлени переключениемРЕзЕРВА